新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于PL3105的低壓電力線載波通信硬件設計

基于PL3105的低壓電力線載波通信硬件設計

作者:■ 中科院過程工程所 張瑞紅 時間:2005-03-04 來源:電子設計應用2004年第12期 收藏

摘    要:本文介紹了功能的應用接口,分析了基于該芯片的應用的硬件電路設計原理,并給出了相應的電路圖和各節(jié)點的實測波形。
關鍵詞:;;
引言
目前,擴頻通信技術已經在通信上得到廣泛應用,并已取得了很大的進展。即為內嵌直接序列擴頻通信方式的一種芯片,同時內部集成了高速微處理器,適宜在智能儀表的設計中選用。

本文引用地址:http://m.butianyuan.cn/article/4543.htm

PL3105簡介
PL3105采用直接序列擴頻的載波通信方式,是一種幀同步方式的串行移位通信芯片,其速率為500bps/250bps可選,默認為500bps,載波的中心頻率為120KHz。由于PL3105的CPU和載波模塊內嵌,所以載波通信控制可以通過配置片內寄存器來實現(xiàn)。
PL3105芯片的載波功能使能后,即可進行載波通信。載波通信工作于半雙工模式,收發(fā)轉換時需要進行控制,當載波收發(fā)控制位PLM_RS(D8H.0)=1,載波處于發(fā)送狀態(tài),該位設置為0時,載波處于接收狀態(tài)。
載波通信要求必須使用9.6MHz晶體。發(fā)射時載波電路對晶振信號進行分頻后,每隔2ms(對應500bps)產生一次載波同步信號HEAD,內嵌CPU從INT2檢測到下降沿中斷后,將待發(fā)送數(shù)據位送到數(shù)據引腳P3.7,內部硬件完成數(shù)據的擴頻調制后從P1.7送出。

載波信號功率放大及
接收電路設計
電力線載波通信所需的直接序列擴頻調制電路已在PL3105芯片內集成,外圍的配置電路主要包括功率放大電路、濾波整形電路、諧振電路及二次濾波電路。功率放大電路、載波耦合電路及接收電路可如圖1所示進行設計。
功率放大電路是用來將PL3105芯片產生的載波調制信號進行功率放大后耦合到電力線上。載波功能被使能后,載波信號由P17輸出,波形為0~5V的方波,包含豐富的諧波;經過推挽電路進行功率放大后,P17點的方波信號被放大為O1點信號。圖1電路中D3、D4起鉗位作用、吸收低壓電力線上的尖峰干擾。載波發(fā)射功率的大小與VHH電源幅值的高低以及電源電流提供能力密切相關,在一定范圍內提高電源幅值、增大電源功率,可以有效地加大發(fā)射功率、從而延長通信距離。
由于放大后的信號O1波形富含諧波,為減少對電網的諧波污染,需進行濾波整形。圖1(b)中電感L1、電容C3完成整形濾波后,再通過耦合線圈T1耦合到低壓電力線上,雙向二極管D7起保護作用。
圖1(b)中包含接收回路部分。R3在接收本地強發(fā)射信號時可以有效吸收衰減。電感L2、電容C6組成并聯(lián)諧振回路,諧振以中心頻率為120KHz進行設計,完成對有效信號的帶通濾波,良好的選頻回路可以有效提高載波接收靈敏度。
如選擇電容C6=1.5nF,根據并聯(lián)諧振公式計算后,即可以選擇合適的電感值:
                           (1)
以f=120KHz帶入計算得到L=1.17mH。
二極管D5、D6的作用是將接收信號的電位鉗制在



評論


相關推薦

技術專區(qū)

關閉