新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Cadence與中芯國際推出射頻工藝設(shè)計工具包

Cadence與中芯國際推出射頻工藝設(shè)計工具包

——
作者: 時間:2007-08-10 來源:EEPW 收藏
設(shè)計系統(tǒng)公司和共同宣布,一個支持射頻設(shè)計方案的新的0.18微米SMIC CMOS射頻工藝設(shè)計工具包將正式投入使用。

新的0.18微米SMIC CMOS射頻工藝設(shè)計工具包(PDK)已成功通過驗證,正式進入中國射頻集成電路設(shè)計市場。其驗證包括代表性設(shè)計IP的硅交互作用測試,如PLLs,集中于仿真結(jié)果和快速設(shè)計寄生。

新方案使中國無線芯片設(shè)計者可得到必要的設(shè)計軟件和方法學(xué),以達到確保符合設(shè)計意圖的集成電路表現(xiàn),可縮短并準確的預(yù)測設(shè)計周期。作為合作方,為了普遍推廣,和SMIC將共同合作推出射頻電路的培訓(xùn)課程,并向國內(nèi)射頻設(shè)計者們提供射頻工藝設(shè)計工具包 (process-design kit)的適用性咨詢。該射頻設(shè)計培訓(xùn)計劃將于8月2日上海,8月7日北京,8月9日深圳相繼推出。

“我們很高興這個合作開發(fā)的射頻設(shè)計方案將幫助我們的國內(nèi)客戶設(shè)計與推出高質(zhì)量的射頻器件”,工程院士楊立吾博士表示,“通過我們與的努力合作,我們?yōu)榭蛻籼峁┝烁咚皆O(shè)計能力,目前我們正繼續(xù)緊密合作,共同開發(fā)0.13微米和90納米CMOS射頻制程的解決方案。”

依靠自身的射頻CMOS技術(shù),已經(jīng)開始將射頻工具包用于國家高科技合作研究及發(fā)展項目 (863 項目)。作為上海自主創(chuàng)新項目的一部分,中芯國際正積極拓展0.13微米和90納米的新技術(shù)。

射頻設(shè)計方法學(xué)錦囊(Radio Frequency Design Methodology Kit)包括一個802.11 b/g WLAN無線收發(fā)器參考設(shè)計, 一整套子芯片級,芯片級和系統(tǒng)級的測試機臺,仿真設(shè)置,測試計劃及射頻設(shè)計與分析方案的適應(yīng)性訓(xùn)練。 設(shè)計方案著重于組織管理嚴密的射頻電路設(shè)計和整片確認, 以及從事建模,電路仿真,設(shè)計, 寄生參數(shù)提取,再度仿真, 與電感綜合。 同時著重于為集成電路環(huán)境的設(shè)計人員在系統(tǒng),系統(tǒng)水平建模與測試機臺的衡量的集成電路檢測中提供幫助。

“我們很高興與中芯國際在幫助中國射頻設(shè)計市場客戶來改進其射頻器件的質(zhì)量與生產(chǎn)力上的合作?!?nbsp;Cadence 的營銷副總裁Craig Johnson表示,“我們將在射頻領(lǐng)域繼續(xù)合作,為中國客戶在培訓(xùn)課程和射頻適用性咨詢上提供服務(wù)”。


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉