新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 業(yè)界動(dòng)態(tài) > 安捷倫完整方案應(yīng)對(duì)高速串行測(cè)試

安捷倫完整方案應(yīng)對(duì)高速串行測(cè)試

作者:李健 時(shí)間:2009-02-24 來(lái)源:電子產(chǎn)品世界 收藏
       
科技資深數(shù)字測(cè)試技術(shù)市場(chǎng)工程師 冀衛(wèi)東

  隨著人們對(duì)信息需求的不斷提高,高速串行傳輸憑借傳輸高的特性越來(lái)越受到市場(chǎng)的青睞,各種高速串行傳輸標(biāo)準(zhǔn)層出不窮,串行總線的傳輸速率也已經(jīng)達(dá)到甚至超過(guò)了5Gbit/s。然而,傳輸速率提升的背后帶來(lái)的是設(shè)計(jì)傳輸路徑的難度增加和測(cè)試傳輸系統(tǒng)的全新挑戰(zhàn),如保障傳輸質(zhì)量、更精確地信號(hào)分析、保持信號(hào)完整性等。有鑒于此,科技推出了多款新的儀器,幫助用戶(hù)構(gòu)建完整的高速串行測(cè)試解決方案。

本文引用地址:http://m.butianyuan.cn/article/91623.htm

  (PCI EXPRESS)需要開(kāi)發(fā)更可靠的系統(tǒng),并確保這些系統(tǒng)能夠與飛速增加的設(shè)備實(shí)現(xiàn)互通。Agilent N5323A Jammer(干擾發(fā)射機(jī))可以部署在兩個(gè)設(shè)備之間,而不會(huì)對(duì)系統(tǒng)產(chǎn)生任何影響;并能實(shí)時(shí)修改實(shí)際的PCIe數(shù)據(jù)傳輸,以創(chuàng)建破壞性測(cè)試環(huán)境,擴(kuò)大測(cè)試范圍。幾乎任何可以想到的誤碼恢復(fù)測(cè)試都可以通過(guò)編程來(lái)實(shí)現(xiàn),例如PCIe可校正誤碼和不可校正誤碼。這使開(kāi)發(fā)人員和測(cè)試工程師能夠更好地改正設(shè)計(jì)錯(cuò)誤,避免為后期的產(chǎn)品更改或產(chǎn)品召回付出高昂代價(jià)。Jammer可以適應(yīng)各種操作系統(tǒng)和各種實(shí)際環(huán)境,同時(shí)不會(huì)影響系統(tǒng)的性能,這使得開(kāi)發(fā)人員可以快速、輕松地對(duì)它進(jìn)行設(shè)置;不需要編寫(xiě)腳本,它是通過(guò)圖形序列器來(lái)驅(qū)動(dòng)誤碼注入。與此同時(shí),科技還推出了全新的J-BERT N4903B高性能串行無(wú)碼分析儀,可以對(duì)速度高達(dá)12.5Gbit/s的高速數(shù)字接口進(jìn)行全面的抖動(dòng)容限測(cè)試。N4903B則可以單臺(tái)儀器實(shí)現(xiàn)完整解決方案,提供各種信號(hào)的發(fā)生、信號(hào)編輯、抖動(dòng)信號(hào)加入和自動(dòng)抖動(dòng)容限測(cè)試等功能,同時(shí)還能進(jìn)行發(fā)送和接受信號(hào)的分析。通過(guò)精確地提供更多經(jīng)過(guò)校準(zhǔn)的內(nèi)置抖動(dòng)注入和信號(hào)調(diào)整能力,滿足PCIe 2.0、USB3.0、QPI、Displayport、SATA、HDMI、Hypertransport 3和FB DIMM 2等下一代高速串行總線的測(cè)試需求。

  新儀器的加入,安捷倫可以構(gòu)建完整的高速串行傳輸測(cè)試解決方案,涵蓋芯片開(kāi)發(fā)設(shè)計(jì)、板卡測(cè)試、傳輸接口測(cè)試、傳輸電纜測(cè)試和征集系統(tǒng)測(cè)試的全部測(cè)試需求。安捷倫科技資深數(shù)字測(cè)試技術(shù)市場(chǎng)工程師冀衛(wèi)東介紹,高速串行傳輸系統(tǒng)的測(cè)試涉及接收和發(fā)送芯片的測(cè)試以及傳輸過(guò)程的測(cè)試,數(shù)據(jù)傳輸速率的提升必然對(duì)收發(fā)芯片的性能要求更高,從而對(duì)測(cè)試提出更高的挑戰(zhàn),要求儀器必須能夠產(chǎn)生各種極端的信號(hào)以支持模擬仿真測(cè)試,仿真工具則是芯片開(kāi)發(fā)過(guò)程中必不可少的工具。安捷倫科技依靠多年來(lái)在射頻和微波測(cè)試中的經(jīng)驗(yàn)積累,提供給客戶(hù)從仿真到協(xié)議層測(cè)試的完整解決方案,特別是針對(duì)高速串行傳輸芯片的設(shè)計(jì)開(kāi)發(fā)為重點(diǎn),著力提升測(cè)試環(huán)境中對(duì)信號(hào)的保真度和對(duì)真實(shí)傳輸環(huán)境的有效仿真,協(xié)議層測(cè)試也是安捷倫一個(gè)重要的優(yōu)勢(shì),安捷倫的協(xié)議分析儀能夠更為精確和標(biāo)準(zhǔn)化地滿足客戶(hù)的各種測(cè)試需求。



關(guān)鍵詞: 安捷倫 PCIe

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉