新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 高性能多DSP互連技術(shù)*

高性能多DSP互連技術(shù)*

作者:王勇:博士。研究方向?yàn)槲磥?lái)移動(dòng)通信基站體系結(jié)構(gòu)。 時(shí)間:2009-04-14 來(lái)源:電子產(chǎn)品世界 收藏

  表3 技術(shù)的分類總結(jié)

本文引用地址:http://m.butianyuan.cn/article/93420.htm

  對(duì)表3補(bǔ)充說(shuō)明如下:多點(diǎn)為多共享并分時(shí)占用,不能多數(shù)據(jù)流并發(fā)。多點(diǎn)主從可能有主的橋接轉(zhuǎn)換,例如PCI-HPI的PCI2040(TI)、PCI-Local總線的PCI9054(PLX)。傳統(tǒng)中的數(shù)據(jù)過(guò)程一般都需要源、中間或目的處理器的顯性或隱性(例如TDM中的時(shí)隙分配)地直接參與。而基于機(jī)的網(wǎng)絡(luò)則一般不需要。間接傳輸中的中介器件、機(jī)可以根據(jù)需要級(jí)聯(lián)。接口轉(zhuǎn)換橋方式連接標(biāo)準(zhǔn)網(wǎng)絡(luò)的實(shí)例有:專用于ADI公司SHARC及TigerSHARC的SharcFin和FINe(Bittware)、通用的TSI620(Tundra)。高端FPGA由于其豐富的接口、對(duì)幾乎所有互連標(biāo)準(zhǔn)的有效支持、使用的靈活性和高性能的計(jì)算處理能力,也會(huì)在多的互連中發(fā)揮重要作用。

  在2003年RapidIO成為ISO/IEC 18372標(biāo)準(zhǔn)之前,還沒(méi)有規(guī)范的多DSP互連網(wǎng)絡(luò)標(biāo)準(zhǔn),各廠商推出了多種非標(biāo)準(zhǔn)DSP互連網(wǎng)絡(luò)、接口和芯片,例如:Solano(Spectrum Signal)、StarFabric(StarGen)、FPDP/sFPDP(ICS/VITA)、RaceWay(Mercury)、SKYChannel(SKY Computer)。RapidIO是在這些技術(shù)的基礎(chǔ)上發(fā)展起來(lái)的,特別針對(duì)高性能DSP或嵌入式系統(tǒng)互連優(yōu)化,其產(chǎn)業(yè)鏈已經(jīng)基本成熟,并開始逐步取代這些非標(biāo)準(zhǔn)互連技術(shù)。

  圖1 典型直接互連:鏈?zhǔn)?、星型、陣?/p>



關(guān)鍵詞: DSP 互連 傳輸 總線 交換 200904

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉