下拉電阻 文章 進入下拉電阻技術(shù)社區(qū)
【E問E答】三極管基極下拉電阻接地的作用是什么
- 1)防止三極管受噪聲信號的影響而產(chǎn)生誤動作,使晶體管截止更可靠!三極管的基極不能出現(xiàn)懸空,當輸入信號不確定時(如輸入信號為高阻態(tài)時),加下拉電阻,就能使有效接地。 特別是GPIO連接此基極的時候,一般在GPIO所在IC剛剛上電初始化的時候,此GPIO的內(nèi)部也處于一種上電狀態(tài),很不穩(wěn)定,容易產(chǎn)生噪聲,引 起誤動作!加此電阻,可消除此影響(如果出現(xiàn)一尖脈沖電平,由于時間比較短,所以這個電壓很容易被電阻拉低;如果高電平的時間比較長,那就不能拉低了,也 就是正常高電平時沒有影響)!但是電阻不能過小,影響
- 關(guān)鍵字: 三極管 下拉電阻
三極管基極下拉電阻的作用是什么
- 本文介紹了三極管基極下拉電阻的作用以及在接下拉電阻時還要注意的兩個問題?! ?)防止三極管受噪聲信號的影響而產(chǎn)生誤動作,使晶體管截止更可靠!三極管的基極不能出現(xiàn)懸空,當輸入信號不確定時(如輸入信號為高阻態(tài)時),加下拉電阻,就能使有效接地?! √貏e是GPIO連接此基極的時候,一般在GPIO所在IC剛剛上電初始化的時候,此GPIO的內(nèi)部也處于一種上電狀態(tài),很不穩(wěn)定,容易產(chǎn)生噪聲,引起誤動 作!加此電阻,可消除此影響(如果出現(xiàn)一尖脈沖電平,由于時間比較短,所以這個電壓很容易被電阻拉低;如果高電平的
- 關(guān)鍵字: 三極管 下拉電阻
【E問E答】上拉、下拉電阻的一般作用?
- 1、當TTL電路驅(qū)動COMS電路時,如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值?! ?、OC門電路必須加上拉電阻,以提高輸出的搞電平值?! ?、為加大輸出引腳的驅(qū)動能力,有的單片機管腳上也常使用上拉電阻。 4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗, 提供泄荷通路?! ?、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限
- 關(guān)鍵字: 上拉電阻、下拉電阻
下拉電阻介紹
您好,目前還沒有人創(chuàng)建詞條下拉電阻!
歡迎您創(chuàng)建該詞條,闡述對下拉電阻的理解,并與今后在此搜索下拉電阻的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對下拉電阻的理解,并與今后在此搜索下拉電阻的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)