數(shù)字信號處理器(dsp) 文章 進入數(shù)字信號處理器(dsp)技術社區(qū)
基于DSP的EASI十二導聯(lián)多功能Holter系統(tǒng)
- 基于DSP的EASI十二導聯(lián)多功能Holter系統(tǒng),一種以數(shù)字信號處理器(DSP)為核心,具有實時檢測、無線傳輸和24小時心電數(shù)據(jù)連續(xù)記錄功能的多功能Holter系統(tǒng)。在該系統(tǒng)中,通過EASI導聯(lián)系統(tǒng)模塊采集心電信號,然后采用小波變換算法對心電信號進行實時特征提取,并將心電數(shù)據(jù)存入MicroSD卡實現(xiàn)24小時心電數(shù)據(jù)記錄;或者通過Zigbee無線傳輸模塊將心電數(shù)據(jù)傳輸?shù)诫娔X進行遠程實時監(jiān)測及十二導聯(lián)心電數(shù)據(jù)的推導。
- 關鍵字: Holter 系統(tǒng) 多功能 十二 DSP EASI 基于 數(shù)字信號
多路同步串口的FPGA傳輸實現(xiàn)
- 引言 隨著集成電路技術的發(fā)展,F(xiàn)PGA和DSP以及ARM以其體積小、速度快、功耗低、設計靈活、利于系統(tǒng)集成、擴展升級等優(yōu)點,被廣泛地應用于高速數(shù)字信號傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿足實時性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢,本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應用。 系統(tǒng)結(jié)構(gòu) 在DSP多路串行數(shù)據(jù)同時向ARM發(fā)送的系統(tǒng)中,因為數(shù)據(jù)通道有并行要求,應用FPGA硬件并行的特點,由FPGA并行接收多路數(shù)據(jù),經(jīng)過緩沖后再發(fā)送至ARM進行數(shù)據(jù)的高級處理的方案,系
- 關鍵字: 多路同步串口 FPGA DSP
高性能多DSP互連技術
- 前言 由于現(xiàn)代數(shù)字信號處理器(DSP)設計、半導體工藝、并行處理和互連與傳輸技術的進步,現(xiàn)代高性能DSP的處理能力得到極大發(fā)展。但在移動通信、雷達信號處理和實時圖像處理等復雜電子系統(tǒng)中,單片DSP的性能仍可能無法滿足需求,通常需要使用多片DSP構(gòu)成并行信號處理系統(tǒng)。 在多DSP系統(tǒng)中,互連技術連接DSP、接口及其他處理器,一起構(gòu)成系統(tǒng)的靜態(tài)體系結(jié)構(gòu),是數(shù)據(jù)傳輸?shù)闹虚g介質(zhì)的總和?;ミB技術傳輸代表計算任務、中間數(shù)據(jù)、結(jié)果或狀態(tài)控制信息的數(shù)據(jù)流,使接口與DSP中的算法模塊通過數(shù)據(jù)流動態(tài)地連接起來
- 關鍵字: 接口 DSP 處理器 互連
插值查找表:實現(xiàn)DSP功能的簡便方法
- 如果數(shù)字信號處理器內(nèi)核沒有您需要的確切功能,可使用插值查找表(ILUT)來解決這一問題。 作為賽靈思的現(xiàn)場工程師,我常常問這樣的問題:我們是否能夠提供一款其功能可滿足客戶所有獨特設計要求的DSP內(nèi)核。有時候內(nèi)核會太大,太小或者不夠快。有時,我們會開發(fā)一款能確切滿足客戶需求的內(nèi)核,并迅速以CORE Generator商標推出。不過即便在這種情況下,客戶仍然想要一套特定的DSP功能,而且刻不容緩。在這些情況下,我常常建議他們使用我們器件中的插值查找表來定制他們的DSP功能。 查找表(LUT)實
- 關鍵字: Xilinx DSP 插值查找表
雙開關正激轉(zhuǎn)換器及其應用設計
- 中心議題: 低功耗模式以及內(nèi)部時脈 DSP: 降低功耗與提高效能 解決方案: 關閉無線電,將晶片切換至淺層或深層睡眠模式 Casual不定時掃瞄 功耗是決定可攜式裝置發(fā)展成敗的關鍵因素。由于這類裝置的趨勢朝向功能匯整的方向演進,最明顯的跡象就是百萬像素數(shù)字相機整合至照相手機中,新型的多功能裝置必須持續(xù)迎合消費者的需求,尤其是在功耗方面。 雖然藍牙本身就已是低功耗技術,但為了進一步延長電池續(xù)航力,藍牙技術聯(lián)盟(Bluetooth SIG)仍持續(xù)整合許多新方法,以
- 關鍵字: DSP 轉(zhuǎn)換器 藍牙
基于DSP的多頻帶混合信號測試系統(tǒng)的設計
- 隨著數(shù)字化浪潮的深入,具有混合信號功能的芯片越來越多地出現(xiàn)在人們的生活中。通訊領域的MODEM(如ADSL),CODEC和飛速發(fā)展的手機芯片,視頻處理器領域的MPEG,DVD 芯片,都是具有混合信號功能的芯片,其特點是處理速度高、覆蓋的頻率范圍寬,芯片的升級換代周期日益縮短。這就要求測試系統(tǒng)具有更高的性能和更寬的頻帶范圍,而且需要靈活的架構(gòu)來應對不斷升級的芯片測試需求,以便有效降低新器件的測試成本。此外,混合信號芯片種類繁多,各種具有混合信號的芯片已經(jīng)廣泛運用到生產(chǎn)和生活的各個領域,而不同的應用領域,其工
- 關鍵字: 測試系統(tǒng) 設計 信號 混合 DSP 頻帶 基于 數(shù)字信號
基于FPGA設計DSP的實踐與改進
- 當設計的系統(tǒng)需要對數(shù)字信號進行處理時,常采用通用 DSP(Digital Signal Process)處理器,這樣的設計方案通用性好,且還有各種較為成熟的 DSP算法可以參考。但是,這類方案通常是雙核設計,即采用通用控制器(MCU)加上通用 DSP處理器實現(xiàn),在實現(xiàn)系統(tǒng)時開發(fā)的復雜程度、難度都較大,也難以滿足定制特殊處理的需要。為了解決這些問題,人們開始尋求新的設計方案,基于通用處理器加上FPGA(大規(guī)模可編門陣列)的架構(gòu)方案逐漸成為主流,在新的方案中通用控制器完成控制和管理功能,專用的數(shù)字信號處理和組
- 關鍵字: FPGA DSP 實踐
海思將在網(wǎng)絡設備芯片中使用Tensilica的DPU和DSP內(nèi)核
- Tensilica日前宣布,授權(quán)海思半導體Xtensa系列可配置數(shù)據(jù)處理器(DPU)及ConnX™ DSP(數(shù)據(jù)信號處理)IP核。海思將在網(wǎng)絡設備芯片的設計中使用Tensilica的DPU和DSP內(nèi)核。 海思半導體副總裁Teresa He表示:“在選擇Tensilica之前我們對可授權(quán)的DSP IP核進行了全面的考察和評估。Tensilica 公司的Xtensa系列DPU在提供世界一流DSP性能的同時又擁有卓越的靈活性和可配置性,給予海思半導體產(chǎn)品很強的差異化能力,帶給我
- 關鍵字: Tensilica DPU DSP 內(nèi)核
數(shù)字信號處理器(dsp)介紹
您好,目前還沒有人創(chuàng)建詞條數(shù)字信號處理器(dsp)!
歡迎您創(chuàng)建該詞條,闡述對數(shù)字信號處理器(dsp)的理解,并與今后在此搜索數(shù)字信號處理器(dsp)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對數(shù)字信號處理器(dsp)的理解,并與今后在此搜索數(shù)字信號處理器(dsp)的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473