首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

基于FPGA/CPLD的半整數(shù)分頻器設(shè)計(jì)及仿真

  •   1引言   CPLD(ComplexprogrammableLogicDevice,復(fù)雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray,現(xiàn)場(chǎng)可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎(chǔ)上發(fā)展起來(lái)的。同以往的PAL、GAL相比,F(xiàn)PGA/CPLD的規(guī)模比較大,適合于時(shí)序、組合等邏輯電路的應(yīng)用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實(shí)現(xiàn)方案容易改動(dòng)等特點(diǎn)。由于芯片內(nèi)部硬件連接關(guān)系的描述可以存放在磁盤、ROM、PROM、或E
  • 關(guān)鍵字: FPGA  CPLD  分頻器  

基于FPGA的高分辨率視頻圖像處理的SDRAM控制器設(shè)計(jì)

  •   本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設(shè)計(jì)方法。通過(guò)設(shè)置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時(shí)序信號(hào)控制下,用多行連續(xù)的SDRAM存儲(chǔ)空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時(shí)鐘控制下,實(shí)現(xiàn)視頻數(shù)據(jù)實(shí)時(shí)的存儲(chǔ)和讀取。通過(guò)改變相關(guān)參數(shù),能對(duì)所有VESA分辨率視頻流進(jìn)行操作。具有通用性強(qiáng)、系統(tǒng)復(fù)雜度低、可靠性高、可擴(kuò)展等特點(diǎn)。在某型號(hào)的機(jī)載大屏顯示器系統(tǒng)中,用該SDRAM控制器實(shí)現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗(yàn)證了該控制器的實(shí)用性。
  • 關(guān)鍵字: FPGA  SDRAM  高分辨率  

基于FPGA狀態(tài)機(jī)和片上總線的CompactPCI異步串口板設(shè)計(jì)方案

  • 摘要:首先簡(jiǎn)要介紹了CompactPCI異步串口板的通常設(shè)計(jì)方法,并且提出了這些方法的不足之處,重點(diǎn)闡述了基于FPGA狀態(tài)機(jī)和片上總線的新設(shè)計(jì)方案,以及該方案的技術(shù)優(yōu)勢(shì),隨后公布了基于該方案的異步串口板達(dá)到的性能指標(biāo)。通過(guò)比較有關(guān)應(yīng)答延遲的試驗(yàn)數(shù)據(jù),提出了基于FPGA狀態(tài)機(jī)和基于DSP處理器的異步串口板卡存在明顯的處理速度差異問(wèn)題,并基于兩種設(shè)計(jì)方案,解釋了形成差異的原因。最后提出了FPGA狀態(tài)機(jī)對(duì)外部總線存儲(chǔ)器或端口的訪問(wèn)管理性能大幅超越了任何一款DSP處理器的觀點(diǎn),并對(duì)同行提出了類似研發(fā)項(xiàng)目的設(shè)計(jì)建議
  • 關(guān)鍵字: FPGA  DSP  片上總線  CompactPCI  異步串口板  201407  

5MP一體化高清機(jī)芯的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本文介紹一種5MP一體化高清機(jī)芯的實(shí)現(xiàn)方法,采用FPGA來(lái)實(shí)現(xiàn)自主開發(fā)的ISP算法,采用TMPM342來(lái)實(shí)現(xiàn)馬達(dá)驅(qū)動(dòng)和自動(dòng)聚焦、自動(dòng)曝光等功能,開發(fā)出業(yè)界第一款5MP實(shí)時(shí)一體化高清機(jī)芯。
  • 關(guān)鍵字: 5MP  高清機(jī)芯  自動(dòng)聚焦  ISP  FPGA  TMPM342  201407  

基于MicroBlaze的嵌入式串口服務(wù)器的設(shè)計(jì)實(shí)現(xiàn),提供軟硬件架構(gòu)、原理

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: MicroBlaze  嵌入式串口服務(wù)器  FPGA  Spartan-3  

新型FPGA是Lattice高增長(zhǎng)的主要驅(qū)動(dòng)力

  • 不同于其他小FPGA廠商或被收購(gòu)或轉(zhuǎn)型的命運(yùn),作為中低端FPGA廠商,Lattice一直堅(jiān)持把握市場(chǎng)定位,并以速度和敏捷為目標(biāo),存活在了這個(gè)競(jìng)爭(zhēng)激烈的市場(chǎng)當(dāng)中。同時(shí)還能連續(xù)三年保持營(yíng)業(yè)額的高速增長(zhǎng),逐漸成為無(wú)可爭(zhēng)議的低成本、低功耗和小尺寸FPGA的領(lǐng)導(dǎo)者。為此,我們特別專訪了Lattice總裁兼CEO:Darin Billerbeck,聽他來(lái)給我們講述Lattice的成功秘訣。
  • 關(guān)鍵字: Lattice  FPGA  IC  

基于FPGA/CPLD的VHDL語(yǔ)言電路設(shè)計(jì)優(yōu)化方法

  •   VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來(lái)的。它是一種面向設(shè)計(jì)、多層次的硬件描述語(yǔ)言,是集行為描述、RTL描述、門級(jí)描述功能為一體的語(yǔ)言,并已成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語(yǔ)言之一。由于VHDL在語(yǔ)法和風(fēng)格上類似于高級(jí)編程語(yǔ)言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,
  • 關(guān)鍵字: FPGA  CPLD  VHDL  

STM32再學(xué)習(xí)之工程師眼中的SPI

  •   前些天,有位網(wǎng)友談到通過(guò)FPGA來(lái)實(shí)現(xiàn)SPI通訊。通過(guò)帖子的回復(fù)發(fā)現(xiàn)好多網(wǎng)友對(duì)SPI通訊還有些疑惑,于是今天就帶著大家從SPI的標(biāo)準(zhǔn)協(xié)議,SPI在STM32單片機(jī)上的配置及在74HC595邏輯芯片通訊的實(shí)例來(lái)全方面認(rèn)識(shí)一下這個(gè)既復(fù)雜又簡(jiǎn)單的通訊協(xié)議。  SPI 是Serial Peripheral Interface的縮寫,直譯為串行外圍設(shè)備接口,SPI是Motorola公司推出的一種同步串行通訊方式,是一種四線同步總線,因其硬件功能很強(qiáng),與SPI有關(guān)的軟件就相當(dāng)簡(jiǎn)單,使MCU有更多的時(shí)間處理其他事務(wù)
  • 關(guān)鍵字: FPGA  SPI  MCU  

Altera可編程邏輯成為軟件定義數(shù)據(jù)中心的關(guān)鍵DNA

  •   Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數(shù)據(jù)中心(SSDC)開發(fā)的核心組成,Altera與微軟研究院以及必應(yīng)合作,加速網(wǎng)絡(luò)搜索引擎部分的開發(fā)。Altera的現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)加速了大量數(shù)據(jù)在服務(wù)器上的處理過(guò)程,幫助解決大數(shù)據(jù)難題,滿足了巨大的分布式工作負(fù)載需求。   微軟在名為《一種加速大規(guī)模數(shù)據(jù)中心服務(wù)的重新配置架構(gòu)》的研究論文中共享了關(guān)鍵開發(fā)內(nèi)容,在明尼阿波利斯舉行的41屆計(jì)算機(jī)體系結(jié)構(gòu)國(guó)際大會(huì) (ISCA)上宣讀此篇論文。這篇論文詳細(xì)介紹了怎樣應(yīng)
  • 關(guān)鍵字: Altera  FPGA  可編程邏輯  

硅谷采風(fēng)

  •   4月初,筆者作為亞歐記者團(tuán)的成員,訪問(wèn)了美國(guó)硅谷,以下是部分公司的趨勢(shì)。   Lattice CEO: 新型FPGA是高增長(zhǎng)的主要驅(qū)動(dòng)力   定位于低成本、低功耗和小尺寸FPGA領(lǐng)導(dǎo)者的Lattice,2013財(cái)年?duì)I收達(dá)3.3億美元,比2012年上升19%,其中以智能手機(jī)為代表的消費(fèi)類產(chǎn)品線成長(zhǎng)了180%,增速驚人??偛眉鍯EO Darin Billerbeck說(shuō),公司主要驅(qū)動(dòng)力是在新產(chǎn)品上,2013財(cái)年新產(chǎn)品占了該公司營(yíng)收的45 %,而主流產(chǎn)品約44%,成熟產(chǎn)品只有10%左右。   Latti
  • 關(guān)鍵字: FPGA  IC  GEO  201406  

廠商聯(lián)合應(yīng)對(duì)日益復(fù)雜的SDR設(shè)計(jì)

  •   繼去年“2013年ADI設(shè)計(jì)峰會(huì)”第一次共同舉行新聞發(fā)布會(huì)以后,這是ADI公司與Xilinx第二次坐在一起面對(duì)媒體,此次共同發(fā)布的內(nèi)容是面向電子設(shè)計(jì)工程師推介高效的系統(tǒng)級(jí)SDR(軟件定義無(wú)線電)解決方案。   說(shuō)實(shí)話,大家可能更關(guān)心這兩家巨頭公司為何會(huì)頻頻攜手合作呢?   應(yīng)對(duì)SDR設(shè)計(jì)工程師面臨全新設(shè)計(jì)挑戰(zhàn)   從快速發(fā)展的通訊市場(chǎng)來(lái)看,電子設(shè)備開發(fā)工程師面臨著日益嚴(yán)峻的挑戰(zhàn)。   首先是市場(chǎng)挑戰(zhàn)。第一個(gè)是產(chǎn)品上市時(shí)間的壓力,誰(shuí)首先占領(lǐng)這個(gè)市場(chǎng),誰(shuí)就占領(lǐng)了先機(jī);第二個(gè)
  • 關(guān)鍵字: ADI  Xilinx  FPGA  201406  

物聯(lián)網(wǎng)時(shí)代本土芯片企業(yè)如何定位?

  • 自從2000年18號(hào)文件”頒布以來(lái),中國(guó)已經(jīng)擁有過(guò)超600余家的本土芯片設(shè)計(jì)企業(yè),就在大家還在為“CPU,F(xiàn)PGA,DSP,Memory”這四大通用半導(dǎo)體器件而努力時(shí),忽然來(lái)到了“物聯(lián)網(wǎng)時(shí)代”,面對(duì)“低功耗、高性能、小型化、低成本”這4個(gè)并存的嚴(yán)苛條件,中國(guó)本土芯片企業(yè)該如何定位才能保證生存并發(fā)展,成了一個(gè)非?,F(xiàn)實(shí)的課題。特別是當(dāng)客戶需求開始向系統(tǒng)級(jí)方向發(fā)展時(shí),中國(guó)本土芯片產(chǎn)品如何形成可以滿足需求的系統(tǒng)解決方案,這是一個(gè)大大的挑戰(zhàn)。
  • 關(guān)鍵字: 物聯(lián)網(wǎng)  MCU  FPGA  201406  

基于FPGA的多路相干DDS信號(hào)源設(shè)計(jì)

  • 摘要:傳統(tǒng)的多路同步信號(hào)源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語(yǔ)言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)。利用Modelsim仿真驗(yàn)證了該設(shè)計(jì)的正確性,本設(shè)計(jì)具有調(diào)相方便,相位連續(xù),頻率穩(wěn)定度高等優(yōu)點(diǎn)。 關(guān)鍵詞:DDS;現(xiàn)場(chǎng)可編程門陣列(FPGA);相位累加器;Verilog_HDL 實(shí)現(xiàn)信號(hào)源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用。
  • 關(guān)鍵字: FPGA  DDS  

一種基于FPGA的數(shù)字核脈沖分析器設(shè)計(jì)

  • 0 引言 多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測(cè)與和技術(shù)應(yīng)用中常用的儀器。20世紀(jì)90年代國(guó)外就已經(jīng)推出了基于高速核脈沖波形采樣和數(shù)字濾波成型技術(shù)的新型多道能譜儀,使數(shù)字化成為脈沖能譜儀發(fā)展的重要方向。國(guó)內(nèi)譜儀技術(shù)多年來(lái)一直停留在模擬技術(shù)水平上,數(shù)字化能譜測(cè)量技術(shù)仍處于方法研究階段。為了滿足不斷增長(zhǎng)的高性能能譜儀需求,迫切需要研制一種數(shù)字化γ能譜儀。通過(guò)核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質(zhì)的放射性的程度。 1 數(shù)字多道分析儀的優(yōu)勢(shì) 國(guó)內(nèi)很大一部分學(xué)者采用核譜儀模擬電路的方
  • 關(guān)鍵字: FPGA  AD9649  

簡(jiǎn)述嵌入式邏輯分析儀在FPGA測(cè)試中的應(yīng)用

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  ELA  邏輯分析儀  
共6399條 150/427 |‹ « 148 149 150 151 152 153 154 155 156 157 » ›|

現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473