首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

三原則助力FPGA系統(tǒng)設(shè)計(jì)

  •   一.面積與速度的平衡互換原則   這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設(shè)計(jì)的工作頻率是不固定的,而是和設(shè)計(jì)本身的延遲緊密相連)。 在實(shí)際設(shè)計(jì)中,使用最小的面積設(shè)計(jì)出最高的速度是每一個(gè)開發(fā)者追求的目標(biāo),但是“魚和熊掌不可兼得”,取舍之間展示了一個(gè)開發(fā)者的智慧。   1.速度換面積   速度優(yōu)勢(shì)可以換取面積的節(jié)約。面積越小,就意味著可以用更低的成本來(lái)實(shí)現(xiàn)產(chǎn)品的功能。速度換面積的
  • 關(guān)鍵字: FPGA  DSP  

避免下一個(gè)雄心勃勃的產(chǎn)品發(fā)布遭遇擱淺

  • 工業(yè)、航空航天和國(guó)防系統(tǒng)中常見之 24V 至 28V 中間總線與新式數(shù)字處理器之輸入電源電壓之間不斷加大的差距帶來(lái)了設(shè)計(jì)風(fēng)險(xiǎn),有可能輕易導(dǎo)致系統(tǒng)故障、有毒煙霧甚至更加糟糕的火災(zāi)。
  • 關(guān)鍵字: 凌力爾特  FPGA  

物聯(lián)網(wǎng)融合自動(dòng)化推動(dòng)高效生產(chǎn)模式變革

  •   伴隨物聯(lián)網(wǎng)技術(shù)應(yīng)用的擴(kuò)展,工業(yè)生產(chǎn)與其結(jié)合的趨勢(shì)越發(fā)明顯,如今自動(dòng)化生產(chǎn)模式與物聯(lián)網(wǎng)技術(shù)更有不斷融合的趨勢(shì),或帶來(lái)更高效的生產(chǎn)模式變革。   現(xiàn)代工業(yè)生產(chǎn)尤其是自動(dòng)化生產(chǎn)過(guò)程中,要用各種傳感器來(lái)監(jiān)視和控制生產(chǎn)過(guò)程中的各個(gè)參數(shù),使設(shè)備工作在正常狀態(tài)或最佳狀態(tài),并使產(chǎn)品達(dá)到最好的質(zhì)量。因此可以說(shuō),沒(méi)有眾多的優(yōu)良的傳感器,現(xiàn)代化生產(chǎn)也就失去了基礎(chǔ)。   專家表示自物聯(lián)網(wǎng)誕生以來(lái),很多工業(yè)自動(dòng)化業(yè)內(nèi)人士認(rèn)為物聯(lián)網(wǎng)將為工業(yè)自動(dòng)化加速發(fā)展增加新的引擎,隨著物聯(lián)網(wǎng)與工業(yè)自動(dòng)化的深度融合。   目前物聯(lián)網(wǎng)與工業(yè)
  • 關(guān)鍵字: 物聯(lián)網(wǎng)  FPGA  SoC  

美高森美發(fā)布System Builder設(shè)計(jì)工具

  • 致力于提供低功耗、高安全性、高可靠性以及高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC) 宣布SmartFusion?2 SoC FPGA用戶現(xiàn)在可以獲益于其新近發(fā)布的系統(tǒng)創(chuàng)建器(System Builder)設(shè)計(jì)工具。
  • 關(guān)鍵字: 美高森美  FPGA  嵌入式  

ASIC設(shè)計(jì)服務(wù)何去何從?高端應(yīng)用和中國(guó)客戶是兩大關(guān)鍵詞

  • “Is ASIC dead ?”這是剛剛落下帷幕的2013“深圳(國(guó)際)集成電路創(chuàng)新與應(yīng)用展”(China IC Expo,簡(jiǎn)稱CICE)上業(yè)界熱議的一個(gè)話題。的確,現(xiàn)如今FPGA越來(lái)越“強(qiáng)勢(shì)”,越來(lái)越多地將ARM核、MCU、DSP等融合進(jìn)來(lái),在性能和功耗上對(duì)ASIC進(jìn)行全面圍堵。不只如此,當(dāng)硅制造技術(shù)進(jìn)入到28nm甚至更低節(jié)點(diǎn)時(shí),芯片制造動(dòng)輒上百萬(wàn)美金的NRE費(fèi)用也讓系統(tǒng)設(shè)計(jì)公司吃不消。
  • 關(guān)鍵字: 富士通  ASIC  FPGA  

美高森美推出高集成度IGLOO2拓寬FPGA產(chǎn)品組合

  •  美高森美公司(Microsemi Corporation) 現(xiàn)在宣布推出用于工業(yè)、商業(yè)、航空、國(guó)防、通信和安全應(yīng)用的IGLOO?2現(xiàn)場(chǎng)可編程門陣列(FPGA)系列產(chǎn)品?;诜且资钥扉W技術(shù)的IGLOO2 FPGA器件具有最多的主流FPGA特性功能,包括通用輸入/輸出(GPIOs)、5G SERDES接口,以及現(xiàn)今市場(chǎng)上很多相似器件都提供的PCI Express? endpoint,并且具有業(yè)界唯一的高性能存儲(chǔ)器子系統(tǒng)。
  • 關(guān)鍵字: 美高森美  FPGA  IGLOO2  

國(guó)內(nèi)FPGA如何因地制宜 探索FPGA研制與應(yīng)用發(fā)展新道路

  •   歸納而言,國(guó)產(chǎn)FPGA產(chǎn)業(yè)化之路的主要挑戰(zhàn)仍然表現(xiàn)在專業(yè)人才缺、產(chǎn)業(yè)周期長(zhǎng)、技術(shù)門檻高及投入資金大。加之其他外部因素,例如市場(chǎng)需求變化頻、整機(jī)研發(fā)周期短、芯片更新?lián)Q代快、產(chǎn)品成本控制低、配套生產(chǎn)能力弱、培育引導(dǎo)環(huán)境缺等因素,給國(guó)產(chǎn)FPGA的研制單位無(wú)形中增加了更大的壓力。   國(guó)內(nèi)的FPGA廠商應(yīng)該因地制宜,在跟隨半導(dǎo)體工藝改進(jìn)步伐的同時(shí),結(jié)合市場(chǎng)細(xì)分需求的變化,利用系統(tǒng)整合與設(shè)計(jì)服務(wù)的競(jìng)爭(zhēng)優(yōu)勢(shì),探索FPGA研制與應(yīng)用發(fā)展的新道路。   面向細(xì)分的應(yīng)用市場(chǎng),實(shí)現(xiàn)芯片級(jí)的整合理念,包括探討可
  • 關(guān)鍵字: FPGA  IP授權(quán)  

整合高性能儀器和FPGA 實(shí)現(xiàn)最佳WLAN測(cè)量

  • 在《下一代無(wú)線局域網(wǎng)》白皮書中已經(jīng)討論了最新的802.11標(biāo)準(zhǔn)存在的一些問(wèn)題。眾所周知,測(cè)試工程師都想盡快找到測(cè)試該標(biāo)準(zhǔn)的測(cè)試設(shè)備。大多數(shù)測(cè)試工程師發(fā)現(xiàn)使用最佳性能的昂貴盒式儀器的傳統(tǒng)方法已經(jīng)無(wú)法適用于該情況。出現(xiàn)該問(wèn)題的原因十分簡(jiǎn)單:測(cè)試工程師急需各種資源,主要包括時(shí)間、預(yù)算和空間。
  • 關(guān)鍵字: NI  測(cè)量  MIMO  FPGA  

基于Flash和JTAG的FPGA系統(tǒng)

  • 基于Flash和JTAG的FPGA系統(tǒng), 引言針對(duì)需要切換多個(gè)FPGA配置碼流的場(chǎng)合, Xilinx公司提出了一種名為System ACE的解決方案,它利用CF(Compact Flash)存儲(chǔ)卡來(lái)替代配置用PROM,用專門的ACE控制芯片完成CF卡的讀寫,上位機(jī)軟件生成專用的ACE文件并下
  • 關(guān)鍵字: 系統(tǒng)  FPGA  JTAG  Flash  基于  

如何利用FPGA解決手持設(shè)備MPU的功耗問(wèn)題

  • 消費(fèi)類手持設(shè)備市場(chǎng)正呈跳躍式發(fā)展。便攜式產(chǎn)品處理能力不斷增加,所支持的應(yīng)用越來(lái)越多;產(chǎn)品更新?lián)Q代速度加快...
  • 關(guān)鍵字: 手持設(shè)備    FPGA    MPU  

分?jǐn)?shù)階Fourier變換應(yīng)用于水聲通信及其FPGA實(shí)現(xiàn)

  • 摘要:線性調(diào)頻信號(hào)瞬時(shí)頻率隨時(shí)間呈線性變化,其在分?jǐn)?shù)階傅里葉變換域中具有能量聚焦特性,利用這一特性,將分?jǐn)?shù)階傅立葉變換應(yīng)用于由LFM信號(hào)充當(dāng)信息載體的水聲通信體制中。研究表明:該應(yīng)用能夠提高系統(tǒng)的抗噪聲干擾、抗多徑干擾和頻率選擇性衰減的能力。并在FPGA上完成了該方法的實(shí)現(xiàn),驗(yàn)證了算法的可行性。
  • 關(guān)鍵字: Fourier  FPGA  水聲通信  201307  

T-MMB系統(tǒng)中LDPC碼譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本文設(shè)計(jì)了一種符合手機(jī)電視T-MMB標(biāo)準(zhǔn)的信道譯碼解決方案,并進(jìn)行了MATLAB仿真和FPGA的實(shí)現(xiàn)。同時(shí)針對(duì)部分并行結(jié)構(gòu)的準(zhǔn)循環(huán)低密度校驗(yàn)(QC-LDPC)碼譯碼器,提出了基于塊RAM的高效存儲(chǔ)方法。
  • 關(guān)鍵字: LDPC  FPGA  201307  

FPGA的信源全系統(tǒng)復(fù)合加密技術(shù)及其應(yīng)用

  • 摘要:本文闡述基于FPGA設(shè)計(jì)實(shí)現(xiàn)加密產(chǎn)品的優(yōu)勢(shì),并以實(shí)際產(chǎn)品說(shuō)明FPGA在信源全系統(tǒng)復(fù)合加密方面的應(yīng)用。
  • 關(guān)鍵字: FPGA  加密技術(shù)  系統(tǒng)復(fù)合  201307  

行業(yè)領(lǐng)先者談安防監(jiān)控趨勢(shì)

  • 摘要:部分中外安防監(jiān)控領(lǐng)域廠商介紹了當(dāng)前安防領(lǐng)域的最新趨勢(shì),涵蓋FPGA、DSP和圖像傳感器廠商。
  • 關(guān)鍵字: FPGA  監(jiān)控  201307  

14納米FPGA展現(xiàn)突破性優(yōu)勢(shì)

  •   工藝領(lǐng)先一直是FPGA前進(jìn)的動(dòng)力所在。Altera最近推出了采用英特爾14nmTri-Gate(三柵極)工藝的第10代FPGA器件Stratix10FPGA和SoC,以及采用TSMC20nm工藝的Arria10產(chǎn)品,并對(duì)體系結(jié)構(gòu)進(jìn)行了優(yōu)化,展示出突破性的產(chǎn)品優(yōu)勢(shì)。   實(shí)現(xiàn)重大突破   Stratix10FPGA和SoC不但采用了英特爾14nm三柵極工藝,其內(nèi)核的工作頻率也提高到1GHz。   目前,市場(chǎng)上的FPGA最多集成不超過(guò)100萬(wàn)個(gè)邏輯單元,但是Stratix10能夠把這個(gè)密度提高3倍,
  • 關(guān)鍵字: 14納米  FPGA  
共6399條 182/427 |‹ « 180 181 182 183 184 185 186 187 188 189 » ›|

現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473