EEPW首頁(yè) >>
主題列表 >>
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)
基于FPGA的NoC驗(yàn)證平臺(tái)的構(gòu)建
- 基于FPGA的NoC驗(yàn)證平臺(tái)的構(gòu)建,針對(duì)基于軟件仿真片上網(wǎng)絡(luò)NoC(Network on Chip)效率低的問(wèn)題,提出基于FPGA的NoC驗(yàn)證平臺(tái)構(gòu)建方案。該平臺(tái)集成可重用的流量產(chǎn)生器TG(Traffic Generation),流量接收器TR(Traffic Receiver)以及NoC軟件,用于對(duì)NoC原型系統(tǒng)進(jìn)行功能驗(yàn)證和性能評(píng)估。實(shí)際設(shè)計(jì)一個(gè)多核NoC,并用該平臺(tái)對(duì)其進(jìn)行FPGA驗(yàn)證,結(jié)果表明該平臺(tái)的驗(yàn)證速度比軟件仿真提高16 000倍以上,并能對(duì)多種不同結(jié)構(gòu)、路由算法、流控策略的NoC進(jìn)行功能驗(yàn)
- 關(guān)鍵字: 平臺(tái) 構(gòu)建 驗(yàn)證 NoC FPGA 基于 數(shù)字信號(hào)
對(duì)FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)的研究
- 如今,F(xiàn)PGA已成為數(shù)字信號(hào)處理系統(tǒng)的核心器件,尤其在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理等領(lǐng)域?,F(xiàn)在的FPGA不...
- 關(guān)鍵字: FPGA FIR 數(shù)字濾波器 數(shù)字信號(hào)處理
FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)研究
- 為了研究不同結(jié)構(gòu)的FIR數(shù)字濾波器FPGA實(shí)現(xiàn)對(duì)數(shù)字多普勒接收機(jī)中FPGA器件資源消耗及其實(shí)現(xiàn)的濾波器的速度性能,在Xilinx ISE-l0.1開(kāi)發(fā)平臺(tái)中,采用Verilog HDL語(yǔ)言分別實(shí)現(xiàn)了FIR數(shù)字濾波器的改進(jìn)的串行結(jié)構(gòu)、并行結(jié)構(gòu)以及DA結(jié)構(gòu),并在ModelSim仿真驗(yàn)證平臺(tái)中仿真了實(shí)現(xiàn)設(shè)計(jì)。結(jié)果表明,改進(jìn)串行結(jié)構(gòu)的實(shí)現(xiàn)消耗資源少但濾波速度慢,并行結(jié)構(gòu)的實(shí)現(xiàn)濾波速度快但消耗資源多,而DA算法的實(shí)現(xiàn)速度僅取決于輸入數(shù)據(jù)的寬度,所以濾波速度通常較快且消耗的資源較少。
- 關(guān)鍵字: 實(shí)現(xiàn) 研究 FPGA 濾波器 數(shù)字 FIR 數(shù)字信號(hào)
FPGA高速硬件在環(huán)仿真器進(jìn)行電機(jī)控制器測(cè)試
- 介紹電機(jī)在現(xiàn)代生活中扮演著重要角色。出于對(duì)安全、成本及效率的考慮,工程師——尤其是混合電動(dòng)力...
- 關(guān)鍵字: FPGA 環(huán)仿真器 電機(jī)控制器 測(cè)試
在28-nm FPGA 上實(shí)現(xiàn)集成100-GbE 交換解決方案
- 隨著高速100-GbE 通信網(wǎng)絡(luò)標(biāo)準(zhǔn)的完成,交換功能在互聯(lián)網(wǎng)正常運(yùn)行中扮演了重要角色。網(wǎng)絡(luò)總流量每6個(gè)月翻倍,通過(guò)多種協(xié)議進(jìn)行傳送,網(wǎng)絡(luò)越來(lái)越復(fù)雜,交換體系結(jié)構(gòu)面臨很大的挑戰(zhàn)。目前的單芯片體系結(jié)構(gòu)無(wú)法滿(mǎn)足越來(lái)越大的帶寬和復(fù)雜度要求,因此,需要開(kāi)發(fā)高效算法和交換體系結(jié)構(gòu),以滿(mǎn)足高速網(wǎng)絡(luò)需求。Stratix V FPGA 支持硬件設(shè)計(jì)人員在下一代交換機(jī)和路由器中集成100-GbE 元件,在系統(tǒng)中均衡的分配數(shù)據(jù),確保QoS。 詳情參見(jiàn) http://share.eepw.com.cn/share/downlo
- 關(guān)鍵字: 28-nm FPGA 100-GbE 交換
在28-nm FPGA 上實(shí)現(xiàn)100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器解決方案
- 視頻和寬帶無(wú)線(xiàn)技術(shù)對(duì)帶寬越來(lái)越高的要求使得通信網(wǎng)絡(luò)承受了很大的壓力。目前的10-Gbit OTN 基礎(chǔ)設(shè)備通道容量接近了極限,面臨帶寬耗盡的問(wèn)題。面對(duì)越來(lái)越高的資本支出和運(yùn)營(yíng)支出以及不斷下滑的利潤(rùn),服務(wù)提供商轉(zhuǎn)向了100-Gbit OTN 解決方案,將目前的10-Gbit 網(wǎng)絡(luò)容量提高10 倍。但是,還有很多在用的低速率OTN、SONET、以太網(wǎng)和存儲(chǔ)系統(tǒng),這需要通過(guò)100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器將這些系統(tǒng)置入到新的基礎(chǔ)光設(shè)施中。Altera Stratix V FPGA 系列采用了多項(xiàng)關(guān)鍵創(chuàng)新技術(shù)
- 關(guān)鍵字: 28-nm FPGA 100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器
通過(guò)28-nm FPGA 解決100-GbE 線(xiàn)路卡設(shè)計(jì)挑戰(zhàn)
- 各種標(biāo)準(zhǔn)組織逐步完成了傳送網(wǎng)、以太網(wǎng)和光接口的100G 標(biāo)準(zhǔn), FPGA 在100G 產(chǎn)品系統(tǒng)設(shè)計(jì)早期技術(shù)應(yīng)用中扮演了關(guān)鍵角色。由于帶寬需求越來(lái)越大,服務(wù)提供商為他們的下一代線(xiàn)路卡選擇了最新的40-GbE/100-GbE標(biāo)準(zhǔn)。Altera Stratix V FPGA在28-nm 技術(shù)節(jié)點(diǎn)提供具有增強(qiáng)100G PCS 功能的集成12.5-Gbps收發(fā)器,從而解決了帶寬問(wèn)題。 詳情參見(jiàn) http://share.eepw.com.cn/share/download/id/51953
- 關(guān)鍵字: Stratix V FPGA 100G PCS 線(xiàn)路卡
安富利電子元件推出Xilinx Virtex-6 FPGA DSP開(kāi)發(fā)工具套件
- 安富利公司旗下運(yùn)營(yíng)機(jī)構(gòu)安富利電子元件宣布推出Xilinx® Virtex®-6 FPGA DSP開(kāi)發(fā)工具套件。這套件是為DSP設(shè)計(jì)而打造,是Xilinx目標(biāo)設(shè)計(jì)平臺(tái)(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE® Design Suite: System Edition 11.4,已開(kāi)始接受訂購(gòu),價(jià)格為2995美元,開(kāi)發(fā)人員可以通過(guò)它快速啟動(dòng)其設(shè)計(jì)。 無(wú)線(xiàn)、航空航天和國(guó)防、儀器和醫(yī)療成像設(shè)備以及其它計(jì)算密集型設(shè)
- 關(guān)鍵字: 安富利 Virtex-6 FPGA DSP
基于FPGA技術(shù)的模擬雷達(dá)信號(hào)實(shí)現(xiàn)
- 前言 FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)是由掩膜可編程門(mén)陣列和PLD(可編程邏輯器件)演變而來(lái)的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門(mén)陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得
- 關(guān)鍵字: FPGA 模擬 雷達(dá)信號(hào)
Altera發(fā)布28-nm Stratix V FPGA系列
- Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統(tǒng)功耗和成本 2010年4月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供1
- 關(guān)鍵字: Altera 28-nm Stratix V FPGA
基于FPGA的∑-Δ D/A轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:數(shù)模轉(zhuǎn)換器可以將一個(gè)二進(jìn)制數(shù)字量轉(zhuǎn)換成與該數(shù)字量成正比的電壓值,可應(yīng)用于可編程電壓源、波形發(fā)生器等。本文采用數(shù)字化技術(shù),用FPGA實(shí)現(xiàn)了一個(gè)簡(jiǎn)單的一階8位∑-Δ 型DAC,只占用幾個(gè)CLB。FPGA的速度和柔性的
- 關(guān)鍵字: FPGA 轉(zhuǎn)換器
基于FPGA的絕對(duì)式編碼器通信接口設(shè)計(jì)
- 0引言光電碼盤(pán)是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服...
- 關(guān)鍵字: FPGA RCN226 絕對(duì)式編碼器 通信接口
拋棄細(xì)枝末節(jié),專(zhuān)注原型創(chuàng)意
- 市場(chǎng)中很多憑借絕妙創(chuàng)意而大獲成功的電子產(chǎn)品或設(shè)備。獨(dú)特創(chuàng)意的核心是最終能夠使一款設(shè)備從其他設(shè)備中脫穎而出、在某種情況下甚至可定義一種全新的產(chǎn)品類(lèi)型。 當(dāng)然,在市場(chǎng)中定義產(chǎn)品獨(dú)特性的因素還有很多,例如低成本、率先上市或者更優(yōu)異的性能等。但是,隨著同類(lèi)設(shè)計(jì)方案迎頭趕上,這種獨(dú)特性很快就會(huì)消失殆盡。僅靠日后逐步改進(jìn)表現(xiàn)得更出色的小器件,無(wú)論當(dāng)下可提供何種優(yōu)勢(shì),也會(huì)很快被其它改進(jìn)得更好的同類(lèi)競(jìng)爭(zhēng)產(chǎn)品所超越。 真正成功的訣竅是搶先開(kāi)發(fā)出獨(dú)特的器件創(chuàng)意與概念,并將其轉(zhuǎn)變成可為用戶(hù)實(shí)現(xiàn)理想體驗(yàn)的功能器件
- 關(guān)鍵字: altium 產(chǎn)品設(shè)計(jì) FPGA
現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹
您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473