首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> gclk

FPGA研發(fā)之道(25)-管腳

  •   管腳是FPGA重要的資源之一,F(xiàn)PGA的管腳分別包括,電源管腳,普通I/O,配置管腳,時(shí)鐘專用輸入管腳GCLK等。   (1)電源管腳:   通常來說: FPGA內(nèi)部的電壓包括內(nèi)核電壓和I/O電壓。   1.內(nèi)核電壓:即FPGA內(nèi)部邏輯的供電。通常會(huì)較I/O電壓較低,隨著FPGA的工藝的進(jìn)度,F(xiàn)PGA的內(nèi)核電壓逐漸下降,這也是降低功耗的大勢(shì)所趨。   2.I/O電壓 (Bank的參考電壓)。每個(gè)BANK都會(huì)有獨(dú)立的I/O電壓輸入。也就是每個(gè)BANK的參考電壓設(shè)定后,本BANK上所有I/O的電平
  • 關(guān)鍵字: FPGA  GCLK  

Silego公司推出第三代32.768 kHz 晶體替代技術(shù)產(chǎn)品

  • Silego 公司– 業(yè)界32.768 kHz晶體替代技術(shù)的佼佼者,于2013年11月18日在美國加州圣克拉拉推出了第三代 GreenCLK3TM 32.768 kHz 振蕩器系列。僅1x1.6 mm封裝的振蕩器是業(yè)界最小的標(biāo)準(zhǔn)塑封尺寸。并且該產(chǎn)品提供以總面積<0.6 sq mm的裸片形式或提供小于總面積一半的競爭優(yōu)勢(shì)。
  • 關(guān)鍵字: Silego  振蕩器  GCLK  
共2條 1/1 1

gclk介紹

您好,目前還沒有人創(chuàng)建詞條gclk!
歡迎您創(chuàng)建該詞條,闡述對(duì)gclk的理解,并與今后在此搜索gclk的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473