首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> pn碼

直擴(kuò)系統(tǒng)PN碼捕獲和跟蹤的FPGA實(shí)現(xiàn)

  • 摘要:在數(shù)字匹配濾波器和超前滯后鑒相環(huán)路的理論基礎(chǔ)上,采用VHDL編程,在FPGA芯片上實(shí)現(xiàn)PN碼捕獲和跟蹤的電路。詳細(xì)討論了各電路模塊的設(shè)計(jì)實(shí)現(xiàn)方法。完成電路的仿真驗(yàn)證,給出了仿真波形。結(jié)果表明電路工作正常可
  • 關(guān)鍵字: FPGA  直擴(kuò)系統(tǒng)  PN碼    

一種擴(kuò)頻通信調(diào)制器的FPGA設(shè)計(jì)與仿真

  •   近年來,隨著經(jīng)濟(jì)的高速增長,無線通信得到了飛速地發(fā)展。由于擴(kuò)展頻譜信號具有抗干擾、保密、抗偵破和抗衰落等特點(diǎn),擴(kuò)頻通信在軍事無線通信領(lǐng)域(如測控通信)中被廣泛應(yīng)用;隨著技術(shù)的成熟及成本的降低,其在民用通信市場上具有更廣大的發(fā)展前景。   本文首先介紹了FPGA的設(shè)計(jì)思想及流程,然后以一種擴(kuò)頻通信調(diào)制器為例,描述了如何實(shí)現(xiàn)自頂向下的設(shè)計(jì):包括調(diào)制器的頂層設(shè)計(jì)、劃分的下一層基本單元的設(shè)計(jì)等,并重點(diǎn)分析了基本單元之一的PN碼產(chǎn)生器的設(shè)計(jì)實(shí)現(xiàn)及仿真驗(yàn)證過程。   FPGA設(shè)計(jì)方法簡介   FPGA技術(shù)的
  • 關(guān)鍵字: FPGA  擴(kuò)頻調(diào)  制器  PN碼  仿真  
共2條 1/1 1

pn碼介紹

您好,目前還沒有人創(chuàng)建詞條pn碼!
歡迎您創(chuàng)建該詞條,闡述對pn碼的理解,并與今后在此搜索pn碼的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473