首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> arm+fpga

基于AD9430的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 摘   要:本文介紹了高速ADC AD9430的功能,詳細(xì)說明了使用高速FPGA來控制AD9430構(gòu)成高速(140MSPS)、高精度(12位)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并給出了具體實(shí)現(xiàn)的系統(tǒng)框圖和測(cè)試結(jié)果。關(guān)鍵詞:數(shù)據(jù)采集;FPGA;AD9430引言結(jié)合實(shí)際任務(wù)的要求,本文提出了一種基于AD9430的高速數(shù)據(jù)采集系統(tǒng),主要用于采集雷達(dá)回波。在這個(gè)系統(tǒng)中,選用高速邏輯器件控制A/D轉(zhuǎn)換和FIFO存儲(chǔ),同時(shí)通過FPDP(Front Panel Data Port)總線將采集的數(shù)據(jù)發(fā)送出去。由
  • 關(guān)鍵字: AD9430  FPGA  數(shù)據(jù)采集  

基于FPGA的非對(duì)稱同步FIFO設(shè)計(jì)

  • 摘    要:本文在分析了非對(duì)稱同步FIFO的結(jié)構(gòu)特點(diǎn)及其設(shè)計(jì)難點(diǎn)的基礎(chǔ)上,采用VHDL描述語言,并結(jié)合FPGA,實(shí)現(xiàn)了一種非對(duì)稱同步FIFO的設(shè)計(jì)。關(guān)鍵詞:非對(duì)稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數(shù)據(jù)緩存的電路器件,可應(yīng)用于包括高速數(shù)據(jù)采集、多處理器接口和通信中的高速緩沖等各種領(lǐng)域。然而在某些應(yīng)用,例如在某數(shù)據(jù)采集和處理系統(tǒng)中,需要通過同步FIFO來連接8位A/D和16位數(shù)據(jù)總線的MCU,但是由于目前同步FIFO器件的輸入與輸
  • 關(guān)鍵字: BlockRAM  DLL  FPGA  VHDL  非對(duì)稱同步FIFO  存儲(chǔ)器  

基于FPGA的高速數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時(shí)間的方案,并詳細(xì)介紹了該方案基于FPGA的實(shí)現(xiàn)方法。通過對(duì)所設(shè)計(jì)的鎖相環(huán)進(jìn)行計(jì)算機(jī)仿真和硬件測(cè)試,表明該方案確實(shí)可以提高鎖相環(huán)的捕獲性能。關(guān)鍵詞:數(shù)字鎖相環(huán)(DPLL);捕獲時(shí)間;FPGA;VHDL引言捕獲時(shí)間是鎖相環(huán)的一個(gè)重要參數(shù),指的是鎖相環(huán)從起始狀態(tài)到達(dá)鎖定狀態(tài)所需時(shí)間。在一些系統(tǒng)中,如跳頻通信系統(tǒng),由于系統(tǒng)工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達(dá)上萬次),要求鎖相環(huán)能夠?qū)π盘?hào)相位快速捕獲。因此
  • 關(guān)鍵字: FPGA  VHDL  捕獲時(shí)間  數(shù)字鎖相環(huán)(DPLL)  

2005年3月2日,華大電子獲ARM922T處理器授權(quán)

  •   2005年3月2日 華大電子獲ARM922T處理器授權(quán),用于SoC設(shè)計(jì)。中國(guó)領(lǐng)先的IC設(shè)計(jì)公司選擇ARM架構(gòu)以滿足本地市場(chǎng)對(duì)先進(jìn)電子產(chǎn)品的需求。
  • 關(guān)鍵字: ARM  處理器  SoC  

2005年2月22日,深圳國(guó)微技術(shù)獲ARM7TDMI處理器授權(quán)

  •   2005年2月22日 深圳國(guó)微技術(shù)獲A R M7T D MI處理器授權(quán),研制CAM卡。通用機(jī)卡分離CAM卡為消費(fèi)者帶來更多更好的高清電視和機(jī)頂盒的選擇。
  • 關(guān)鍵字: ARM  處理器  

集系統(tǒng)級(jí)FPGA芯片XCV50E的結(jié)構(gòu)與開發(fā)

  • VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來進(jìn)行數(shù)十萬邏輯門級(jí)的系統(tǒng)設(shè)計(jì)和百兆赫茲級(jí)的高速電路設(shè)計(jì)。
  • 關(guān)鍵字: FPGA  50E  XCV  50    

基于FPGA的光柵尺信號(hào)智能接口模塊

  • 介紹了一種基于ALTERA公司大規(guī)??删幊踢壿嬈骷﨓PF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細(xì)分、辨向電路、計(jì)數(shù)電路、接口處理電路的設(shè)計(jì)原理,風(fēng)時(shí)給出了詳細(xì)的電路和仿真波形。
  • 關(guān)鍵字: FPGA  光柵  信號(hào)  模塊    

基于FPGA的同步測(cè)周期高精度數(shù)字頻率計(jì)的設(shè)計(jì)

  • 摘    要:本文介紹了一種同步測(cè)周期計(jì)數(shù)器的設(shè)計(jì),并基于該計(jì)數(shù)器設(shè)計(jì)了一個(gè)高精度的數(shù)字頻率計(jì)。文中給出了計(jì)數(shù)器的VHDL編碼,并對(duì)頻率計(jì)的FPGA實(shí)現(xiàn)進(jìn)行了仿真驗(yàn)證,給出了測(cè)試結(jié)果。關(guān)鍵詞:頻率計(jì);VHDL;FPGA;周期測(cè)量 在現(xiàn)代數(shù)字電路設(shè)計(jì)中,采用FPGA結(jié)合硬件描述語言VHDL可以設(shè)計(jì)出各種復(fù)雜的時(shí)序和邏輯電路,具有設(shè)計(jì)靈活、可編程、高性能等優(yōu)點(diǎn)。本文將介紹一種基于FPGA,采用同步測(cè)周期的方法來實(shí)現(xiàn)寬頻段高精度數(shù)字頻率計(jì)的設(shè)計(jì)。 圖1 同步測(cè)周期計(jì)數(shù)器
  • 關(guān)鍵字: FPGA  VHDL  頻率計(jì)  周期測(cè)量  

2005年1月25日,大唐微電子拓展與ARM合作

  •   2005年1月25日 大唐微電子拓展與ARM合作,最新授權(quán)用于通信及多媒體應(yīng)用平臺(tái)開發(fā)。低功耗、高性能并集成了Jazelle技術(shù)的ARM926EJ處理器將令中國(guó)領(lǐng)先的集成電路設(shè)計(jì)公司如虎添翼。
  • 關(guān)鍵字: ARM  處理器  

軟體當(dāng)家的硬體設(shè)計(jì)走向

  • 在過去,想獲得更隹的嵌入式產(chǎn)品功能,設(shè)計(jì)者想到的不二法門往往是采用更新一代的晶片制程技術(shù),要不然,這樣的硬體設(shè)計(jì)取向至少能提供更小的尺寸,或更低的成本,而維持一定的功能水準(zhǔn)
  • 關(guān)鍵字: 嵌入式  FPGA  DSP  

Cyclone II FPGA滿足低成本大批量應(yīng)用需求

  • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿足低成本大批量應(yīng)用需求。 市場(chǎng)驅(qū)動(dòng)力   隨著低復(fù)雜度FPGA器件成本的不斷下降,具有靈活性和及時(shí)面市優(yōu)勢(shì)的FPGA與 ASIC相比更有競(jìng)爭(zhēng)性,在數(shù)字消費(fèi)市場(chǎng)上的應(yīng)用也急劇增加。第一代Cyclone系列迄今發(fā)售了3百多萬片,在全球擁有3,000多位客戶,對(duì)大批量低成本數(shù)字消費(fèi)市場(chǎng)有著巨大的影響,該市場(chǎng)消納了三分之一的器件
  • 關(guān)鍵字: FPGA  嵌入式  

32位ARM內(nèi)核微處理器W90N740及其應(yīng)用

  • 32位ARM內(nèi)核微處理器W90N740及其應(yīng)用,在對(duì)ARM體系結(jié)構(gòu)進(jìn)行分析的基礎(chǔ)上,介紹了32位ARM核處理器W90N740的結(jié)構(gòu)特點(diǎn)和優(yōu)異性能
  • 關(guān)鍵字: 及其  應(yīng)用  W90N740  微處理器  ARM  內(nèi)核  32位  

基于FPGA的HDLC轉(zhuǎn)E1傳輸控制器的實(shí)現(xiàn)

  • 摘    要:本文介紹了一種用FPGA實(shí)現(xiàn)的HDLC轉(zhuǎn)E1的協(xié)議控制器,能實(shí)現(xiàn)將速率為N
  • 關(guān)鍵字: E1  FPGA  HDLC  幀結(jié)構(gòu)  

ARM微控制器LPC210X的LCD接口技術(shù)

  • ARM微控制器LPC210X的LCD接口技術(shù),本文分別以GPI0口直接連接、串行轉(zhuǎn)換連接、CPLD分部連接三種方法闡述了無外部總線的Philips ARM微控制器LPC210X與點(diǎn)陣圖形液晶顯示器的接口設(shè)計(jì),并給出硬件電路框圖和主要程序。
  • 關(guān)鍵字: 接口  技術(shù)  LCD  LPC210X  控制器  ARM  

嵌入式系統(tǒng)中FPGA的被動(dòng)串行配置方式

  • 嵌入式系統(tǒng)中FPGA的被動(dòng)串行配置方式,介紹一種在嵌放式系統(tǒng)中使用微處理器被動(dòng)串行配置方式實(shí)現(xiàn)對(duì)FPGA配置的方案,將系統(tǒng)程序及配置文件存在系統(tǒng)Flash中,利用微處理器的I/O口產(chǎn)生配置時(shí)序,省去配置器件;討論FPGA的各種配置方式及各種配置文件的使用。
  • 關(guān)鍵字: 配置  方式  串行  被動(dòng)  系統(tǒng)  FPGA  嵌入式  
共10121條 667/675 |‹ « 665 666 667 668 669 670 671 672 673 674 » ›|

arm+fpga介紹

您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473