首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> builder

基于DSP Builder的DDS設計及其FPGA實現(xiàn)

  • 直接數(shù)字合成器,是采用數(shù)字技術的一種新型頻率合成技術,他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具有一系列的優(yōu)點;較高的頻率分辨率;可以實現(xiàn)快速的頻率切換;在頻率改變時能夠保持相位的連續(xù);很容易實現(xiàn)頻率、相位和幅度的數(shù)控調(diào)制等。目前可采用專用芯片或可編程邏輯芯片實現(xiàn)DDS[1],專用的DDS芯片產(chǎn)生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]??删幊踢壿嬈骷哂衅骷?guī)模大、工作速度快及可編程的硬件特點,并且開發(fā)周期短,易于升級,因為非常適合用于實現(xiàn)DDS。   1 DDS的
  • 關鍵字: 嵌入式系統(tǒng)  單片機  DSP  Builder  DDS  FPGA  嵌入式  

G.726語音編解碼器在SoPC中的實現(xiàn)

  • 摘 要:在對G.726語音編解碼標準分析的基礎上給出了基于FPGA的DSP設計流程,利用MATLAB/Simulink、DSP Builder和SOPC Builder工具設計了G.726語音編解碼器,通過仿真實驗驗證了所設計的編解碼器模型的正確性,實現(xiàn)了編解碼器在SoPC系統(tǒng)中的綜合。 關鍵詞:ADPCM MATLAB/Simulink DSP Builder FPGA SoPC G.726是ITU前身CCITT于1990年在G.721和G.723標準的基礎上提出的關于把64kbps非線性PCM信號
  • 關鍵字: ADPCM  Builder  DSP  FPGA  MATLAB/Simulink  SoPC  消費電子  消費電子  

應用SoPC Builder開發(fā)電子系統(tǒng)

  • 電子設計應用2004年第9期摘    要:本文從系統(tǒng)總線設計、用戶自定義指令和FPGA協(xié)處理器的應用這三個方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應用SoPC Builder開發(fā)工具,設計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設計細節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。關鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術的進一步發(fā)展,SoC設計面臨著一些諸如如何進行軟硬件協(xié)同設計,如何縮短電子產(chǎn)品開
  • 關鍵字: FPGA  SoPC  SoPC  Builder  
共33條 3/3 « 1 2 3

builder介紹

您好,目前還沒有人創(chuàng)建詞條builder!
歡迎您創(chuàng)建該詞條,闡述對builder的理解,并與今后在此搜索builder的朋友們分享。    創(chuàng)建詞條

相關主題

熱門主題

C++Builder    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473