首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

新型FPGA是Lattice高增長的主要驅(qū)動(dòng)力

  • 不同于其他小FPGA廠商或被收購或轉(zhuǎn)型的命運(yùn),作為中低端FPGA廠商,Lattice一直堅(jiān)持把握市場定位,并以速度和敏捷為目標(biāo),存活在了這個(gè)競爭激烈的市場當(dāng)中。同時(shí)還能連續(xù)三年保持營業(yè)額的高速增長,逐漸成為無可爭議的低成本、低功耗和小尺寸FPGA的領(lǐng)導(dǎo)者。為此,我們特別專訪了Lattice總裁兼CEO:Darin Billerbeck,聽他來給我們講述Lattice的成功秘訣。
  • 關(guān)鍵字: Lattice  FPGA  IC  

基于FPGA/CPLD的VHDL語言電路設(shè)計(jì)優(yōu)化方法

  •   VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計(jì)、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級編程語言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,
  • 關(guān)鍵字: FPGA  CPLD  VHDL  

基于CPLD的LED顯示屏控制電路設(shè)計(jì)

  •   引言   近年來,隨著計(jì)算機(jī)技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計(jì)算機(jī)多媒體制作軟件的發(fā)展,現(xiàn)在偽彩視頻LED顯示系統(tǒng)的制造成本大大降低,應(yīng)用領(lǐng)域不斷增加。這種偽彩色視頻LED顯示系統(tǒng)采用了計(jì)算機(jī)多媒體技術(shù),全同步動(dòng)態(tài)顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級已經(jīng)由早期的16級灰度上升現(xiàn)在的256灰度,隨著大規(guī)模集成電路和專用元器件的發(fā)展,256
  • 關(guān)鍵字: CPLD  LED  顯示屏  

STM32再學(xué)習(xí)之工程師眼中的SPI

  •   前些天,有位網(wǎng)友談到通過FPGA來實(shí)現(xiàn)SPI通訊。通過帖子的回復(fù)發(fā)現(xiàn)好多網(wǎng)友對SPI通訊還有些疑惑,于是今天就帶著大家從SPI的標(biāo)準(zhǔn)協(xié)議,SPI在STM32單片機(jī)上的配置及在74HC595邏輯芯片通訊的實(shí)例來全方面認(rèn)識(shí)一下這個(gè)既復(fù)雜又簡單的通訊協(xié)議。  SPI 是Serial Peripheral Interface的縮寫,直譯為串行外圍設(shè)備接口,SPI是Motorola公司推出的一種同步串行通訊方式,是一種四線同步總線,因其硬件功能很強(qiáng),與SPI有關(guān)的軟件就相當(dāng)簡單,使MCU有更多的時(shí)間處理其他事務(wù)
  • 關(guān)鍵字: FPGA  SPI  MCU  

基于CPLD的DRAM控制器設(shè)計(jì)方法

  •   80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動(dòng)產(chǎn)生DRAM刷新總線周期,它工作于微處理器的增益模式下。經(jīng)適當(dāng)編程后,RCU將向?qū)⑻幚砥鞯?BIU(總線接口)單元產(chǎn)生存儲(chǔ)器讀請求。對微處理器的存儲(chǔ)器范圍編程后,BIU單元執(zhí)行刷新周期時(shí),被編程的存儲(chǔ)器范圍片選有效。   存儲(chǔ)器是嵌入式計(jì)算機(jī)系統(tǒng)的重要組成部分之一。通常采用靜態(tài)
  • 關(guān)鍵字: CPLD  DRAM  VHDL  

Altera可編程邏輯成為軟件定義數(shù)據(jù)中心的關(guān)鍵DNA

  •   Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數(shù)據(jù)中心(SSDC)開發(fā)的核心組成,Altera與微軟研究院以及必應(yīng)合作,加速網(wǎng)絡(luò)搜索引擎部分的開發(fā)。Altera的現(xiàn)場可編程邏輯陣列(FPGA)加速了大量數(shù)據(jù)在服務(wù)器上的處理過程,幫助解決大數(shù)據(jù)難題,滿足了巨大的分布式工作負(fù)載需求。   微軟在名為《一種加速大規(guī)模數(shù)據(jù)中心服務(wù)的重新配置架構(gòu)》的研究論文中共享了關(guān)鍵開發(fā)內(nèi)容,在明尼阿波利斯舉行的41屆計(jì)算機(jī)體系結(jié)構(gòu)國際大會(huì) (ISCA)上宣讀此篇論文。這篇論文詳細(xì)介紹了怎樣應(yīng)
  • 關(guān)鍵字: Altera  FPGA  可編程邏輯  

基于CPLD的LED顯示屏控制電路設(shè)計(jì)

  •   引言   近年來,隨著計(jì)算機(jī)技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計(jì)算機(jī)多媒體制作軟件的發(fā)展,現(xiàn)在偽彩視頻LED顯示系統(tǒng)的制造成本大大降低,應(yīng)用領(lǐng)域不斷增加。這種偽彩色視頻LED顯示系統(tǒng)采用了計(jì)算機(jī)多媒體技術(shù),全同步動(dòng)態(tài)顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級已經(jīng)由早期的16級灰度上升現(xiàn)在的256灰度,隨著大規(guī)模集成電路和專用元器件的發(fā)展,256
  • 關(guān)鍵字: CPLD  LED  顯示屏  

一種基于CPLD的單片機(jī)脈沖信號源設(shè)計(jì)

  •   單片機(jī)產(chǎn)生的脈沖信號源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號源,脈沖信號源的參數(shù)(頻率、占空比)由工控機(jī)通過I/O板卡設(shè)置,設(shè)定的參數(shù)由數(shù)碼管顯示,這種脈沖信號源與其它脈沖信號發(fā)生電路相比具有輸出頻率高、步進(jìn)小(通過選用高速CPLD可提高頻率及縮小步進(jìn))、精度高、參數(shù)調(diào)節(jié)方便、易于修改等優(yōu)點(diǎn)。   1系統(tǒng)組成及工作原理   脈沖信號源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于
  • 關(guān)鍵字: CPLD  Altera  MAX7000  

基于CPLD的單片機(jī)與ISA總線接口的并行通信設(shè)計(jì)

  •   摘要:介紹了用ALTERA公司MAX7000系列CPLD芯片實(shí)現(xiàn)單片機(jī)與PC104ISA總線接口之間的關(guān)行通信。給出了系統(tǒng)設(shè)計(jì)方法及程序源代碼。   關(guān)鍵詞:CPLD ISA總線 并行通信   CPLD(Complex Programmable Logic Device)是一種復(fù)雜的用戶可編程邏輯器件,由于采用連續(xù)連接結(jié)構(gòu),易于預(yù)測延時(shí),從而使電路仿真更加準(zhǔn)確。CPLD是標(biāo)準(zhǔn)的大規(guī)模集成電路產(chǎn)品,可用于各種數(shù)字邏輯系統(tǒng)的設(shè)計(jì)。近年來,由于采用先進(jìn)的集成工藝和大指量生產(chǎn),CPLD器件成本不斷下降,集
  • 關(guān)鍵字: CPLD  ISA總線  并行通信  

一種基于ARM和CPLD的嵌入式視覺系統(tǒng)設(shè)計(jì)

  • 目前,關(guān)于視覺系統(tǒng)的研究已經(jīng)成為熱點(diǎn),也有開發(fā)出的系統(tǒng)可供參考。但這些系統(tǒng)大多是基于PC機(jī)的,由于算法和硬件結(jié)構(gòu)的復(fù)雜性而使其在小型嵌入式系統(tǒng)中的應(yīng)用受到了限制。上述系統(tǒng)將圖像數(shù)據(jù)采集后,視覺處理算法是在PC機(jī)上實(shí)現(xiàn)的。隨著嵌入式微處理器技術(shù)的進(jìn)步,32位 ARM處理器系統(tǒng)擁有很高的運(yùn)算速度和很強(qiáng)的信號處理能力,可以作為視覺系統(tǒng)的處理器,代替PC機(jī)來實(shí)現(xiàn)簡單的視覺處理算法。下面介紹一種基于ARM和 CPLD的嵌入式視覺系統(tǒng),希望能分享嵌入式視覺開發(fā)過程中的一些經(jīng)驗(yàn)。 1 系統(tǒng)方案與原理 在嵌入式視覺的
  • 關(guān)鍵字: ARM  CPLD  

硅谷采風(fēng)

  •   4月初,筆者作為亞歐記者團(tuán)的成員,訪問了美國硅谷,以下是部分公司的趨勢。   Lattice CEO: 新型FPGA是高增長的主要驅(qū)動(dòng)力   定位于低成本、低功耗和小尺寸FPGA領(lǐng)導(dǎo)者的Lattice,2013財(cái)年?duì)I收達(dá)3.3億美元,比2012年上升19%,其中以智能手機(jī)為代表的消費(fèi)類產(chǎn)品線成長了180%,增速驚人??偛眉鍯EO Darin Billerbeck說,公司主要驅(qū)動(dòng)力是在新產(chǎn)品上,2013財(cái)年新產(chǎn)品占了該公司營收的45 %,而主流產(chǎn)品約44%,成熟產(chǎn)品只有10%左右。   Latti
  • 關(guān)鍵字: FPGA  IC  GEO  201406  

廠商聯(lián)合應(yīng)對日益復(fù)雜的SDR設(shè)計(jì)

  •   繼去年“2013年ADI設(shè)計(jì)峰會(huì)”第一次共同舉行新聞發(fā)布會(huì)以后,這是ADI公司與Xilinx第二次坐在一起面對媒體,此次共同發(fā)布的內(nèi)容是面向電子設(shè)計(jì)工程師推介高效的系統(tǒng)級SDR(軟件定義無線電)解決方案。   說實(shí)話,大家可能更關(guān)心這兩家巨頭公司為何會(huì)頻頻攜手合作呢?   應(yīng)對SDR設(shè)計(jì)工程師面臨全新設(shè)計(jì)挑戰(zhàn)   從快速發(fā)展的通訊市場來看,電子設(shè)備開發(fā)工程師面臨著日益嚴(yán)峻的挑戰(zhàn)。   首先是市場挑戰(zhàn)。第一個(gè)是產(chǎn)品上市時(shí)間的壓力,誰首先占領(lǐng)這個(gè)市場,誰就占領(lǐng)了先機(jī);第二個(gè)
  • 關(guān)鍵字: ADI  Xilinx  FPGA  201406  

物聯(lián)網(wǎng)時(shí)代本土芯片企業(yè)如何定位?

  • 自從2000年18號文件”頒布以來,中國已經(jīng)擁有過超600余家的本土芯片設(shè)計(jì)企業(yè),就在大家還在為“CPU,F(xiàn)PGA,DSP,Memory”這四大通用半導(dǎo)體器件而努力時(shí),忽然來到了“物聯(lián)網(wǎng)時(shí)代”,面對“低功耗、高性能、小型化、低成本”這4個(gè)并存的嚴(yán)苛條件,中國本土芯片企業(yè)該如何定位才能保證生存并發(fā)展,成了一個(gè)非?,F(xiàn)實(shí)的課題。特別是當(dāng)客戶需求開始向系統(tǒng)級方向發(fā)展時(shí),中國本土芯片產(chǎn)品如何形成可以滿足需求的系統(tǒng)解決方案,這是一個(gè)大大的挑戰(zhàn)。
  • 關(guān)鍵字: 物聯(lián)網(wǎng)  MCU  FPGA  201406  

基于FPGA的多路相干DDS信號源設(shè)計(jì)

  • 摘要:傳統(tǒng)的多路同步信號源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)。利用Modelsim仿真驗(yàn)證了該設(shè)計(jì)的正確性,本設(shè)計(jì)具有調(diào)相方便,相位連續(xù),頻率穩(wěn)定度高等優(yōu)點(diǎn)。 關(guān)鍵詞:DDS;現(xiàn)場可編程門陣列(FPGA);相位累加器;Verilog_HDL 實(shí)現(xiàn)信號源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用。
  • 關(guān)鍵字: FPGA  DDS  

基于DSP+CPLD的嵌入式高速圖像通信系統(tǒng)設(shè)計(jì)

  • 1 引言 隨著現(xiàn)代的圖形采集技術(shù)發(fā)展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經(jīng)不能滿足用戶的需求,而采用 USB2.0以后就可以解決這個(gè)傳輸速度上的瓶頸,USB2.0的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)不同的需要進(jìn)行現(xiàn)場編程,具有通用性好、價(jià)格相對便宜,易于系統(tǒng)調(diào)試,升級等特點(diǎn)。系統(tǒng)中 CPLD選擇的型號是 ALTER
  • 關(guān)鍵字: DSP  CPLD  
共6991條 158/467 |‹ « 156 157 158 159 160 161 162 163 164 165 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473