cpld/fpga 文章 進入cpld/fpga技術(shù)社區(qū)
基于IP核的FPGA設(shè)計方法
- 前 言 幾年前設(shè)計專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現(xiàn), 系統(tǒng)制造公司的設(shè)計人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設(shè)計能力跟不上制造能力的矛盾也日益突出?,F(xiàn)在設(shè)計人員已不必全部用邏輯門去設(shè)計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設(shè)計,ASIC 設(shè)計人員可以應(yīng)用等
- 關(guān)鍵字: ASIC CPLD FPGA IP 單片機 嵌入式系統(tǒng)
基于并行流水線結(jié)構(gòu)的可重配FIR濾波器的FPGA實現(xiàn)
- 1 并行流水結(jié)構(gòu)FIR的原理 在用FPGA或?qū)S眉呻娐穼崿F(xiàn)數(shù)字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應(yīng)用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數(shù)可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現(xiàn)復(fù)雜性之間做出選擇,也就是選擇不同的濾波器實現(xiàn)結(jié)構(gòu)。這里運用并行流水線結(jié)構(gòu)來實現(xiàn)速度和硬件面積之間的互換和折衷。 在關(guān)鍵路徑插入寄存器的流水線結(jié)構(gòu)是提高系統(tǒng)吞吐率的一項強大的實現(xiàn)技術(shù),并且不需要大量重復(fù)設(shè)置硬件。流水線的類型主要分為兩種:算術(shù)流水線和指令流水線
- 關(guān)鍵字: FIR濾波器 FPGA 并行流水線 單片機 可重配 嵌入式系統(tǒng)
FPGA設(shè)計的驗證技術(shù)及應(yīng)用原則
- FPGA設(shè)計和驗證工程師當今面臨的最大挑戰(zhàn)之一是時間和資源制約。隨著FPGA在速度、密度和復(fù)雜性方面的增加,完成一個完整時序驗證對人力和計算機處理器、存儲器提出了更多更高的要求。 隨著FPGA器件體積和復(fù)雜性的不斷增加,設(shè)計工程師越來越需要有效的驗證方。時序仿真可以是一種能發(fā)現(xiàn)最多問題的驗證方法,但對許多設(shè)計來說,它常常是最困難和費時的方法之一。過去,采用標準臺式計算機的時序仿真是以小時或分鐘計算的,但現(xiàn)在對某些項目來說,在要求采用高性能64位服務(wù)器的情況下,其測試時間卻要幾天甚至幾周。這樣,這種
- 關(guān)鍵字: FPGA 驗證
基于ARM的FPGA加載配置實現(xiàn)
- 引言 基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統(tǒng)配置方式是在FPGA的功能相對穩(wěn)定的情況下采用的。在系統(tǒng)設(shè)計要求配置速度高、容量大、以及遠程升級時,這種方法就顯得很不實際也不方便。本文介紹了通過ARM對可編程器件進行配置的的設(shè)計和實現(xiàn)。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時,配置數(shù)據(jù)存儲在SRAM單元中,這個SRAM單元也被稱為配置存儲(Configuration RAM)。由于SRAM是易失性的存
- 關(guān)鍵字: ARM FPGA 單片機 配置 嵌入式系統(tǒng)
PDH通信二次群復(fù)接器在CPLD中的實現(xiàn)
- 1 引 言 數(shù)字復(fù)接就是把兩個或兩個以上的支路數(shù)字信號按時分復(fù)接方式合并成單一的合路數(shù)字信號。按照各低次群時鐘的情況,復(fù)接有3種方式:如果各輸入支路數(shù)字信號相互同步,且與本機定時信號也同步,那么調(diào)整單元只需調(diào)整相位,這就是同步復(fù)接;如果輸入支路數(shù)字信號不同步且與本機定時信號也異步,那么調(diào)整單元就要對各支路信號進行頻率和相位的調(diào)整,使之成為同步信號,這就是異步復(fù)接;如果輸入支路數(shù)字信號的生效瞬間相對于本機對應(yīng)的定時信號是以同一標稱速度出現(xiàn),而速度的任何變化都限制在規(guī)定的容差范圍內(nèi),這種就是準同步(PDH
- 關(guān)鍵字: CPLD PDH 電源技術(shù) 模擬技術(shù)
基于SYSTEM C的FPGA設(shè)計方法
- 一、概述 隨著VLSI的集成度越來越高,設(shè)計也越趨復(fù)雜。一個系統(tǒng)的設(shè)計往往不僅需要硬件設(shè)計人員的參與,也需要有軟件設(shè)計人員的參與。軟件設(shè)計人員與硬件設(shè)計人員之間的相互協(xié)調(diào)就變的格外重要,它直接關(guān)系到工作的效率以及整個系統(tǒng)設(shè)計的成敗。傳統(tǒng)的設(shè)計方法沒有使軟件設(shè)計工作與硬件設(shè)計工作協(xié)調(diào)一致,而是將兩者的工作割裂開來。軟件算法的設(shè)計人員在系統(tǒng)設(shè)計后期不能為硬件設(shè)計人員的設(shè)計提供任何的幫助。同時現(xiàn)在有些大規(guī)模集成電路設(shè)計中往往帶有DSP Core或其它CPU Core。這些都使得單
- 關(guān)鍵字: C FPGA SYSTEM 單片機 嵌入式系統(tǒng)
基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計
- 介紹了一種基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計方案,以高性能數(shù)字信號處理器ADSP—BF535作為核心,結(jié)合現(xiàn)場可編程門陣列FPGA,實現(xiàn)了實時數(shù)字圖像處理。 小波分析是近年迅速發(fā)展起來的新興學(xué)科,與Fourier分析和Gabor變換相比,小波變換是時間(空間)頻率的局部化分析,它通過伸縮平移運算對信號逐步進行多尺度細化,最終達到高頻處時間細分和低頻處頻率細分,能自動適應(yīng)時頻信號分析的要求,從而可聚焦到信號的任意細節(jié).解決了Fourier分
- 關(guān)鍵字: DSP FPGA 小波圖像處理
FPGA在智能儀表中的應(yīng)用
- 隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場可編程門陣列(FPGA)進行數(shù)字信號處理得到了飛速發(fā)展。由于FPGA具有現(xiàn)場可編程的特點,可以實現(xiàn)專用集成電路,因此越來越受到硬件電路設(shè)計工程師們的青睞。 目前,在自動化監(jiān)測與控制儀器和裝置中,大多以8位或16位MCU為核心部件。然而伴隨著生產(chǎn)技術(shù)的進步和發(fā)展,對監(jiān)測與控制的要求也在不斷提高,面對日益復(fù)雜的監(jiān)測對象和控制算法,傳統(tǒng)的MCU往往不堪重負。把FPGA運用到這些儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積。 在低阻值
- 關(guān)鍵字: FPGA) 測量 測試 單片機 嵌入式系統(tǒng) 智能儀表
CPLD在三相PFC矩陣變換器中的應(yīng)用
- 1 引言 隨著電子技術(shù)的不斷發(fā)展,在通訊、控制工程中應(yīng)運而生的各種硬件平臺在功率電子領(lǐng)域中顯示出了獨有的特色,例如:MCU,DSP和復(fù)雜可編程邏輯器(Complex Programmable Logic Device。簡稱CPLD)等集成度很高的數(shù)字芯片就是以其精度高,溫度漂移小,升級換代簡便,長期工作不老化等特點,而廣泛用于功率變換器中,且大有取代傳統(tǒng)模擬控制芯片的勢頭。CPLD的多個通道可以并行工作的這一特點,使得控制三相功率因數(shù)校正(PFC)矩陣變換器的6只雙向開關(guān)同步、協(xié)調(diào)地工作。在此,介紹的
- 關(guān)鍵字: CPLD 電源技術(shù) 矩陣變換器 模擬技術(shù) 三相PFC
FPGA在衛(wèi)星數(shù)字電視碼流轉(zhuǎn)發(fā)器設(shè)計中的應(yīng)用
- 1 引 言 由于數(shù)字電視能提供更清晰的圖像、更逼真的聲音、更大的屏幕,以及數(shù)字化傳輸方式所特有的高效數(shù)據(jù)傳輸率,可以在有限的傳輸頻帶內(nèi)傳送更多的電視節(jié)目,正成為數(shù)字化視聽技術(shù)發(fā)展的一個新方向。作為數(shù)字電視前端設(shè)備中的衛(wèi)星數(shù)字電視碼流轉(zhuǎn)發(fā)器,簡稱為碼流機,其主要功能就是接收頻率為950~2 150 MHz的國內(nèi)外數(shù)字衛(wèi)星節(jié)目信號進行QPSK解調(diào),并轉(zhuǎn)換成ASI格式的MPEG-2傳輸流,輸出給TS流復(fù)用器、QAM調(diào)制器等前端設(shè)備處理后發(fā)射到數(shù)字電視終端用戶,即相當于有線電視臺轉(zhuǎn)播節(jié)目的信號源;同時他還輸出
- 關(guān)鍵字: FPGA 單片機 電視碼流 嵌入式系統(tǒng) 衛(wèi)星 轉(zhuǎn)發(fā)器
Altera宣布基于FPGA的加速器支持Intel前端總線
- Altera公司宣布,XtremeData在其XD2000i可插入式FPGA協(xié)處理器模塊中選用了高性能Stratix® III FPGA,該模塊支持Intel的前端總線(FSB)?;贗ntel Xeon處理器的服務(wù)器采用這一高性能計算方案后,能夠進一步增強處理能力。該模塊可直接插入雙插槽或者四插槽服務(wù)器的處理插槽中。與單個處理器相比,其加速性能提高了10倍到100倍,同時降低了系統(tǒng)總功耗。 XtremeData公司CEO Ravi Chandran評論說:“在高性能計算市場應(yīng)用中,St
- 關(guān)鍵字: Altera FPGA Intel 單片機 加速器 前端總線 嵌入式系統(tǒng)
利用Altera增強型配置片實現(xiàn)FPGA動態(tài)配置
- 1. 引言 在當今復(fù)雜數(shù)字電路設(shè)計中,大多采用以"嵌入式微控制器+FPGA"為核心的體系結(jié)構(gòu)此體系結(jié)構(gòu)中FPGA配置效率和靈活性的差異影響了產(chǎn)品的開周期和產(chǎn)品升級的易施性。傳統(tǒng)的FPGA配置方案(例如調(diào)試階段的專用下載電纜方式。成品階段的專用配置片方式)在成本、效率、靈活性方面都存在著明顯不足。針對這樣的實際問題,基于嵌入式微控制器與FPGA廣泛共存于復(fù)雜數(shù)字系統(tǒng)的背景,借鑒軟件無線電"一機多能"的思想,提出了一種對現(xiàn)有傳統(tǒng)FPGA配置方案硬件電路稍做調(diào)整并增加部分軟件功能。即可實現(xiàn)FPGA動態(tài)配置的方
- 關(guān)鍵字: Altera FPGA 單片機 配置 嵌入式系統(tǒng)
JPEG2000中嵌入式塊編碼的FPGA設(shè)計
- 隨著多媒體市場的迅猛發(fā)展,百萬像素的數(shù)碼相機、各種功能強大的彩屏手機等數(shù)字消費產(chǎn)品逐漸普及。這些多媒體應(yīng)用均需要處理高質(zhì)量、高分辨率的大圖像,這對存儲介質(zhì)的容量和傳輸信道的帶寬都提出了新要求。圖像壓縮的國際標準JPEG已不能滿足這些新的要求,而且它在低碼率時還存在著方塊效率。因此,從1997年開始,JPEG委員會就致力于開發(fā)新的靜態(tài)圖像壓縮標準JPEG2000,并在2000年8月形成了最終經(jīng)濟核草案,在2000年12月使其成為了國標標準。 JPEG2000相比JPE
- 關(guān)鍵字: FPGA JPEG2000 單片機 嵌入式系統(tǒng)
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473