首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

利用FPGA夾層卡實(shí)現(xiàn)I/O設(shè)計(jì)靈活性

  • 面對(duì)似乎層出不窮的新 I/O 標(biāo)準(zhǔn),目前嵌入式系統(tǒng)設(shè)計(jì)人員繼續(xù)依靠 FPGA 來(lái)部署系統(tǒng)日益重要的外部 I/O 接口.
  • 關(guān)鍵字: IO標(biāo)準(zhǔn)  可配置  FPGA  

SOPC系統(tǒng)的智能命令行設(shè)計(jì)

  • 相對(duì)其他成熟的計(jì)算機(jī)體系,SOPC系統(tǒng)現(xiàn)在還沒(méi)有命令行。為了更好的推廣SOPC應(yīng)用,筆者開(kāi)發(fā)了一個(gè)智能的命令行模塊,可以調(diào)用系統(tǒng)中的任意函數(shù),降低了開(kāi)發(fā)人員的使用難度。
  • 關(guān)鍵字: SOPC  命令行  FPGA  

CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

  • CPLD是復(fù)雜的PLD,專(zhuān)指那些集成規(guī)模大于1000門(mén)以上的可編程邏輯器件。它由與陣列、或陣列、輸入緩沖電路、輸出宏單元組成,具有門(mén)電路集成度高、可配置為多種輸入輸出形式、多時(shí)鐘驅(qū)動(dòng)、內(nèi)含ROM或FLASH(部分支持在系統(tǒng)編程)、可加密、低電壓、低功耗以及支持混合編程技術(shù)等突出特點(diǎn)。而且CPLD的邏輯單元功能強(qiáng)大,一般的邏輯在單元內(nèi)均可實(shí)現(xiàn),因而其互連關(guān)系簡(jiǎn)單,電路的延時(shí)就是單元本身和集總總線的延時(shí)(通常在數(shù)納秒至十?dāng)?shù)納秒),并且可以預(yù)測(cè)。所以CPLD比較適合于邏輯復(fù)雜、輸入變量多但對(duì)觸發(fā)器的需求量相對(duì)較
  • 關(guān)鍵字: 高速  數(shù)據(jù)采集  CPLD  

基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路

  • 在數(shù)字電路設(shè)計(jì)中,當(dāng)需要將一輸入的窄脈沖信號(hào)展寬成具有一定寬度和精度的寬脈沖信號(hào)時(shí),往往很快就想到利用54HC123或54HC4538等單穩(wěn)態(tài)集成電路。這一方面是因?yàn)檫@種專(zhuān)用單穩(wěn)態(tài)集成電路簡(jiǎn)單、方便;另一方面是因?yàn)閷?duì)輸出的寬脈沖信號(hào)的寬度、精度和溫度穩(wěn)定性的要求不是很高。當(dāng)對(duì)輸出的寬脈沖信號(hào)的寬度、精度和溫度穩(wěn)定性的要求較高時(shí),采用常規(guī)的單穩(wěn)態(tài)集成電路可能就比較困難了。眾所周知,專(zhuān)用單穩(wěn)態(tài)集成電路中的寬度定時(shí)元件R、C是隨溫度、濕度等因素變化而變化的,在對(duì)其進(jìn)行溫度補(bǔ)償時(shí),調(diào)試過(guò)程相當(dāng)繁瑣,而且,電路工作
  • 關(guān)鍵字: 單穩(wěn)態(tài)  脈沖  CPLD  

使用FPGA 控制VGA 顯示

  • 顯示器因?yàn)槠漭敵鲂畔⒘看?,輸出形式多樣等特點(diǎn)已經(jīng)成為現(xiàn)在大多數(shù)設(shè)計(jì)的常用輸出設(shè)備。在 FPGA 的設(shè)計(jì)中可以使用很少的資源,就產(chǎn)生 VGA 各種控制信號(hào)。這個(gè)示例在 RHicSP2200B FPGA 開(kāi)發(fā)板/學(xué)習(xí)板上使用 VGA 接口在顯示器上顯示了文字以及簡(jiǎn)單的圖形,可以作為VGA 顯示設(shè)計(jì)的參考,如果在使用這個(gè)例子的過(guò)程
  • 關(guān)鍵字: VGA  接口  FPGA  

如何有效防止FPGA設(shè)計(jì)被克???

  • 據(jù)估計(jì),目前盛行的假冒電子產(chǎn)品已經(jīng)占到整個(gè)市場(chǎng)份額的10%,這一數(shù)據(jù)得到了美國(guó)反灰色市場(chǎng)和反假冒聯(lián)盟(AGMA)的支持。AGMA是由惠普、思科和其它頂級(jí)電子OEM公司組成的一個(gè)行業(yè)組織。據(jù)該組織估計(jì),制造商因盜版造成的損失超過(guò)1000億美元,而對(duì)最終用戶來(lái)說(shuō),信譽(yù)損毀和可靠性問(wèn)題帶來(lái)的隱性成本則更難以確定。
  • 關(guān)鍵字: AGMA  可編程邏輯  FPGA  

基于FPGA的DDR內(nèi)存條的控制研究

  • 隨著數(shù)據(jù)存儲(chǔ)量的日益加大以及存儲(chǔ)速度的加快,大容量的高速存儲(chǔ)變得越來(lái)越重要。內(nèi)存條既能滿足大容量的存儲(chǔ)又能滿足讀寫(xiě)速度快的要求,這樣使得對(duì)內(nèi)存條控制的應(yīng)用越來(lái)越廣泛。首先介紹了內(nèi)存條的工作原理,內(nèi)存條電路設(shè)計(jì)的注意事項(xiàng),以及如何使用FPGA實(shí)現(xiàn)對(duì)DDR內(nèi)存條的控制,最后給出控制的仿真波形。
  • 關(guān)鍵字: DDR  內(nèi)存條  FPGA  

FPGA控制CLC5958型A/D轉(zhuǎn)換器高速PCI采集

  •  隨著信息技術(shù)的發(fā)展,基于微處理器的數(shù)字信號(hào)處理在測(cè)控、通訊、雷達(dá)等各個(gè)領(lǐng)域得到廣泛的應(yīng)用。被處理的模擬信號(hào)也在向高頻、寬帶方面發(fā)展,但這需要高速、高分辨率的數(shù)字采集卡以將模擬信號(hào)數(shù)字化。美國(guó)國(guó)家半導(dǎo)體公司新推出的系列高速、高分辨率模/數(shù)轉(zhuǎn)換器(如CLC5958)就非常適用于需要高速、高分辨率的信號(hào)采集系統(tǒng)。
  • 關(guān)鍵字: CLC5958型  A/D轉(zhuǎn)換器  FPGA  PCI  

基于ARM+FPGA的食用花生油質(zhì)量快速檢測(cè)儀的設(shè)計(jì)

  • 采用ARM+FPGA結(jié)構(gòu)給出一種高性能的便攜式食用花生油質(zhì)量快速分析儀的設(shè)計(jì)。將可編程片上系統(tǒng)應(yīng)用到儀器開(kāi)發(fā)中,簡(jiǎn)化系統(tǒng)硬件電路,提高系統(tǒng)設(shè)計(jì)靈活性。充分利用ARM芯片的高效控制功能結(jié)合FPGA靈活的多硬件接口模擬特性,便于攜帶,適合現(xiàn)場(chǎng)免化學(xué)試劑快速檢測(cè)。
  • 關(guān)鍵字: ARM  檢測(cè)儀  FPGA  

基于CCD16點(diǎn)數(shù)學(xué)模型的全自動(dòng)焦度計(jì)光學(xué)圖像系統(tǒng)的設(shè)計(jì)

  • 全自動(dòng)焦度儀光學(xué)系統(tǒng)是產(chǎn)品設(shè)計(jì)的核心,為了提高自動(dòng)焦度計(jì)的測(cè)量精度,提出一種新的測(cè)量圖像。該圖像在建立了16點(diǎn)數(shù)學(xué)模型并推導(dǎo)了鏡片相關(guān)參數(shù)的計(jì)算方法。該算法將16個(gè)點(diǎn)分為四組進(jìn)行計(jì)算,并取各組計(jì)算結(jié)果
  • 關(guān)鍵字: 自動(dòng)焦度計(jì)  16點(diǎn)數(shù)學(xué)模型  FPGA  面陣CCD  

基于AD7892SQ和CPLD的數(shù)據(jù)采集系統(tǒng)

  • 0 引 言  本系統(tǒng)以AD7892SQ和CPLD(復(fù)雜可編程邏輯器件)為核心設(shè)計(jì)了一個(gè)多路信號(hào)采集電路,包括模擬多路復(fù)用、集成放大、A/D轉(zhuǎn)換,CPLD控制等。采用硬件描述語(yǔ)言V
  • 關(guān)鍵字: EDA  CPLD  FPGA  

一種基于FPGA核系統(tǒng)的智能429-422信號(hào)轉(zhuǎn)換模塊的設(shè)計(jì)

  • 一種智能信號(hào)轉(zhuǎn)換模塊的設(shè)計(jì)方法。這種智能模塊采用了基于FPGA嵌入式軟核系統(tǒng),是基于NiosII軟核處理器的架構(gòu),可以在模塊上完全實(shí)現(xiàn)外部總線信號(hào)之間相互轉(zhuǎn)換,無(wú)需驅(qū)動(dòng)程序或操作系統(tǒng)的干預(yù)。同時(shí)對(duì)用戶邏輯設(shè)計(jì)、用戶邏輯集成、固件設(shè)計(jì)技術(shù)等內(nèi)容進(jìn)行了詳細(xì)的介紹。
  • 關(guān)鍵字: 智能  信號(hào)轉(zhuǎn)換  FPGA  模塊  

數(shù)字測(cè)試儀下的參數(shù)測(cè)試單元的設(shè)計(jì)(圖)

  • 本文提出了一種高速度高精度的參數(shù)測(cè)量單元。該單元應(yīng)用于數(shù)字測(cè)試儀,具備16通道選通測(cè)試能力和可編程指令集,同時(shí)自帶的PID循環(huán)驗(yàn)證和Kelvin四線連接技術(shù)可以有效提高整個(gè)模擬參數(shù)測(cè)量精度,使測(cè)量?jī)x在低于50Ω的負(fù)載情況下仍能維持不超過(guò)千分之一的測(cè)試誤差。
  • 關(guān)鍵字: 數(shù)字測(cè)試儀  PID循環(huán)驗(yàn)證  FPGA  

基于FPGA技術(shù)高頻疲勞試驗(yàn)機(jī)控制器的設(shè)計(jì)

  • 現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(FieldProgrammable Gate Array)是美國(guó)Xilinx公司于1984年首先開(kāi)發(fā)的一種通用型用戶可編程器件。FPGA既具有門(mén)陣列器件的高集成度和通用性,又有可編程邏輯器件用戶可編程的靈活性。
  • 關(guān)鍵字: 定時(shí)器  FPGA  高頻疲勞試驗(yàn)機(jī)  單片機(jī)  控制器  
共6991條 86/467 |‹ « 84 85 86 87 88 89 90 91 92 93 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473