首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld-pci接口

verilog中阻塞賦值和非阻塞復制的理解

選擇VHDL或者verilog HDL還是System Verilog?

系統(tǒng)級芯片設計語言和驗證語言的發(fā)展

FPGA設計中關鍵問題的研究

讓Verilog仿真狀態(tài)機時可以顯示狀態(tài)名

基于Nios的DDS高精度信號源實現(xiàn)

FPGA系統(tǒng)設計實戰(zhàn)經(jīng)驗分享FPGA系統(tǒng)設計實戰(zhàn)經(jīng)驗分享

FPGA基礎入門

基于DSP實現(xiàn)的PWM整流回饋系統(tǒng)的設計

  • 基于DSP實現(xiàn)的PWM整流回饋系統(tǒng)的設計, 摘 要:本文主要介紹了基于DSP實現(xiàn)的PWM整流回饋系統(tǒng)的設計。該設計可以做到輸入電流正弦、單位功率因數(shù)、直流母線電壓輸出穩(wěn)定,具有良好的動態(tài)性能并可實現(xiàn)能量的雙向流動(即四象限運行),最終給出實驗波形,
  • 關鍵字: DSP  控制器  模擬  信號采集  CPLD  

基于CPLD和AD9857的數(shù)字化多模式調制單元設計

  • 摘要: 介紹了一種跟蹤雷達數(shù)字化多模式調制單元的設計方案, 給出了使用CPLD和DDS芯片AD9857 (數(shù)字正交上變頻器) 來生成調制信號的實現(xiàn)方法, 同時以脈內相位編碼信號和非線性調頻信號為例, 給出了其軟件實現(xiàn)方法,
  • 關鍵字: CPLD  9857  AD  數(shù)字化    

面向超低功耗設計的微控制器功效優(yōu)化方案

基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統(tǒng)設計

基于PCI接口芯片外擴FIFO的FPGA實現(xiàn)

基于FPGA的MIII總線與RS422通信協(xié)議轉換板的設計

FPGA設計工具淺談

共788條 32/53 |‹ « 30 31 32 33 34 35 36 37 38 39 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473