dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
基于TMS320C6678的多核DSP加載模式研究
- 摘要:德州儀器TI推出的八核DSP芯片TMS320C6678是目前基于Keystone架構(gòu)的最高性能的DSP器件,是市場(chǎng)上應(yīng)用廣泛的C6455高端處理平臺(tái)升級(jí)的理想選擇。本文主要研究了C6678 DSP程序的各種單核加栽和多核加載的幾種模式
- 關(guān)鍵字: C6678 DSP flash boot 多核boot I2C引導(dǎo) SRIO 網(wǎng)絡(luò)
FM―CW雷達(dá)探測(cè)器控制與信號(hào)處理系統(tǒng)設(shè)計(jì)
- 摘要:本文闡述了該雷達(dá)探測(cè)器的數(shù)字信號(hào)處理過程,重點(diǎn)分析了動(dòng)目標(biāo)自動(dòng)檢測(cè)原理,并給出了該檢測(cè)算法的實(shí)現(xiàn)步驟。根據(jù)該雷達(dá)探測(cè)器的特點(diǎn)和需求,設(shè)計(jì)了基于DS尸的控制與信號(hào)處理系統(tǒng),詳細(xì)給出了其軟、硬件實(shí)現(xiàn)方
- 關(guān)鍵字: 雷達(dá)探測(cè)器 動(dòng)目標(biāo)自動(dòng)檢測(cè) 恒虛警 DSP FM―CW
FPGA搶答器設(shè)計(jì)與實(shí)現(xiàn)
- 搶答器在各類競(jìng)賽中的必備設(shè)備,有單路輸入的,也有組輸入方式,本設(shè)計(jì)以FPGA 為基礎(chǔ)設(shè)計(jì)了有三組輸入(每組三人),具有搶答計(jì)時(shí)控制,能夠?qū)Ω鲹尨鹦〗M成績(jī)進(jìn)行相應(yīng)加減操作的通用型搶答器;現(xiàn)行的搶答器中主要有兩種
- 關(guān)鍵字: FPGA 搶答器 設(shè)計(jì)
基于FPGA的振動(dòng)信號(hào)采集系統(tǒng)設(shè)計(jì)及實(shí)現(xiàn)
- 針對(duì)機(jī)械設(shè)備運(yùn)行中的振動(dòng)監(jiān)控,設(shè)計(jì)振動(dòng)信號(hào)采集系統(tǒng),提出了一種基于FPGA的振動(dòng)信號(hào)采集系統(tǒng)的設(shè)計(jì)方案。重點(diǎn)闡述了系統(tǒng)硬件結(jié)構(gòu)組成、信號(hào)調(diào)理電路和數(shù)據(jù)采集模塊的設(shè)計(jì),同時(shí)對(duì)A/D采樣的控制邏輯進(jìn)行了討論。經(jīng)試驗(yàn)驗(yàn)證表明,該系統(tǒng)可達(dá)到采樣率10 K每秒、采集精度16位,能夠滿足實(shí)時(shí)性和精度要求。
- 關(guān)鍵字: 加速度傳感器 振動(dòng)信號(hào) 信號(hào)采集 FPGA
基于FPGA的串行多階FIR濾波器設(shè)計(jì)
- 摘要 FIR濾波器的設(shè)計(jì)分為濾波器系數(shù)計(jì)算和濾波器結(jié)構(gòu)的具體兩個(gè)部分。為說明使用FPGA實(shí)現(xiàn)FIR的靈活性,文中列舉了一個(gè)多階串行FIR濾波器實(shí)例,并給出主要的源代碼和相關(guān)模塊的時(shí)序和功能說明,最后使用Matlab和Quar
- 關(guān)鍵字: FPGA FIR數(shù)字濾波器 Matlab 仿真
基于Altera cyclone V SOC的JPEG編碼分析
- H.264等視頻壓縮算法在視頻會(huì)議中是核心的視頻處理算法,它要求在規(guī)定的短時(shí)間內(nèi),編解碼大量的視頻數(shù)據(jù),目前主要都是在DSP上運(yùn)行。未來在添加4k*2k、H.265編解碼等功能,并要求控制一定成本的情況下,面臨DSP性能瓶
- 關(guān)鍵字: altera Cyclone V SoC FPGA DSP
FPGA調(diào)試技術(shù)加快硅前驗(yàn)證
- 隨著基于FPGA進(jìn)行原型設(shè)計(jì)的復(fù)雜性不斷增加,市場(chǎng)對(duì)更好調(diào)試技術(shù)的需求也日益增加。FPGA原型設(shè)計(jì)可用于驗(yàn)證、早期軟件開發(fā)、概念證明等,因此變得非常重要。它的主要職責(zé)仍然是執(zhí)行這些任務(wù),而不是試圖找出因原型構(gòu)
- 關(guān)鍵字: FPGA 調(diào)試技術(shù) 硅前驗(yàn)證 RTL仿真
等效時(shí)間采樣原理及基于FPGA的實(shí)現(xiàn)
- 在現(xiàn)代電子測(cè)量、通訊系統(tǒng)以及生物醫(yī)學(xué)等領(lǐng)域,經(jīng)常涉及對(duì)寬帶模擬信號(hào)進(jìn)行數(shù)據(jù)采集和存儲(chǔ),以便計(jì)算機(jī)進(jìn)一步進(jìn)行數(shù)據(jù)處理。為了對(duì)高速模擬信號(hào)進(jìn)行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號(hào)頻率的2倍以上,
- 關(guān)鍵字: 數(shù)據(jù)采集 變頻 FPGA 等效時(shí)間采樣 寬帶模擬信號(hào)
能實(shí)現(xiàn)360度無死角的最牛安全駕駛汽車環(huán)視系統(tǒng)設(shè)計(jì)
- 一. 項(xiàng)目概述隨著當(dāng)前國民經(jīng)濟(jì)的快速發(fā)展和人民生活水平的提高,越來越多的家庭擁有汽車作為代步工具,如何安全便捷地泊好車成為了眾多駕駛者共
- 關(guān)鍵字: Xilinx FPGA 安全駕駛 汽車環(huán)視
FPGA最小系統(tǒng)電路分析:下載配置與調(diào)試接口電路設(shè)計(jì)
- 下載配置與調(diào)試接口電路設(shè)計(jì)FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來存儲(chǔ)邏輯配置信息,用于進(jìn)行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
- 關(guān)鍵字: FPGA 最小系統(tǒng) 電路分析 下載
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473