EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
AI技術(shù)助力視頻監(jiān)控領(lǐng)域智能化發(fā)展
- 如果大家參加過2017年10月底在深圳舉辦的安博會(huì),肯定會(huì)被如潮的人海以及玲瑯滿目的人工智能案例所震驚。毫無疑問,視頻監(jiān)控行業(yè)將迎來真正的大爆發(fā),同時(shí)人工智能也必然會(huì)在視頻監(jiān)控行業(yè)大規(guī)模應(yīng)用。 近兩年,得益于深度學(xué)習(xí)算法的進(jìn)步,人工智能得以飛速發(fā)展和應(yīng)用。業(yè)界有個(gè)這樣的簡(jiǎn)單比喻:如果把打造人工智能系統(tǒng)比作造火箭,則算法是引擎,數(shù)據(jù)是燃料,加速靠的是芯片??梢姡A康臄?shù)據(jù)、先進(jìn)的算法、高效的芯片是AI領(lǐng)域三大要素。在這次人工智能大浪潮中,幾乎每個(gè)芯片商都希望搭上順風(fēng)車火一把。下圖為研究機(jī)構(gòu)對(duì)未來AI芯
- 關(guān)鍵字: AI FPGA
大咖詳談FPGA,簡(jiǎn)介、工作原理等
- FPGA工作原理與簡(jiǎn)介 如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點(diǎn)。 由于FPGA需要被反復(fù)燒寫,它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級(jí)FPGA采用Flash或者熔絲與反熔
- 關(guān)鍵字: FPGA Xilinx
據(jù)說電子工程師就易犯這20個(gè)錯(cuò),你有過嗎?
- 電子工程師指從事各類電子設(shè)備和信息系統(tǒng)研究、教學(xué)、產(chǎn)品設(shè)計(jì)、科技開發(fā)、生產(chǎn)和管理等工作的高級(jí)工程技術(shù)人才。一般分為硬件工程師和軟件工程師?! ∮布こ處煟褐饕?fù)責(zé)電路分析、設(shè)計(jì);并以電腦軟件為工具進(jìn)行PCB設(shè)計(jì),待工廠PCB制作完畢并且焊接好電子元件之后進(jìn)行測(cè)試、調(diào)試; 軟件工程師:主要負(fù)責(zé)單片機(jī)、DSP、ARM、FPGA等嵌入式程序的編寫及調(diào)試。FPGA程序有時(shí)屬硬件工程師工作范疇。 錯(cuò)誤一: 這些拉高/拉低的電阻用多大的阻值關(guān)系不大,就選個(gè)整數(shù)5K吧 點(diǎn)評(píng):市場(chǎng)上不存在5K的阻值,最接近的
- 關(guān)鍵字: PCB FPGA
為什么說在嵌入式系統(tǒng)設(shè)計(jì)采用FPGA是理想的選擇?
- 隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來越復(fù)雜和多樣,因此我們?cè)谇度胧较到y(tǒng)設(shè)計(jì)中必須選擇合適的處理器(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方面,但是隨著實(shí)踐案例的增多FPGA越來越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。 Xilinx作為可編程邏輯器件(FPGA)的行業(yè)領(lǐng)導(dǎo)者提供了豐富的器件和簡(jiǎn)捷的開發(fā)工具,下面從以下幾方面向大家介紹: FPGA/SoC:最早我們都采用的是純FPGA設(shè)計(jì),利用FPGA的資源實(shí)現(xiàn)軟核處理器比如Microblaze、Picoblaze等,現(xiàn)
- 關(guān)鍵字: FPGA 嵌入式
可編程邏輯實(shí)現(xiàn)數(shù)據(jù)中心互連
- 隨著實(shí)施基于云的服務(wù)和機(jī)器到機(jī)器通信所產(chǎn)生的數(shù)據(jù)呈指數(shù)級(jí)增長(zhǎng),數(shù)據(jù)中心面臨重重挑戰(zhàn)?! ∵@種增長(zhǎng)毫無減緩態(tài)勢(shì),有業(yè)界專家預(yù)測(cè)內(nèi)部數(shù)據(jù)中心機(jī)器對(duì)機(jī)器流量將會(huì)超出所有其他類型流量多個(gè)數(shù)量級(jí)。這種顯著增長(zhǎng)給數(shù)據(jù)中心帶來三個(gè)主要挑戰(zhàn): ·?數(shù)據(jù)速度?–?接收與處理數(shù)據(jù)所需的時(shí)間增強(qiáng)了數(shù)據(jù)的接收和處理能力,實(shí)現(xiàn)高速傳輸。這使數(shù)據(jù)中心可支持近乎實(shí)時(shí)的性能?! ?數(shù)據(jù)種類?–?從圖像與視頻這樣的結(jié)構(gòu)化數(shù)據(jù)到傳感器與日志數(shù)據(jù)這樣的非結(jié)構(gòu)化數(shù)據(jù),可將不同格
- 關(guān)鍵字: DCI FPGA
美高森美宣布其整個(gè)產(chǎn)品組合不受Spectre和Meltdown漏洞影響
- 致力于在功耗、安全、可靠性和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號(hào):MSCC)宣布旗下包括現(xiàn)場(chǎng)可編程邏輯器件(FPGA)在內(nèi)的產(chǎn)品均不受最近發(fā)現(xiàn)的x86、ARM?及其它處理器相關(guān)的安全漏洞所影響。早前安全研究人員透露全球范圍內(nèi)涉及數(shù)十億臺(tái)設(shè)備的芯片存在稱為Spectre 和 Meltdown 的主要計(jì)算機(jī)芯片漏洞?! ∶栏呱朗紫夹g(shù)官兼高級(jí)開發(fā)副總裁Jim Aral
- 關(guān)鍵字: 美高森美 FPGA
Achronix完成其基于16nm FinFET+工藝的Speedcore eFPGA技術(shù)量產(chǎn)級(jí)測(cè)試芯片的驗(yàn)證
- 基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的硬件加速器器件和嵌入式FPGA(eFPGA)硅知識(shí)產(chǎn)權(quán)領(lǐng)域領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司(Achronix?Semiconductor?Corporation)日前宣布:已完成了其采用臺(tái)積電(TSMC)16nm?FinFET+工藝技術(shù)的SpeedcoreTM?eFPGA量產(chǎn)驗(yàn)證芯片的全芯片驗(yàn)證。通過在所有的運(yùn)行情況下都采用嚴(yán)格的實(shí)驗(yàn)室測(cè)試和自動(dòng)測(cè)試設(shè)備(ATE)測(cè)試,驗(yàn)證了Speedcore測(cè)試芯片的完整功能。 Spee
- 關(guān)鍵字: Achronix FPGA
大咖解讀啥是FPGA/DSP?
- 這世界真是瘋了,貌似有人連FPGA原理是什么都不知道就開始來學(xué)習(xí)FPGA了。 DSP就是一個(gè)指令比較獨(dú)特的處理器。它雖然是通用處理器,但是實(shí)際上不怎么“通用”。技術(shù)很牛的人可以用DSP做一臺(tái)電腦出來跑windows,而實(shí)際上真正這么干的肯定是蠢材。用DSP做信號(hào)處理,比其他種類的處理器要厲害;用DSP做信號(hào)處理之外的事情,卻并不見長(zhǎng)。而且信號(hào)處理的代碼一般需要對(duì)算法很精通的人才能真正寫好。 數(shù)據(jù)結(jié)構(gòu)里面的時(shí)間復(fù)雜度和空間復(fù)雜度在這里是一把很嚴(yán)酷的尺子。 FPGA只不
- 關(guān)鍵字: FPGA DSP
CEVA和Silentium合作為CEVA-TeakLite DSP系列
- CEVA,全球領(lǐng)先的智能和互聯(lián)設(shè)備的信號(hào)處理IP授權(quán)許可廠商和主動(dòng)噪聲消除(Active Noise Cancellation)技術(shù)和自適應(yīng)聲音管理解決方案領(lǐng)先供應(yīng)商Silentium公司宣布,兩家企業(yè)已經(jīng)合作為耳機(jī)和聽覺產(chǎn)品提供低功耗的主動(dòng)噪聲消除解決方案。CEVA和Silentium在1月9日至12日在美國(guó)拉斯維加斯舉行的2018國(guó)際消費(fèi)類電子產(chǎn)品展覽會(huì)(CES)上展示基于該解決方案的耳機(jī)參考設(shè)計(jì)。如要在CEVA的私人會(huì)議室安排演示,請(qǐng)發(fā)送郵件至sales@ceva-dsp.c
- 關(guān)鍵字: CEVA DSP
大數(shù)據(jù)量進(jìn)一步推動(dòng)集中式計(jì)算
- 近10年來,大家看到集中式計(jì)算已實(shí)現(xiàn)了大幅的增長(zhǎng),大量數(shù)據(jù)都流向云端以利用其在專用數(shù)據(jù)中心中低成本處理的優(yōu)勢(shì)。這是一種似乎與計(jì)算領(lǐng)域總趨勢(shì)不一致的趨勢(shì),總的趨勢(shì)是始于大型機(jī)卻逐漸移向周邊包圍型智能和物聯(lián)網(wǎng)(IoT)。隨著我們進(jìn)入2018年,這種集中化將達(dá)到它的極限。驅(qū)動(dòng)下一波應(yīng)用所需的數(shù)據(jù)量正在開始推動(dòng)發(fā)展方向上的改變。
- 關(guān)鍵字: Achronix,集中式計(jì)算,F(xiàn)PGA
移動(dòng)FPGA繼續(xù)加強(qiáng)對(duì)市場(chǎng)影響
- 在萊迪思看來,隨著智能功能從云端擴(kuò)展到網(wǎng)絡(luò)邊緣領(lǐng)域,移動(dòng)FPGA對(duì)多個(gè)市場(chǎng)都產(chǎn)生了影響。萊迪思最開始專為移動(dòng)應(yīng)用優(yōu)化的產(chǎn)品能夠滿足許多網(wǎng)絡(luò)邊緣設(shè)備對(duì)小尺寸、低功耗以及成本的嚴(yán)苛要求,正越來越多地被應(yīng)用于智慧城市、智能汽車、智能家居和智能工廠領(lǐng)域中的網(wǎng)絡(luò)邊緣智能和互連解決方案,用于實(shí)現(xiàn)車牌識(shí)別、語(yǔ)音偵測(cè)、人臉檢測(cè)和跟蹤等功能。
- 關(guān)鍵字: 萊迪思 FPGA
高云半導(dǎo)體推出I3C高速串行接口解決方案
- 山東濟(jì)南,2018年1月9日訊,山東高云半導(dǎo)體科技有限公司(以下簡(jiǎn)稱“山東高云半導(dǎo)體”)今天宣布推出基于低密度小蜜蜂?家族的GW1N-9 FPGA芯片的SDR-模式I3C IP (Master-Slave-Combined )高速串行接口解決方案,包括相關(guān)IP軟核、參考設(shè)計(jì)及開發(fā)板等完整解決方案。
- 關(guān)鍵字: FPGA 高云半導(dǎo)體
面向網(wǎng)絡(luò)邊緣應(yīng)用的新一代神經(jīng)網(wǎng)絡(luò)
- 介紹了面向網(wǎng)絡(luò)邊緣應(yīng)用的新一代神經(jīng)網(wǎng)絡(luò)——微型二值神經(jīng)網(wǎng)絡(luò),可在保持低功耗的同時(shí)減少對(duì)存儲(chǔ)器的需求。
- 關(guān)鍵字: 二值 神經(jīng)網(wǎng)絡(luò) CNN FPGA 201801
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473