首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> dsp+fpga

基于DSP的高速數(shù)據(jù)采集系統(tǒng)的研制

  • 摘    要:本文介紹了基于數(shù)據(jù)采集系統(tǒng)的虛擬儀器設(shè)計(jì)。通過軟、硬件技術(shù)結(jié)合,實(shí)現(xiàn)了對(duì)多路模擬信號(hào)的采集處理,輸出多種波形,充分發(fā)揮了虛擬儀器的優(yōu)勢。關(guān)鍵詞:虛擬儀器;DSP; USB 引言隨著計(jì)算機(jī)技術(shù)的普及,運(yùn)用高速數(shù)據(jù)處理的場合越來越多。例如,高速數(shù)字信號(hào)處理系統(tǒng)、高速圖象信息轉(zhuǎn)換、語音實(shí)時(shí)處理系統(tǒng)等。本文設(shè)計(jì)并實(shí)現(xiàn)了基于TMS320C32和USB芯片的一套高速、高精度數(shù)據(jù)采集分析系統(tǒng)。該系統(tǒng)的DSP負(fù)責(zé)數(shù)據(jù)的采集,數(shù)據(jù)通過USB口送到計(jì)算機(jī)顯示、計(jì)算。計(jì)算機(jī)應(yīng)用程序
  • 關(guān)鍵字: DSP  USB  虛擬儀器  

一種高效的復(fù)信號(hào)處理芯片設(shè)計(jì)

  • 摘    要:本文提出了一種高效的復(fù)信號(hào)處理芯片的設(shè)計(jì)方法。本芯片是某雷達(dá)信號(hào)處理機(jī)的一部分,接收3組ADC的輸出復(fù)數(shù)據(jù),依次完成去直流、加窗、512點(diǎn)FFT、求功率譜和累加3組信號(hào)的功率譜等功能。在這5種功能中,加窗、512點(diǎn)FFT和求功率譜復(fù)用一個(gè)蝶形單元。本芯片由單片F(xiàn)PGA實(shí)現(xiàn),計(jì)算精度高、速度較快,滿足雷達(dá)系統(tǒng)的實(shí)時(shí)處理要求。關(guān)鍵詞:  FFT;蝶形單元;塊浮點(diǎn);功率譜; FPGA 引言復(fù)信號(hào)處理芯片是某雷達(dá)系統(tǒng)的一部分。雷達(dá)系統(tǒng)的實(shí)時(shí)處理特點(diǎn)要求芯片運(yùn)
  • 關(guān)鍵字: FFT  FPGA  蝶形單元  功率譜  塊浮點(diǎn)  

采用FPGA實(shí)現(xiàn)脈動(dòng)陣列

  • 微電子學(xué)的發(fā)展徹底改變了計(jì)算機(jī)的設(shè)計(jì):集成電路技術(shù)增加了能夠安裝到單個(gè)芯片中的元器件數(shù)目及其復(fù)雜度。因此,采用這種技術(shù)可以構(gòu)建低成本、專用的外圍器件,從而迅速地解決復(fù)雜的問題。
  • 關(guān)鍵字: FPGA  脈動(dòng)  陣列    

基于PCI總線的雙DSP系統(tǒng)及WDM驅(qū)動(dòng)程序設(shè)計(jì)

  • 介紹了PCI總線控制芯片PCI2040的功能及內(nèi)部結(jié)構(gòu),分析了基于PCI總線的雙DSP通信的硬件結(jié)構(gòu)及實(shí)現(xiàn)方法,并描述了利用Windows2000 DDK開發(fā)WDM設(shè)備驅(qū)動(dòng)程序的方法及PCI雙DSP通信驅(qū)動(dòng)程序主要模塊的設(shè)計(jì)方法和編程注意要點(diǎn)。
  • 關(guān)鍵字: PCI  DSP  WDM  總線    

基于DSP的自動(dòng)指紋識(shí)別系統(tǒng)

  • 文章介紹了一種基于TI公司的TMS320VC5402來構(gòu)造指紋識(shí)別系統(tǒng)的方法。詳細(xì)論述了系統(tǒng)的各個(gè)組成部分以及指紋識(shí)別算法的實(shí)現(xiàn)流程,結(jié)合VC5402的指令集和自身結(jié)構(gòu)特點(diǎn),討論了如何高效的設(shè)計(jì)應(yīng)用程序的方法。
  • 關(guān)鍵字: 系統(tǒng)  指紋識(shí)別  自動(dòng)  DSP  基于  

基于AD9430的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 摘   要:本文介紹了高速ADC AD9430的功能,詳細(xì)說明了使用高速FPGA來控制AD9430構(gòu)成高速(140MSPS)、高精度(12位)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并給出了具體實(shí)現(xiàn)的系統(tǒng)框圖和測試結(jié)果。關(guān)鍵詞:數(shù)據(jù)采集;FPGA;AD9430引言結(jié)合實(shí)際任務(wù)的要求,本文提出了一種基于AD9430的高速數(shù)據(jù)采集系統(tǒng),主要用于采集雷達(dá)回波。在這個(gè)系統(tǒng)中,選用高速邏輯器件控制A/D轉(zhuǎn)換和FIFO存儲(chǔ),同時(shí)通過FPDP(Front Panel Data Port)總線將采集的數(shù)據(jù)發(fā)送出去。由
  • 關(guān)鍵字: AD9430  FPGA  數(shù)據(jù)采集  

基于雙DSP的磁軸承數(shù)字控制器容錯(cuò)設(shè)計(jì)

  • 摘    要:本文介紹了應(yīng)用于磁軸承的雙DSP熱備容錯(cuò)控制方案,該方案采用時(shí)鐘同步技術(shù),由總線表決模塊實(shí)現(xiàn)系統(tǒng)的容錯(cuò)處理,硬件判決模塊實(shí)現(xiàn)硬件故障判斷。由中心仲裁模塊根據(jù)兩判決模塊的結(jié)果進(jìn)行復(fù)雜的仲裁,并完成切換和完善的報(bào)警邏輯,從而提高了磁軸承控制系統(tǒng)的可靠性。關(guān)鍵詞:容錯(cuò);磁軸承; 控制器; CPLD; DSP引言電磁軸承(AMB)是利用可控電磁吸力將轉(zhuǎn)子懸浮起來的一種新型高性能軸承,具有無接觸、無摩擦、高速度、高精度、不需潤滑和密封等一系列特點(diǎn),在交通、超高速超精密加工
  • 關(guān)鍵字: CPLD  DSP  磁軸承  控制器  容錯(cuò)  

基于FPGA的非對(duì)稱同步FIFO設(shè)計(jì)

  • 摘    要:本文在分析了非對(duì)稱同步FIFO的結(jié)構(gòu)特點(diǎn)及其設(shè)計(jì)難點(diǎn)的基礎(chǔ)上,采用VHDL描述語言,并結(jié)合FPGA,實(shí)現(xiàn)了一種非對(duì)稱同步FIFO的設(shè)計(jì)。關(guān)鍵詞:非對(duì)稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數(shù)據(jù)緩存的電路器件,可應(yīng)用于包括高速數(shù)據(jù)采集、多處理器接口和通信中的高速緩沖等各種領(lǐng)域。然而在某些應(yīng)用,例如在某數(shù)據(jù)采集和處理系統(tǒng)中,需要通過同步FIFO來連接8位A/D和16位數(shù)據(jù)總線的MCU,但是由于目前同步FIFO器件的輸入與輸
  • 關(guān)鍵字: BlockRAM  DLL  FPGA  VHDL  非對(duì)稱同步FIFO  存儲(chǔ)器  

基于DSP的列車應(yīng)變力測試系統(tǒng)設(shè)計(jì)

  • 摘    要:本文介紹了基于TMS320VC33 DSP芯片的應(yīng)變力測試系統(tǒng)的設(shè)計(jì),給出了結(jié)構(gòu)原理框圖,并圍繞DSP設(shè)計(jì)了測試系統(tǒng)的中斷、復(fù)位子系統(tǒng)、存儲(chǔ)子系統(tǒng)和通信子系統(tǒng)。同時(shí)還對(duì)測試系統(tǒng)進(jìn)行了信號(hào)完整性分析。關(guān)鍵詞:測試系統(tǒng);DSP;應(yīng)變力;信號(hào)完整性車輪與軌道間的作用力是評(píng)價(jià)車輛運(yùn)行品質(zhì)的重要因素,能否準(zhǔn)確及時(shí)地獲取輪軌間的作用力直接影響著車輛脫軌系數(shù)等參數(shù)的計(jì)算。應(yīng)變力測試系統(tǒng)是設(shè)計(jì)列車運(yùn)行狀態(tài)地面安全監(jiān)測平臺(tái)的關(guān)鍵環(huán)節(jié),本文用DSP芯片開發(fā)的測試系統(tǒng)正是針對(duì)這一需要
  • 關(guān)鍵字: DSP  測試系統(tǒng)  信號(hào)完整性  應(yīng)變力  

基于FPGA的高速數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時(shí)間的方案,并詳細(xì)介紹了該方案基于FPGA的實(shí)現(xiàn)方法。通過對(duì)所設(shè)計(jì)的鎖相環(huán)進(jìn)行計(jì)算機(jī)仿真和硬件測試,表明該方案確實(shí)可以提高鎖相環(huán)的捕獲性能。關(guān)鍵詞:數(shù)字鎖相環(huán)(DPLL);捕獲時(shí)間;FPGA;VHDL引言捕獲時(shí)間是鎖相環(huán)的一個(gè)重要參數(shù),指的是鎖相環(huán)從起始狀態(tài)到達(dá)鎖定狀態(tài)所需時(shí)間。在一些系統(tǒng)中,如跳頻通信系統(tǒng),由于系統(tǒng)工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達(dá)上萬次),要求鎖相環(huán)能夠?qū)π盘?hào)相位快速捕獲。因此
  • 關(guān)鍵字: FPGA  VHDL  捕獲時(shí)間  數(shù)字鎖相環(huán)(DPLL)  

基于DSP控制的PFC變換器的新穎采樣算法

  • 為DSP控制的功率因數(shù)校正(PFC)變換器提出了一種新穎的采樣算法,它能夠很好地消除PFC電路中高頻開關(guān)動(dòng)作產(chǎn)生的振蕩對(duì)數(shù)字采樣的影響。
  • 關(guān)鍵字: 新穎  采樣  算法  變換器  PFC  DSP  控制  基于  

高速DSP數(shù)據(jù)采集的信號(hào)完整性問題

  • 深入研究高速數(shù)字電路設(shè)計(jì)中的信號(hào)完整性問題;分析電路中破壞信號(hào)完整性的原因;結(jié)合一個(gè)實(shí)際的DSP數(shù)據(jù)采集系統(tǒng)、闡述實(shí)現(xiàn)信號(hào)完整性的具體方案。
  • 關(guān)鍵字: 完整性  問題  信號(hào)  數(shù)據(jù)采集  DSP  高速  

集系統(tǒng)級(jí)FPGA芯片XCV50E的結(jié)構(gòu)與開發(fā)

  • VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來進(jìn)行數(shù)十萬邏輯門級(jí)的系統(tǒng)設(shè)計(jì)和百兆赫茲級(jí)的高速電路設(shè)計(jì)。
  • 關(guān)鍵字: FPGA  50E  XCV  50    

基于FPGA的光柵尺信號(hào)智能接口模塊

  • 介紹了一種基于ALTERA公司大規(guī)??删幊踢壿嬈骷﨓PF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細(xì)分、辨向電路、計(jì)數(shù)電路、接口處理電路的設(shè)計(jì)原理,風(fēng)時(shí)給出了詳細(xì)的電路和仿真波形。
  • 關(guān)鍵字: FPGA  光柵  信號(hào)  模塊    

基于DSP的永磁同步電機(jī)磁場定向控制器設(shè)計(jì)

  • 介紹了一種采用DSP芯片TMS320LF2407A實(shí)現(xiàn)永磁同步電機(jī)磁場定向控制器的控制原理,給出了采用磁場定向控制策略來設(shè)計(jì)該控制器的硬件組成結(jié)構(gòu)及軟件設(shè)計(jì)流程。
  • 關(guān)鍵字: 定向  控制器  設(shè)計(jì)  磁場  電機(jī)  DSP  永磁  同步  PMSM  
共9872條 649/659 |‹ « 647 648 649 650 651 652 653 654 655 656 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473