首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp-builder

基于FPGA的石油測(cè)井控制系統(tǒng)

  • 針對(duì)石油測(cè)井儀器須將地下傳感器發(fā)送的不同數(shù)量級(jí)信號(hào)進(jìn)行識(shí)別并恢復(fù)原始數(shù)值,從而方便地面分析地下情況,本文介紹了一種基于FPGA和DSP的石油測(cè)井控制系統(tǒng)的軟硬件設(shè)計(jì)與實(shí)現(xiàn)的新方法,采用FPGA芯片EP1C6T144C8進(jìn)行主要時(shí)序控制,DSP做算法運(yùn)算,不依靠GPIO而用數(shù)據(jù)總線來(lái)控制放大模式位。調(diào)試以及現(xiàn)場(chǎng)試驗(yàn)結(jié)果表明,該系統(tǒng)能夠準(zhǔn)確的實(shí)現(xiàn)對(duì)整支測(cè)井儀器的控制,并且恢復(fù)原始數(shù)據(jù)。
  • 關(guān)鍵字: EP1C6T144C8  數(shù)據(jù)總線  FPGA  DSP  GPIO  

基于DSP控制的音頻解碼系統(tǒng)設(shè)計(jì)

  • 摘要:文中以TI公司的C5000系列通用型DSP芯片TMS320VC5509為核心,完成音頻解碼系統(tǒng)硬件平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn),并研究MP3的解碼算法以及其在該硬件平臺(tái)上的實(shí)現(xiàn)。整個(gè)系統(tǒng)的硬件平臺(tái)包括DSP核心模塊、FLASH存儲(chǔ)器、音頻C
  • 關(guān)鍵字: MPEG  音頻解碼  DSP  低功耗  

基于FPGA+DSP架構(gòu)視頻處理系統(tǒng)設(shè)計(jì)

  • 摘要:實(shí)時(shí)圖像處理技術(shù)在工業(yè)、醫(yī)學(xué)、軍事和商業(yè)等領(lǐng)域有廣泛的應(yīng)用?;贔PGA+DSP架構(gòu)的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長(zhǎng)處,不儀設(shè)計(jì)周期短,開(kāi)發(fā)費(fèi)用低,而且設(shè)計(jì)靈活,更改方便,功耗較低,便于實(shí)現(xiàn)系統(tǒng)的小
  • 關(guān)鍵字: 視頻處理  FPGA  DSP  中值濾波  JPEG壓縮  USB  

硬核浮點(diǎn)DSP的FPGA或取代高性能計(jì)算GPGPU

  • 近來(lái),Altera公司推出業(yè)界首款浮點(diǎn)FPGA,它集成了硬核IEEE754兼容浮點(diǎn)運(yùn)算功能,提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。據(jù)悉,硬核浮點(diǎn)DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC
  • 關(guān)鍵字: DSP  FPGA  數(shù)字信號(hào)處理  

DSP與CPLD的輸電線路局部氣象監(jiān)測(cè)裝置設(shè)計(jì)

  • 1 概 述輸電線路的狀態(tài)直接決定著整個(gè)電網(wǎng)的安全穩(wěn)定運(yùn)行,輸電線路微氣象參數(shù)的實(shí)時(shí)監(jiān)測(cè)能夠?yàn)殡娋W(wǎng)正常調(diào)度、以及自然災(zāi)害預(yù)測(cè)和控制提供必要的現(xiàn)場(chǎng)信息。輸電線路是電力系統(tǒng)的關(guān)鍵元件之一。為了安全、穩(wěn)定地運(yùn)行,
  • 關(guān)鍵字: DSP  CPLD  輸電線路  氣象監(jiān)測(cè)  

DSP和FPGA各顯神通,應(yīng)對(duì)TD-SCDMA基站成本和演進(jìn)需求

  • 由于運(yùn)營(yíng)商大手筆進(jìn)行基礎(chǔ)設(shè)施建設(shè)的時(shí)代已經(jīng)過(guò)去,成本和靈活性成為對(duì)通信基礎(chǔ)設(shè)施的共同要求,對(duì)于TD-SCDMA基站更是如此。因?yàn)椴捎昧酥悄芴炀€等先進(jìn)技術(shù),TD基站的容量大幅提升,但也還帶來(lái)了成本挑戰(zhàn);另外,TD技術(shù)
  • 關(guān)鍵字: DSP  FPGA  網(wǎng)絡(luò)通信  多媒體處理  數(shù)字信號(hào)處理  

大尺寸激光數(shù)控加工系統(tǒng)

  • 激光切割和雕刻以其精度高、視覺(jué)效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開(kāi)發(fā)過(guò)程中,加工速度與加工精度是首先要解決的問(wèn)題。解決速度問(wèn)題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、
  • 關(guān)鍵字: DSP  FPGA  大尺寸激光  數(shù)控加工系統(tǒng)  

基于FPGA在汽車電子方面的經(jīng)典應(yīng)用設(shè)計(jì)方案匯總

FPGA基礎(chǔ)知識(shí)及其工作原理

  • 高端設(shè)計(jì)工具為少有甚是沒(méi)有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場(chǎng)可編程門陣列(FPGA)。無(wú)論你使用圖形化設(shè)計(jì)程序,ANSI C語(yǔ)言還是VHDL語(yǔ)言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情況。在這個(gè)芯片中的
  • 關(guān)鍵字: FPGA    乘法器    觸發(fā)器    DSP    RAM  

DSP和JTAG接口的FPGA系統(tǒng)在線編程方法

  • 引言DSP+FPGA廣泛地應(yīng)用于各種數(shù)字信息處理系統(tǒng)中。在某些特殊的應(yīng)用場(chǎng)合中,往往需要系統(tǒng)在高溫的環(huán)境下工作,而系統(tǒng)功耗又不明顯增加。雖然一般基于SRAM工藝的FPGA的顯現(xiàn)配置方法已經(jīng)多種多樣,但使用的基于SRAM工
  • 關(guān)鍵字: JTAG  DSP  Actel  在線編程  

基于DSP和FPGA的水聲定位系統(tǒng)主控機(jī)設(shè)計(jì)

  • 近年來(lái),海洋開(kāi)發(fā)日益影響人們的生活和國(guó)家社會(huì)的發(fā)展。海洋油氣開(kāi)發(fā)、海底光纜工程、海底礦產(chǎn)資源探測(cè)等等都離不開(kāi)水下聲學(xué)定位的支持。目前廣泛采用的水下目標(biāo)定向系統(tǒng)是合作目標(biāo)定向系統(tǒng),合作目標(biāo)定向系統(tǒng)可分為
  • 關(guān)鍵字: DSP  FPGA  信號(hào)檢測(cè)  時(shí)延估計(jì)  

德州儀器推出業(yè)界首款基于多內(nèi)核 DSP 的實(shí)時(shí) JPEG 2000 高清解決方案

  • 日前,德州儀器 (TI) 宣布推出業(yè)界首款基于多內(nèi)核數(shù)字信號(hào)處理器 (DSP) 的實(shí)時(shí)高清 JPEG 2000 編碼解碼器實(shí)施方案。4 款具有 JPEG 2000 編解碼器的 TI TMS320C6678 多內(nèi)核 DSP 現(xiàn)已用于 TI 設(shè)計(jì)網(wǎng)絡(luò)成員研華科技 (Ad
  • 關(guān)鍵字: JPEG  DSP  德州儀器    

基于多核DSP處理器DM8168的視頻處理方法

  • 摘要:隨著1080P高清視頻以及4K超高清晰視頻的普及和應(yīng)用,基于傳統(tǒng)單核DSP處理器的視頻信息處理已有些力不從心。為此TI公司推出了一款專門用于高清視頻處理的多核DSP處理器,它擁有4個(gè)不同類型的處理器,使得視頻處
  • 關(guān)鍵字: 多核  DSP  協(xié)處理器  視頻采集  

DSP航姿信號(hào)模擬器硬件設(shè)計(jì)

  • 飛機(jī)的航向與姿態(tài)是飛機(jī)操縱的重要參數(shù),航姿信號(hào)包括航向信號(hào)和姿態(tài)信號(hào),一般把飛機(jī)的俯仰角、傾斜角、航向角、轉(zhuǎn)彎角速度等稱為全姿態(tài)。測(cè)量全姿態(tài),通常采用的陀螺儀進(jìn)行,也稱為陀螺儀表,根據(jù)各種飛機(jī)的使用要
  • 關(guān)鍵字: 航姿信號(hào)  DSP  旋轉(zhuǎn)變壓器  接口  

基于BF533和FPGA的雷達(dá)信號(hào)模擬器設(shè)計(jì)實(shí)現(xiàn)

  • 隨著軍事技術(shù)的高速發(fā)展,現(xiàn)代雷達(dá)系統(tǒng)面臨著嚴(yán)峻的挑戰(zhàn)。為適應(yīng)新形勢(shì),在現(xiàn)代數(shù)字信號(hào)處理技術(shù)和數(shù)字計(jì)算機(jī)高速發(fā)展的基礎(chǔ)上,計(jì)算機(jī)仿真技術(shù)得到廣泛應(yīng)用,這也促使雷達(dá)信號(hào)模擬技術(shù)快速發(fā)展。雷達(dá)信號(hào)模擬器是現(xiàn)
  • 關(guān)鍵字: 雷達(dá)信號(hào)模擬器  DSP  FPGA  數(shù)字頻率合成  
共3928條 19/262 |‹ « 17 18 19 20 21 22 23 24 25 26 » ›|

dsp-builder介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp-builder!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp-builder的理解,并與今后在此搜索dsp-builder的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473