首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-ask

Altera發(fā)售20 nm SoC

  •   Altera公司今天開始發(fā)售其第二代SoC系列,進(jìn)一步鞏固了在SoC FPGA產(chǎn)品上的領(lǐng)先地位。Arria? 10 SoC是業(yè)界唯一在20 nm FPGA架構(gòu)上結(jié)合了ARM?處理器的可編程器件。與前一代SoC FPGA相比,Arria 10 SoC進(jìn)行了全面的改進(jìn),支持實(shí)現(xiàn)性能更好、功耗更低、功能更豐富的嵌入式系統(tǒng)。Altera將在德國紐倫堡舉行的嵌入式世界2015大會上展示其基于SoC的解決方案,包括業(yè)界唯一的20 nm SoC FPGA。   Altera的SoC產(chǎn)品市場資深總監(jiān)
  • 關(guān)鍵字: Altera  SoC  FPGA  

工程師分享:如何正確選擇電源模塊?

  •   也許你常常會發(fā)現(xiàn)自己面臨相當(dāng)緊張的項(xiàng)目最后期限要求。舉例來說,你的經(jīng)理剛給你布置了為一個新電信系統(tǒng)設(shè)計(jì)電源的任務(wù)。設(shè)計(jì)從在FPGA上實(shí)現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時候。一個隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實(shí)際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。而你只有一個星期時間來創(chuàng)造這個電源。(嘆息)沒錯,就是這樣,好戲開場了!   由于ASIC、微控制器和FPGA的大電流要求,你
  • 關(guān)鍵字: FPGA  電源  

FPGA在數(shù)字信號處理中的簡單應(yīng)用

  •   數(shù)字信號處理技術(shù)已經(jīng)成功運(yùn)用于信號地濾波、語音、圖像、音頻、信息系統(tǒng)、控制和儀表設(shè)備??删幊虜?shù)字信號處理器在20 世紀(jì)70 年代地引入更是使DSP 技術(shù)突飛猛進(jìn),取得巨大成功,這些PDSP 都是基于精簡指令集(RISC)計(jì)算機(jī)范例的架構(gòu)。它的優(yōu)勢源于大多說信號處理算法的乘-累加運(yùn)算(MAC)都是非常密集的。通過多級流水線架構(gòu),PDSP 可以獲得僅受陣列乘法器的速度限制的MAC 速度。由此可以認(rèn)為FPGA 也能夠用來實(shí)現(xiàn)MAC 單元,且具有速度優(yōu)勢,但是,如果PDSP 能夠滿足所需要的MAC 速度,那么
  • 關(guān)鍵字: FPGA  信號處理  

FPGA四大設(shè)計(jì)要點(diǎn)解析

  •   本文敘述概括了FPGA應(yīng)用設(shè)計(jì)中的要點(diǎn),包括,時鐘樹、FSM、latch、邏輯仿真四個部分。   FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。   早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小。   現(xiàn)在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復(fù)雜,支持的IO類型也更多,而且內(nèi)部還集成了一
  • 關(guān)鍵字: FPGA  Testbench  

經(jīng)驗(yàn)總結(jié):FPGA時序約束的6種方法

  •   對自己的設(shè)計(jì)的實(shí)現(xiàn)方式越了解,對自己的設(shè)計(jì)的時序要求越了解,對目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對EDA工具執(zhí)行約束的效果越了解,那么對設(shè)計(jì)的時序約束目標(biāo)就會越清晰,相應(yīng)地,設(shè)計(jì)的時序收斂過程就會更可控。   下文總結(jié)了幾種進(jìn)行時序約束的方法。按照從易到難的順序排列如下:   0. 核心頻率約束   這是最基本的,所以標(biāo)號為0。   1. 核心頻率約束+時序例外約束   時序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時序
  • 關(guān)鍵字: FPGA  時序約束  

零基礎(chǔ)學(xué)FPGA(十五)Testbenth 很重要,前仿真全過程筆記(上篇)

  •   上一篇文章我介紹了一下一片簡易CPU的設(shè)計(jì),今天的課程我講仿真,也即前仿真。這次課程,小墨同學(xué)將和大家從建立工程開始,一步步梳理testbench的書寫過程,幫助大家對仿真有一個深刻的概念。以后在做項(xiàng)目時,不要動不動就把程序下到板子里調(diào)試,看問題不對再去改程序,再下到板子里調(diào)試,如此往返,會浪費(fèi)大量的時間,簡單的項(xiàng)目還好,但是到了大型項(xiàng)目的話,是不可能有這么多時間讓我們這樣調(diào)的。因此,小墨同學(xué)在這里說,testbench很重要,做好了仿真,可以為我們節(jié)約大量的開發(fā)時間。   下面我們開始吧~   
  • 關(guān)鍵字: FPGA  Testbenth   

基于FPGA的高速PID控制器設(shè)計(jì)與仿真

  •   在CNC(電腦數(shù)控)加工、激光切割、自動化磨輥弧焊系統(tǒng)、步進(jìn)/伺服電機(jī)控制及其他由電機(jī)控制的機(jī)械組裝定位運(yùn)動控制系統(tǒng)中,PID控制器應(yīng)用得非常廣泛。其設(shè)計(jì)技術(shù)成熟,長期以來形成了典型的結(jié)構(gòu),參數(shù)整定方便,結(jié)構(gòu)更改靈活,能滿足一般控制的要求。   此類運(yùn)動控制系統(tǒng)的被控量常為速度、角度等模擬量,被控量與設(shè)定值之間的誤差值經(jīng)離散化處理后,可由數(shù)字PID控制器實(shí)現(xiàn)的控制算法加以運(yùn)算,最后再轉(zhuǎn)換為模擬量反饋給被控對象,這就是PID控制中常用的近似逼近原理。   采用這種結(jié)構(gòu)設(shè)計(jì)的控制系統(tǒng),其性能只能與原連
  • 關(guān)鍵字: FPGA  PID  

基于FPGA的跨時鐘域信號處理——借助存儲器

  •   為了達(dá)到可靠的數(shù)據(jù)傳輸,借助存儲器來完成跨時鐘域通信也是很常用的手段。在早期的跨時鐘域設(shè)計(jì)中,在兩個處理器間添加一個雙口RAM或者FIFO來完成相互間的數(shù)據(jù)交換是很常見的做法。如今的FPGA大都集成了一些用戶可靈活配置的存儲塊,因此,使用開發(fā)商提供的免費(fèi)IP核可以很方便的嵌入一些常用的存儲器來完成跨時鐘域數(shù)據(jù)傳輸?shù)娜蝿?wù)。使用內(nèi)嵌存儲器和使用外部擴(kuò)展存儲器的基本原理是一樣的,如圖1所示。    ?   圖1 借助存儲器的跨時鐘域傳輸   雙口RAM更適合于需要互通信的設(shè)計(jì),只要雙方
  • 關(guān)鍵字: FPGA  存儲器  

如何用PMIC快速、輕松且劃算的為FPGA供電

  •   如果你是一名研究現(xiàn)場可編程門陣列(FPGA)的工程師,你就應(yīng)該知道這些器件的高效運(yùn)行需要優(yōu)化的電源序列。使用離散組件來滿足這些特定的電源需求通常需要一個額外的離散排序器或微控制器。然而,對于小外形尺寸應(yīng)用來說,找到合適的部件常常會增加成本、時間,甚至外形尺寸,而這樣就不能滿足客戶的技術(shù)規(guī)格了。   如果你不想這么麻煩,不妨考慮一下電源管理集成電路(PMIC)。它主要有三方面的優(yōu)勢:   這是一款滿足你整個系統(tǒng)電源需要的單芯片解決方案。   他提供對所有電壓軌的電源監(jiān)控,使你能夠確認(rèn)電源軌在系統(tǒng)技
  • 關(guān)鍵字: PMIC  FPGA  

基于OTDR原理的光網(wǎng)絡(luò)智能測試技術(shù)方案

  •   隨著光通信行業(yè)的大力發(fā)展,光纜大規(guī)模部署,光網(wǎng)絡(luò)如何全面地測試成了運(yùn)營商面臨的主要問題。傳統(tǒng)的測試方式有兩種:光損測試和OTDR測試法。光損測試采用光源和光功率計(jì)相結(jié)合來測試光鏈路的損耗,其優(yōu)點(diǎn)是設(shè)備價(jià)格低廉,使用簡單,但是需要兩名技術(shù)人員才能完成,并且無法準(zhǔn)確定位光鏈路的故障點(diǎn)及其原因。OTDR測試可以測量光纖長度、傳輸衰減、接頭衰減和故障定位,具有測試時間短、速度快和精度高等優(yōu)點(diǎn),但是使用OTDR測試,測試人員對測試結(jié)果有不同的解讀,很大程度上取決于使用者的經(jīng)驗(yàn)和能力,只有專家級的測試人員才能準(zhǔn)確
  • 關(guān)鍵字: OTDR  FPGA  

多路SDI信號單波長無損光傳輸

  •   摘要:針對目前市場上越來越多針對SDI信號的應(yīng)用需求,提出了多路SDI電信號單波長光纖傳輸?shù)膶?shí)現(xiàn)方案,就方案中出現(xiàn)的由于FIFO“寫滿”或“讀空”引起的SDI信號傳輸誤碼,提出了一種基于FPGA內(nèi)部PLL的可控時鐘,利用該時鐘作為FIFO的讀時鐘,實(shí)現(xiàn)SDI信號無損傳輸。   引言   串行數(shù)字接口(Serial Digital Interface,簡寫為SDI)是針對演播室環(huán)境提出的用單根電纜來傳輸數(shù)字視音頻信號的方式。在SMTPE-259M標(biāo)準(zhǔn)中
  • 關(guān)鍵字: SDI  FPGA  光纖  FIFO  PLL  數(shù)據(jù)還原  201503  

降低工業(yè)應(yīng)用的總體擁有成本

  •   摘要:大約三分之一的嵌入式設(shè)計(jì)人員考慮在嵌入式應(yīng)用中采用FPGA,他們認(rèn)為在設(shè)計(jì)中使用FPGA過于昂貴。但是,從系統(tǒng)級了解總體擁有成本(TCO) (由產(chǎn)品生命周期中的開發(fā)、改進(jìn)、替換和維護(hù)成本來衡量),您會發(fā)現(xiàn)FPGA是分立微控制器(MCU)/數(shù)字信號處理器(DSP)/ASSP產(chǎn)品靈活的競爭方案。   引言   工業(yè)自動化和過程控制生產(chǎn)商一直面臨持續(xù)的全球競爭和經(jīng)濟(jì)壓力,商業(yè)模式和利潤不斷受到威脅,不得不應(yīng)對成本挑戰(zhàn),包括:   ● 利潤和研發(fā)投入;   ● 產(chǎn)品及時面市壓力以適應(yīng)經(jīng)濟(jì)狀況的變
  • 關(guān)鍵字: 嵌入式  FPGA  工業(yè)以太網(wǎng)  DSP  TCO  MCU  201503  

工業(yè)4.0為元器件廠商帶來新機(jī)遇

  •   摘要:當(dāng)前全球制造業(yè)發(fā)展越來越呈現(xiàn)數(shù)字化、網(wǎng)絡(luò)化和智能化的新特征,美國提出“工業(yè)互聯(lián)網(wǎng)”戰(zhàn)略、德國提出“工業(yè)4.0”戰(zhàn)略,主要意圖就是搶占智能制造這一未來產(chǎn)業(yè)競爭制高點(diǎn)。工業(yè)4.0革命將建立一個高度靈活的數(shù)字化、個性化產(chǎn)品與服務(wù)的生產(chǎn)模式,并將重組產(chǎn)業(yè)鏈分工。   第四次工業(yè)革命是綠色工業(yè)革命,一系列生產(chǎn)函數(shù)發(fā)生從自然要素投入為特征,到以綠色要素投入為特征的躍遷,并普及至整個社會。其核心特征應(yīng)該是高效節(jié)能,網(wǎng)絡(luò)化與模塊化。   工業(yè)4.0將會通過自動
  • 關(guān)鍵字: 工業(yè)4.0  物聯(lián)網(wǎng)  FPGA  處理器  201503  

基于FPGA的跨時鐘域信號處理——亞穩(wěn)態(tài)

  •   在特權(quán)的上篇博文《基于FPGA的跨時鐘域信號處理——專用握手信號》中提出了使用專門的握手信號達(dá)到異步時鐘域數(shù)據(jù)的可靠傳輸。列舉了一個簡單的由請求信號req、數(shù)據(jù)信號data、應(yīng)答信號ack組成的簡單握手機(jī)制。riple兄更是提出了req和ack這兩個直接的跨時鐘域信號在被另一個時鐘域的寄存器同步時的亞穩(wěn)態(tài)問題。這個問題估計(jì)是整個異步通信中最值得探討和關(guān)注的。   很幸運(yùn),特權(quán)同學(xué)找到了很官方的說法——《Application Note42:Metast
  • 關(guān)鍵字: FPGA  亞穩(wěn)態(tài)  

【從零開始走進(jìn)FPGA】教你什么才是真正的任意分頻

  •   一、為啥要說任意分頻   也許FPGA中的第一個實(shí)驗(yàn)應(yīng)該是分頻實(shí)驗(yàn),而不是流水燈,或者LCD1602的"Hello World"顯示,因?yàn)榉诸l的思想在FPGA中極為重要。當(dāng)初安排流水燈,只是為了能讓大家看到效果,來激發(fā)您的興趣(MCU的學(xué)習(xí)也是如此)。   在大部分的教科書中,都會提到如何分頻,包括奇數(shù)分頻,偶數(shù)分頻,小數(shù)分頻等。有些教科書中也會講到任意分頻(半分頻,任意分?jǐn)?shù)分頻)原理,用的是相位與的電路,并不能辦到50%的占空比,也不是很靈活。   但沒有一本教科書會講到精
  • 關(guān)鍵字: FPGA  DDS  
共6376條 130/426 |‹ « 128 129 130 131 132 133 134 135 136 137 » ›|

fpga-ask介紹

您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473