首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

FPGA程序遠(yuǎn)程在線更新設(shè)計

  • 1 概述現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)器件具有高密度、低功耗、高速、高可靠性等優(yōu)點(diǎn),在航空航天、通信、工業(yè)控制等方面得到了大量應(yīng)用。FPGA的處理器分為軟核和硬核,并且軟核處理器具有
  • 關(guān)鍵字: FPGA  程序  遠(yuǎn)程    

暗光視頻采集成監(jiān)控?zé)狳c(diǎn)

  • 2012年12月初的中國國際公共安全博覽會 (CPSE) 上,多家半導(dǎo)體公司展示了最新產(chǎn)品,其中的一個亮點(diǎn)是光線條件差時的視頻采集方案。
  • 關(guān)鍵字: Lattice  FPGA  201301  

基于Xilinx Zynq的解決方案展示

  • Zynq-7000系列器件將處理器的軟件可編程能力與 FPGA 的硬件可編程能力實(shí)現(xiàn)完美結(jié)合,以低功耗和低成本等系統(tǒng)優(yōu)勢實(shí)現(xiàn)無以倫比的系統(tǒng)性能、靈活性、可擴(kuò)展性,同時可以加速產(chǎn)品上市進(jìn)程。
  • 關(guān)鍵字: Xilinx  Zynq-7000  FPGA   201301  

異構(gòu)雙核SoC設(shè)計與實(shí)現(xiàn)

  • 摘要:異構(gòu)雙核SoC采用SPARC V8處理器加專用DSP的架構(gòu),根據(jù)其應(yīng)用特點(diǎn),設(shè)計了SPARC V8處理器與專用DSP之間互斥通訊機(jī)制。并完成了SPARC V8處理器的狀態(tài)控制設(shè)計與優(yōu)化、外部存儲控制器的接口優(yōu)化設(shè)計,以及SoC的整體功能驗(yàn)證。
  • 關(guān)鍵字: SoC  DSP  FPGA  201301  

美高森美推出SmartFusion2 SoC FPGA入門者工具套件

  • 致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC),宣布提供SmartFusion?2入門者工具套件,為設(shè)計人員提供用于其SmartFusion2系統(tǒng)級芯片(SoC)現(xiàn)場可編程門陣列(FPGA)的基礎(chǔ)原型構(gòu)建平臺。
  • 關(guān)鍵字: 美高森美  FPGA  SmartFusion2  USB  

10G以太網(wǎng)光接口的FPGA實(shí)現(xiàn)

  • 1 概述隨著人們對通信信息的充裕性、及時性和便捷性的要求越來越高,能夠隨時隨地、方便而及時地獲取所需信息,變得越來越重要。2002年,IEEE通過了10 Gb/s速率的以太網(wǎng)標(biāo)準(zhǔn)——IEEE 802.3ae[1]。10G以太網(wǎng)
  • 關(guān)鍵字: FPGA  10G  以太網(wǎng)光接口    

基于雙核Nios II系統(tǒng)的數(shù)字預(yù)失真器設(shè)計

  • 在現(xiàn)代無線通信系統(tǒng)中,功率放大器(PA)是整個發(fā)射機(jī)中最為關(guān)鍵的部件之一。然而,PA固有的非線性特性會對通信質(zhì)量造成嚴(yán)重影響。數(shù)字預(yù)失真技術(shù)作為一種高效的功放線性化方法,近年來得到了廣泛重視和研究[1-4].傳統(tǒng)
  • 關(guān)鍵字: Nios  雙核  數(shù)字預(yù)失真  系統(tǒng)    

基于FPGA的雙緩沖模式PCI Express總線設(shè)計方案

  • 引言  近年來軟件無線電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越性。本文的項(xiàng)目背景是通過軟件無線電方式實(shí)現(xiàn)數(shù)字音頻廣播(DAB)的基帶信號處理,這要求軟件無線電平臺具有高速實(shí)時數(shù)字信號處理與傳輸
  • 關(guān)鍵字: Express  FPGA  PCI  模式    

Altera向JDSU發(fā)售Stratix V GT FPGA

  • Altera公司 (Nasdaq: ALTR)日前宣布,向JDSU發(fā)售Stratix? V GT FPGA,以支持其下一代光網(wǎng)絡(luò)測試儀(ONT)解決方案的量產(chǎn)。JDSU是通信行業(yè)光產(chǎn)品以及測試測量解決方案的領(lǐng)先供應(yīng)商,在其ONT-600系列中采用了Altera的高端28 nm FPGA,以實(shí)現(xiàn)第一個面向CFP2 100G光傳送網(wǎng)(OTN)環(huán)境的測試解決方案。
  • 關(guān)鍵字: Altera  FPGA  Stratix   

在FPGA上建立MATLAB和Simulink算法原型

  • 芯片設(shè)計和驗(yàn)證工程師通常要為在硅片上實(shí)現(xiàn)的每一行RTL代碼寫出多達(dá)10行測試平臺代碼。驗(yàn)證任務(wù)在設(shè)計周期內(nèi)可能會占用50%或更多的時間。盡管如此辛苦,仍有接近60%的芯片存在功能瑕疵,需要返工。由于HDL仿真不足以
  • 關(guān)鍵字: Simulink  MATLAB  FPGA  算法    

Xilinx 20nm產(chǎn)品細(xì)節(jié)揭秘 搶占20nm FPGA制高點(diǎn)

  •   前不久,賽靈思(Xilinx)發(fā)表其20 nm產(chǎn)品路線圖,在之前的28nm產(chǎn)品上,Xilinx聲稱他們領(lǐng)先競爭對手一代,落實(shí)了All Programmable器件戰(zhàn)略(FPGA、SoC和3D IC),推出了Vivado設(shè)計環(huán)境和開發(fā)套件,結(jié)合其豐富的IP資源,為市場提供了高性能、低功耗和有利于減少系統(tǒng)/BOM成本的產(chǎn)品。賽靈思公司全球高級副總裁,亞太區(qū)執(zhí)行總裁湯立人表示,Xilinx在20nm產(chǎn)品的表現(xiàn)上還將保持領(lǐng)先一代的優(yōu)勢,下一代FPGA及第二代SoC和3D IC將與Vivado設(shè)計套件&ldqu
  • 關(guān)鍵字: Xilinx  FPGA  20nm   

Altera演示業(yè)界最全面28nm FPGA產(chǎn)品及強(qiáng)大解決方案

  •   近日,Altera公司在北京演示目前業(yè)界最全面的28-nmFPGA器件系列產(chǎn)品所提供的靈活性與性能,繼續(xù)引領(lǐng)28-nmFPGA技術(shù)。其中包括Stratix V,Arria V,Cyclone V,SoC FPGA,以及OpenCL演示。來自中國最主要行業(yè)媒體現(xiàn)場體驗(yàn)Altera 28-nmFPGA產(chǎn)品系列如何幫助設(shè)計師實(shí)現(xiàn)更低成本、更高效能、更低能耗,為客戶提供差異化的解決方案。   Altera通過以下演示,繼續(xù)引領(lǐng)28-nmFPGA技術(shù):   ?Stratix V GT收發(fā)器信號完整
  • 關(guān)鍵字: Altera  FPGA  28nm  

Altera Cyclone V SoC FPGA:深耕工業(yè)應(yīng)用

  •   隨著應(yīng)用環(huán)境的復(fù)雜度提升,在工業(yè)垂直細(xì)分領(lǐng)域,新技術(shù)的引入以及對人身安全有更高標(biāo)準(zhǔn),使得設(shè)備廠商對制造商在產(chǎn)品定制化、面市周期以及總體成本方面提出更高需求,這些因素推動制造商提供更高性能、更突顯功能安全以及更具成本優(yōu)勢的方案。因應(yīng)這些復(fù)雜需求,F(xiàn)PGA方案開始逐漸進(jìn)入傳統(tǒng)MCU和DSP占主要份額的領(lǐng)域。   Altera亞太區(qū)工業(yè)市場開發(fā)經(jīng)理江允貴介紹:“現(xiàn)在的制造商面臨諸多挑戰(zhàn),需要專業(yè)應(yīng)用軟件和IP及靈活、成熟可靠的解決方案來幫助他們提升市場競爭力。與其它方案相比,F(xiàn)PGA能提供高性
  • 關(guān)鍵字: Altera  FPGA  CycloneV  

基于賽靈思FPGA的頻率計設(shè)計

  • 首先是將頻率分頻,產(chǎn)生1HZ頻率,程序如下:-------------------------------------------------------------------
    -- 說明: 分頻模塊,將標(biāo)準(zhǔn)輸入頻率分頻為1HZ
    -- 文件: fenpin.vhd
    -- 作者:
    -- 日期: 2012/0
  • 關(guān)鍵字: FPGA  賽靈思  頻率計設(shè)    

基于ARM+FPGA控制的LTC2207采集應(yīng)用

  • 引言數(shù)據(jù)采集技術(shù)是一種流行且實(shí)用的電子技術(shù)。它廣泛應(yīng)用于信號檢測、信號處理、儀器儀表等領(lǐng)域。近年來,隨著數(shù)字化技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)也呈現(xiàn)出速度更高、通道更多、數(shù)據(jù)量更大的發(fā)展趨勢。本設(shè)計中數(shù)據(jù)采
  • 關(guān)鍵字: 2207  FPGA  ARM  LTC    
共6484條 192/433 |‹ « 190 191 192 193 194 195 196 197 198 199 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473