首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-nios

數(shù)字低通:名稱雖然不同 卻仍是一種濾波器

  •  [Dave坐在實(shí)驗(yàn)室中,凝視著充滿Verilog代碼的屏幕……]   T:你好Dave,現(xiàn)在你在做什么?!   D:噢,你好T博士,這是一個(gè)新的芯片的印刷電路板(PCB)原型,它是一個(gè)混合信號(hào)芯片。我們正在構(gòu)建一個(gè)FPGA的數(shù)字部分。FPGA的Verilog代碼看起來是這樣的。(Dave手指著屏幕。)
  • 關(guān)鍵字: Intersil  FPGA  

Altera發(fā)布FPGA業(yè)界第一款SoC FPGA軟件開發(fā)虛擬目標(biāo)

  • 2011年10月12號(hào),北京——Altera公司(Nasdaq:ALTR)今天宣布可以提供FPGA業(yè)界的第一個(gè)虛擬目標(biāo)平臺(tái),支持面向Al...
  • 關(guān)鍵字: Altera  SoC  FPGA  虛擬目標(biāo)  

基于Nios II軟核的內(nèi)河航標(biāo)監(jiān)控系統(tǒng)設(shè)計(jì)

  • 摘要 闡述了基于NiosⅡ軟核的內(nèi)河航標(biāo)監(jiān)控系統(tǒng)的設(shè)計(jì)方法,及AD7862控制電路的VHDL設(shè)計(jì)。從系統(tǒng)的角度提出航標(biāo)監(jiān)控系統(tǒng)的完整設(shè)計(jì)方案,給出基于Nios II的航標(biāo)監(jiān)控終端硬件設(shè)計(jì)框圖,并得到在Modesim中進(jìn)行仿真的結(jié)果
  • 關(guān)鍵字: 航標(biāo)  監(jiān)控系統(tǒng)  設(shè)計(jì)  內(nèi)河  軟核  Nios  II  基于  

基于FPGA的高精度數(shù)字電源設(shè)計(jì)

  • 基于FPGA的高精度數(shù)字電源設(shè)計(jì),1 引言  在信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢(shì),從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機(jī),到今天DSP及FPGA在系統(tǒng)設(shè)計(jì)中的應(yīng)用,電子設(shè)計(jì)技術(shù)已邁入了一個(gè)全新階段。FPGA不僅
  • 關(guān)鍵字: 電源  設(shè)計(jì)  數(shù)字  高精度  FPGA  基于  

一種基于NiosⅡ的可重構(gòu)DSP系統(tǒng)設(shè)計(jì)

  • 一種基于NiosⅡ的可重構(gòu)DSP系統(tǒng)設(shè)計(jì),引言
      為了解決傳統(tǒng)DSP所面臨的速度低、硬件結(jié)構(gòu)不可重構(gòu)、開發(fā)升級(jí)周期長(zhǎng)和不可移植等問題,本文應(yīng)用Altera公司推出的NiosII嵌入式軟核處理器,提出了一種具有常規(guī)DSP的NiosII系統(tǒng)功能SOPC解決方案。由于可編程
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  DSP  重構(gòu)  Nios  基于  

基于FPGA的嵌入式PLC微處理器設(shè)計(jì)

  • 基于FPGA的嵌入式PLC微處理器設(shè)計(jì),前言  現(xiàn)場(chǎng)可編程門陣列(FPGA)是近幾年來出現(xiàn)并被廣泛應(yīng)用的大規(guī)模集成電路器件,它的特點(diǎn)是直接面向用戶,具有極大的靈活性和通用性使用方便,硬件測(cè)試和實(shí)現(xiàn)快捷,開發(fā)效率高,成本低,上市時(shí)間短,技術(shù)維護(hù)簡(jiǎn)單
  • 關(guān)鍵字: 微處理器  設(shè)計(jì)  PLC  嵌入式  FPGA  基于  

基于FPGA的可重構(gòu)智能儀器設(shè)計(jì)

  • 基于FPGA的可重構(gòu)智能儀器設(shè)計(jì),引言  傳統(tǒng)測(cè)試系統(tǒng)由于專用性強(qiáng)、相互不兼容、擴(kuò)展性差、缺乏通用化、模塊化,不能共享 軟硬件組成,不僅使開發(fā)效率低下,而且使得開發(fā)一套復(fù)雜測(cè)試系統(tǒng)的價(jià)格高昂[1]。 目前,傳統(tǒng)的分析儀表正在更新?lián)Q代,向數(shù)字
  • 關(guān)鍵字: 儀器  設(shè)計(jì)  智能  重構(gòu)  FPGA  基于  

采用FPGA的紅外密集度光電立靶測(cè)試系統(tǒng)

  • 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時(shí),光電傳感器會(huì)響應(yīng)這種變化而產(chǎn)生電信號(hào)。這就是說,一些非彈丸物體在穿過光幕時(shí)也會(huì)使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號(hào)。從原理上,這種現(xiàn)
  • 關(guān)鍵字: FPGA  紅外  光電立靶  測(cè)試系統(tǒng)    

為軟件工程師揭開 FPGA 的神秘面紗

  • 隨著產(chǎn)品設(shè)計(jì)復(fù)雜性的增加,需要使用集成組件(如ASSP)來滿足設(shè)計(jì)上的要求。幾年前,工程師會(huì)針對(duì)處理器、存儲(chǔ)器和外設(shè)選擇單獨(dú)的組件,然后通過分立邏輯器件將這些元素拼合到一起。后來,他們會(huì)搜索ASSP處理系統(tǒng)目
  • 關(guān)鍵字: FPGA  軟件工程師    

基于DSP和FPGA的機(jī)載總線接口板研究

  • 基于DSP和FPGA的機(jī)載總線接口板研究,目前國(guó)內(nèi)對(duì)民用飛機(jī)機(jī)載數(shù)據(jù)總線ARINC429接口板的設(shè)計(jì)一般都是基于HARRIS公司的HS3282芯片完成的,它的缺點(diǎn)是路數(shù)有限、非常不靈活。因此對(duì)ARINC429總線接口板的研制,實(shí)現(xiàn)多通道ARINC429總線數(shù)據(jù)的接收和發(fā)送,成為
  • 關(guān)鍵字: 接口  研究  總線  機(jī)載  DSP  FPGA  基于  

淺析FPGA將在4G系統(tǒng)中地位非淺

  • 除了語音連接之外,數(shù)字蜂窩無線網(wǎng)絡(luò)(如GSM和增強(qiáng)的GSM-EDGE)現(xiàn)在可以提供更高的數(shù)據(jù)傳輸速率,理論上可達(dá)到384 ...
  • 關(guān)鍵字: FPGA  4G  

基于FPGA的系統(tǒng)易測(cè)試性的研究

  • 基于FPGA的系統(tǒng)易測(cè)試性的研究,引 言
      現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)
  • 關(guān)鍵字: 研究  測(cè)試  系統(tǒng)  FPGA  基于  

基于FPGA的串口屏方案應(yīng)用

  • 本文主要介紹一個(gè)基于串口屏、M0單片機(jī)、微打模塊、讀卡模塊的充電樁應(yīng)用方案。此方案模擬了真實(shí)充電樁的絕大部分功能,通過使用本方案,設(shè)備制造商便能在短周期內(nèi)完成整個(gè)充電樁的設(shè)計(jì),迅速占領(lǐng)市場(chǎng)并取得成功。
  • 關(guān)鍵字: FPGA  單片機(jī)  TinyM0-CAN  201109  

使用Xilinx公司的Spartan-6 FPGA作DDR芯片測(cè)試

  • 使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時(shí)設(shè)置不同參數(shù),可以輕而易舉的實(shí)現(xiàn)對(duì)不同型號(hào)的DDR存儲(chǔ)芯片的測(cè)試,數(shù)據(jù)率可高達(dá)800Mb/s以上。由于時(shí)間利用率比使用計(jì)算機(jī)主板測(cè)試DDR芯片高得多,所以可以極大地節(jié)約測(cè)試時(shí)間。
  • 關(guān)鍵字: Xilinx  FPGA  DDR  201109  

Altera推出業(yè)界第一款Serial RapidIO Gen2解決方案

  • 2011年9月27號(hào),北京——Altera公司 (NASDAQ: ALTR) 今天宣布,開始提供業(yè)界第一款基于Serial RapidIO Gen2 FPGA的解決方案,進(jìn)一步提高下一代3G和4G無線基站的帶寬,鏈路更加靈活。Altera成功的實(shí)現(xiàn)了Stratix IV GX FPGA中的RapidIO MegaCore 功能IP內(nèi)核與集成器件技術(shù)公司 (IDT) Serial RapidIO Gen 2交換機(jī)的互操作性。Altera成熟的Serial RapidIO Gen2解決方案為高性能通信系統(tǒng)中
  • 關(guān)鍵字: Altera  FPGA  
共6484條 258/433 |‹ « 256 257 258 259 260 261 262 263 264 265 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473