EEPW首頁(yè) >>
主題列表 >>
fpga-nios
fpga-nios 文章 進(jìn)入fpga-nios技術(shù)社區(qū)
Xilinx FPGA抗輻射設(shè)計(jì)技術(shù)研究
- 摘要:針對(duì)Xilinx FPGA在航天應(yīng)用中的可行性,文章分析了Xilinx FPGA的結(jié)構(gòu)以及空間輻射效應(yīng)對(duì)FPGA的影響,結(jié)合實(shí)際工程實(shí)踐給出了提高其可靠性的一有用辦法和注意事項(xiàng),如冗余設(shè)計(jì)、同步設(shè)計(jì)、自檢等。表明配置信息
- 關(guān)鍵字: Xilinx FPGA 輻射 設(shè)計(jì)技術(shù)
基于FPGA的時(shí)統(tǒng)模塊可靠性設(shè)計(jì)
- 摘要:文章從FPGA邏輯編程設(shè)計(jì)技術(shù)、EMC技術(shù)、高速電路PCB設(shè)計(jì)技術(shù)等幾個(gè)方面介紹了時(shí)統(tǒng)接收處理模塊的抗干擾設(shè)計(jì)及其實(shí)現(xiàn)方法,實(shí)現(xiàn)了同步脈沖的提取、對(duì)時(shí)功能、自守時(shí)、脈寬調(diào)制等功能,提高了同步精度和抗干擾性
- 關(guān)鍵字: FPGA 模塊 可靠性設(shè)計(jì)
基于FPGA實(shí)現(xiàn)的CPCI數(shù)據(jù)通信
- 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過(guò)Verilog HDL語(yǔ)言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。高速數(shù)據(jù)傳輸技術(shù)是現(xiàn)代信息技術(shù)的前沿科技
- 關(guān)鍵字: 數(shù)據(jù)通信 CPCI 實(shí)現(xiàn) FPGA 基于
基于FPGA的出租車計(jì)費(fèi)系統(tǒng)設(shè)計(jì)
- 摘要:出租車計(jì)費(fèi)系統(tǒng)大多利用單片機(jī)進(jìn)行控制,較易被改裝,且故障率較高。針對(duì)這一問(wèn)題,設(shè)計(jì)了一種基于FPGA的出租車計(jì)費(fèi)系統(tǒng),可模擬汽車行駛、暫停等待,停止等過(guò)程,并可同時(shí)顯示金額、乘車總路程。設(shè)計(jì)采用層次
- 關(guān)鍵字: FPGA 出租車 計(jì)費(fèi) 系統(tǒng)設(shè)計(jì)
基于FPGA的IP核8051上實(shí)現(xiàn)TCP/IP的設(shè)計(jì)
- 該便攜式接觸網(wǎng)故障信號(hào)分析儀采用圖形化程序設(shè)計(jì)語(yǔ)言LabVIEW開(kāi)發(fā)設(shè)計(jì), 可實(shí)現(xiàn)數(shù)據(jù)的高速實(shí)時(shí)采集、在線分析、自動(dòng)存儲(chǔ)、顯示等功能。高速數(shù)字化儀NI PXI- 5112卡采樣速度高、性能穩(wěn)定可靠, 適宜對(duì)高速變化信號(hào)的實(shí)時(shí)監(jiān)測(cè)。將軟件安裝在PXI- 1042工控機(jī)上, 具有體積小、抗干擾能力強(qiáng)、攜帶方便等特點(diǎn), 同時(shí)具有故障性質(zhì)判斷、故障定位功能。該系統(tǒng)目前已經(jīng)在石家莊變電所現(xiàn)場(chǎng)運(yùn)行, 效果良好。
- 關(guān)鍵字: FPGA 8051 TCP IP
符合中國(guó)移動(dòng)標(biāo)準(zhǔn)協(xié)議轉(zhuǎn)換器中的HDLC協(xié)議的FPGA設(shè)計(jì)與實(shí)現(xiàn)
- 隨著通信與網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,使我國(guó)用現(xiàn)有的E1資源來(lái)傳輸以太網(wǎng)業(yè)務(wù)成為廣泛的應(yīng)用。以太網(wǎng)數(shù)據(jù)要通過(guò)E1線路傳輸就必須對(duì)以太網(wǎng)凈荷數(shù)據(jù)進(jìn)行幀封裝,才能從E1線路上恢復(fù)出以太網(wǎng)數(shù)據(jù)幀,完成以太網(wǎng)數(shù)據(jù)的交換。通常,以太網(wǎng)數(shù)據(jù)是通過(guò)HDLC協(xié)議或GFP協(xié)議來(lái)進(jìn)行封裝的。本文介紹了中國(guó)移動(dòng)標(biāo)準(zhǔn)協(xié)議轉(zhuǎn)換器中以太網(wǎng)到單路E1轉(zhuǎn)換器HDLC協(xié)議封裝的FPGA(現(xiàn)場(chǎng)可編程邏輯陣列)設(shè)計(jì)與實(shí)現(xiàn)。
- 關(guān)鍵字: 中國(guó)移動(dòng) FPGA 201106
IIR數(shù)字濾波器的Matlab和FPGA實(shí)現(xiàn)
- 摘要:提出一種通過(guò)兩個(gè)二階節(jié)級(jí)聯(lián)構(gòu)成四階IIR數(shù)字橢圓濾波器的設(shè)計(jì)方法,并利用Matlab仿真軟件設(shè)計(jì)了通帶內(nèi)波紋不大于0.1 dB,阻帶衰減不小于42 dB的IIR數(shù)字濾波器。論述了一種采用可編程邏輯器件,通過(guò)VHDL硬件描
- 關(guān)鍵字: Matlab FPGA IIR 數(shù)字濾波器
FPGA時(shí)鐘設(shè)計(jì)
- 摘要:在FPGA設(shè)計(jì)中,為了成功地操作,可靠的時(shí)鐘是非常關(guān)鍵的。設(shè)計(jì)不良的時(shí)鐘在極限的溫度、電壓下將導(dǎo)致錯(cuò)誤的行為。在設(shè)計(jì)PLD/FPGA時(shí)通常采用如下四種類型時(shí)鐘:全局時(shí)鐘、門控時(shí)鐘、多級(jí)邏輯時(shí)鐘和波動(dòng)式時(shí)鐘。
- 關(guān)鍵字: FPGA 時(shí)鐘設(shè)計(jì)
fpga-nios介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473