首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-nios

FPGA的可重構(gòu)測(cè)控系統(tǒng)應(yīng)用設(shè)計(jì)

  • 1 可重構(gòu)測(cè)控系統(tǒng)的提出
    測(cè)控系統(tǒng)一般是指基于計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)采集和控制的系統(tǒng)。測(cè)控系統(tǒng)在工業(yè)現(xiàn)場(chǎng)控制、家庭數(shù)字化管理、通信和網(wǎng)絡(luò)等方面應(yīng)用廣泛,并不斷向低成本、高速、高性能、智能化、開放化方向邁進(jìn)。但現(xiàn)
  • 關(guān)鍵字: FPGA  可重構(gòu)  測(cè)控系統(tǒng)  應(yīng)用設(shè)計(jì)    

基于FPGA的動(dòng)態(tài)可重構(gòu)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

  • 0 引 言

      由于數(shù)字邏輯系統(tǒng)功能復(fù)雜化的需求,單片系統(tǒng)的芯片正朝著超大規(guī)模、高密度的方向發(fā)展。對(duì)于一個(gè)大規(guī)模的數(shù)字系統(tǒng)而言,系統(tǒng)規(guī)模是基于各種邏輯功能模塊的組合。但是,無(wú)論是時(shí)序邏輯系統(tǒng),還是組合
  • 關(guān)鍵字: FPGA  動(dòng)態(tài)可重構(gòu)  系統(tǒng)設(shè)計(jì)    

不斷演進(jìn)的無(wú)源光網(wǎng)絡(luò)(PON)需要FPGA設(shè)計(jì)的靈活性支

  • FPGA技術(shù)、低成本光學(xué)器件以及無(wú)源架構(gòu)都為無(wú)源光網(wǎng)絡(luò)(PON)以及這些網(wǎng)絡(luò)的演進(jìn)做出了巨大貢獻(xiàn)。系統(tǒng)級(jí)OEM廠商不斷發(fā)現(xiàn),F(xiàn)PGA能夠提供技術(shù)性設(shè)計(jì)和經(jīng)濟(jì)方面的優(yōu)勢(shì),特別是在網(wǎng)絡(luò)側(cè)的中心局(CO)基礎(chǔ)設(shè)施端。

    2002年
  • 關(guān)鍵字: FPGA  PON  無(wú)源光網(wǎng)絡(luò)    

SDH中E1接口數(shù)字分接復(fù)用器的VHDL設(shè)計(jì)及FPGA實(shí)現(xiàn)

  • 摘要:介紹了SDH系統(tǒng)中的接口電路――數(shù)字分接復(fù)用器的VHDL設(shè)計(jì)及FPGA實(shí)現(xiàn)。該分接復(fù)用器電路用純數(shù)字同步方式實(shí)現(xiàn),可完成SDH系統(tǒng)接口電路中7路(可擴(kuò)展為N路)E1數(shù)據(jù)流的分接和復(fù)用。該設(shè)計(jì)顯示了用高級(jí)硬件描述語(yǔ)
  • 關(guān)鍵字: FPGA  VHDL  SDH  接口    

第4節(jié) 基于Xilinx FPGA的千兆以太網(wǎng)控制器的開發(fā)

  • 1.千兆以太網(wǎng)技術(shù)簡(jiǎn)介

    以太網(wǎng)技術(shù)是當(dāng)今應(yīng)用廣泛的網(wǎng)絡(luò)技術(shù),千兆以太網(wǎng)技術(shù)繼承了以往以太網(wǎng)技術(shù)的許多優(yōu)點(diǎn),同時(shí)又具有許多新的特性,例如傳輸介質(zhì)包括光纖和銅纜,使用8B/10B的編解碼方案,采用載波擴(kuò)展和分
  • 關(guān)鍵字: Xilinx  FPGA  千兆以太網(wǎng)  控制器    

FPGA控制DM9000A進(jìn)行以太網(wǎng)數(shù)據(jù)收發(fā)的Verilog實(shí)現(xiàn)

  • 本文為實(shí)現(xiàn)高速數(shù)據(jù)的實(shí)時(shí)遠(yuǎn)程傳輸處理,提出了采用FPGA直接控制DM9000A進(jìn)行以太網(wǎng)數(shù)據(jù)收發(fā)的設(shè)計(jì)思路,實(shí)現(xiàn)了一種低成本、低功耗和高速率的網(wǎng)絡(luò)傳輸功能,最高傳輸速率可達(dá)100Mbps。

    DM9000A簡(jiǎn)介

  • 關(guān)鍵字: Verilog  9000A  FPGA  9000    

基于FPGA的汽車油改氣電控系統(tǒng)的研究與設(shè)計(jì)

  • 介紹了一種基于FPGA的汽車油改氣電控系統(tǒng)的研究與設(shè)計(jì),采用自頂向下模塊化設(shè)計(jì), 依據(jù)功能將FPGA劃分成幾個(gè)模塊,詳細(xì)論述了各模塊的設(shè)計(jì)方法和控制流程,給出核心模塊的狀態(tài)流程圖及時(shí)序仿真波形。經(jīng)在MATLAB和Quartus II環(huán)境下仿真和實(shí)際電路驗(yàn)證,系統(tǒng)可以達(dá)到預(yù)期效果。
  • 關(guān)鍵字: FPGA  汽車  電控系統(tǒng)  油改氣    

基于NiosⅡ處理器的總線架構(gòu)的SD卡設(shè)計(jì)

  • 基于NiosⅡ處理器的總線架構(gòu)的SD卡設(shè)計(jì),SD存儲(chǔ)卡以其大容量和小尺寸的特點(diǎn),成為市面上各種嵌入式消費(fèi)產(chǎn)品最常見(jiàn)的存儲(chǔ)媒介,探討SD卡設(shè)備的設(shè)計(jì)具有廣泛的應(yīng)用價(jià)值。這里將結(jié)合NiosⅡ處理器的總線架構(gòu),分析SD卡的接口協(xié)議和驅(qū)動(dòng)程序設(shè)計(jì)方法,并給出SD卡
  • 關(guān)鍵字: SD  設(shè)計(jì)  架構(gòu)  總線  Nios  處理器  基于  

FPGA在短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng)中的應(yīng)用

  • FPGA在短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng)中的應(yīng)用,1.前言   短波發(fā)射主要用于各廣播電臺(tái)之間,各核潛艇之間的相互通信。發(fā)射機(jī)主要由電控邏輯裝置、過(guò)荷保護(hù)裝置、頻率預(yù)置和自動(dòng)調(diào)諧裝置等組成。為了保證發(fā)射機(jī)能工作在所需的頻率值,必須對(duì)高頻回路進(jìn)行精密調(diào)諧
  • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  調(diào)諧  自動(dòng)  短波  發(fā)射機(jī)  FPGA  

采用FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì)

  • 采用FPGA和以太網(wǎng)技術(shù)的X射線安檢設(shè)備控制器設(shè)計(jì),本文設(shè)計(jì)了基于FPGA的X射線安檢設(shè)備控制器,該控制器通過(guò)加載Thin TCP/IP接入以太網(wǎng),使得多臺(tái)PC共同對(duì)可疑物品的圖像數(shù)據(jù)進(jìn)行分析,進(jìn)而提高鑒別精度。  工作原理及控制要求  X射線安檢設(shè)備主要由X射線源、傳送
  • 關(guān)鍵字: 設(shè)備  控制器  設(shè)計(jì)  安檢  射線  FPGA  以太網(wǎng)  技術(shù)  采用  

基于FPGA的CCD驅(qū)動(dòng)設(shè)計(jì)

  • 以Atmel公司的面陣CCD-TH7888A圖像傳感器為例,在研究了CCD結(jié)構(gòu)和驅(qū)動(dòng)時(shí)序圖的基礎(chǔ)上提出基于FPGA的驅(qū)動(dòng)脈沖設(shè)計(jì)方法和硬件電路實(shí)現(xiàn)。使用VHDL語(yǔ)言對(duì)驅(qū)動(dòng)時(shí)序發(fā)生器進(jìn)行了硬件描述,并采用Quartus 5.O對(duì)設(shè)計(jì)的驅(qū)動(dòng)時(shí)序發(fā)生器進(jìn)行仿真。試驗(yàn)結(jié)果表明,涉及的驅(qū)動(dòng)電路可以滿足面陣CCD-TH7888A的各項(xiàng)驅(qū)動(dòng)要求。
  • 關(guān)鍵字: FPGA  CCD  驅(qū)動(dòng)設(shè)計(jì)    

FPGA易測(cè)試性分析

  • FPGA易測(cè)試性分析,現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)調(diào)試和檢驗(yàn)變
  • 關(guān)鍵字: 分析  測(cè)試  FPGA  

基于FPGA及DSP Builder的VGA接口設(shè)計(jì)

  • 基于FPGA及DSP Builder的VGA接口設(shè)計(jì),本文基于DSP Builder的VGA接口設(shè)計(jì)方法,對(duì)VGA接口時(shí)序和系統(tǒng)設(shè)計(jì)需求進(jìn)行了介紹,并在硬件平臺(tái)下實(shí)現(xiàn)一維與二維信號(hào)的顯示。

    VGA接口標(biāo)準(zhǔn)

    VGA顯像原理

    顯示器通過(guò)光柵掃描的方式,電子束在顯示屏幕上
  • 關(guān)鍵字: 接口  設(shè)計(jì)  VGA  Builder  FPGA  DSP  基于  

基于CPLD的壓電生物傳感器檢測(cè)電路設(shè)計(jì)

  • 介紹了一種基于復(fù)雜可編程邏輯器件(CPLD)的壓電生物傳感器檢測(cè)電路。該檢測(cè)電路以高性能CPLD(MAX7128)...
  • 關(guān)鍵字: FPGA  CPLD  生物傳感器  檢測(cè)電路  

基于SRAM工藝FPGA的保密性問(wèn)題

  • 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,由于可編程邏輯器件的卓越性能、靈活方便的可升級(jí)特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對(duì)FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監(jiān)視配置
  • 關(guān)鍵字: 保密性  問(wèn)題  FPGA  工藝  SRAM  基于  
共6484條 312/433 |‹ « 310 311 312 313 314 315 316 317 318 319 » ›|

fpga-nios介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473