首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

基于FPGA的電網實時數(shù)據(jù)采集與控制

  • 為了消除FFT頻譜泄漏和柵欄效應,提高諧波分析精度,文中給出了用高速A/D采集IPcore來實現(xiàn)電網數(shù)據(jù)實時采集的設計方法,同時采用數(shù)字鎖相倍頻同步方法進行了誤差修正。其中全數(shù)字鎖相倍頻電路和A/D采集控制電路均采用VHDL語言和可編程邏輯器件設計實現(xiàn),并用quartusII軟件進行了仿真。
  • 關鍵字: FPGA  電網實時  數(shù)據(jù)采集    

基于FPGA的高速串行交換模塊實現(xiàn)方法研究

  • 摘要:采用Xilinx公司的Virtex-5系列FPGA設計了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模...
  • 關鍵字: FPGA  RapidIO  PCIe  高速串行交換  

基于CPCI體系的高性能監(jiān)測測向處理平臺研究

  • 摘要:提出一種新的高速并行采樣技術架構以及基于可編程芯片技術和支持靈活配置的并行處理嵌入式硬件...
  • 關鍵字: CPCI  DSP  FPGA  Cyclone  

FPGA DCM時鐘管理單元簡介及原理

  • FPGA DCM時鐘管理單元簡介及原理,DCM概述
    DCM內部是DLL(Delay Lock Loop(?)結構,對時鐘偏移量的調節(jié)是通過長的延時線形成的。DCM的參數(shù)里有一個PHASESHIFT(相移),可以從0變到255。所以我們可以假設內部結構里從clkin到clk_1x之間應該有256根延
  • 關鍵字: 簡介  原理  單元  管理  DCM  時鐘  FPGA  

FPGA和單片機的串行通信接口設計

  • FPGA和單片機的串行通信接口設計,摘要:本文針對由FPGA構成的高速數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力弱的問題,提出FPGA與單片機實現(xiàn)數(shù)據(jù)串行通信的解決方案。在通信過程中完全遵守RS232協(xié)議,具有較強的通用性和推廣價值。1 前言
    現(xiàn)場可編程邏輯器件(F
  • 關鍵字: 接口  設計  通信  串行  單片機  FPGA  

如何在20分鐘內建立一個NIOS II開發(fā)環(huán)境

  • 如何在20分鐘內建立一個NIOS II開發(fā)環(huán)境,一、 軟件安裝
    1. 首先,安裝NIOS II 開發(fā)包。采用虛擬光驅軟件,如DAEMON 等將NIOS II V1.0 BUILD316E.ISO 文件映射到虛擬光驅上;
    點擊光驅圖標,會自動運行安裝程序

    選擇第一個選項,Install;
    選擇 Next
  • 關鍵字: II  開發(fā)  環(huán)境  NIOS  一個  分鐘  建立  如何  

FPGA設計的SPI自動發(fā)送模塊技術

  • FPGA設計的SPI自動發(fā)送模塊技術,一、摘要:
    SPI 接口應用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產生SPI 時序或是采用帶SPI 功能模塊的MCU。但隨著可編程邏輯技術的發(fā)展,人們往往需要自己設計簡單的SPI 發(fā)送模塊。本文介紹一種基于
  • 關鍵字: 模塊  技術  發(fā)送  自動  設計  SPI  FPGA  

NIOS開發(fā)結構基礎構思

  • 我們使用VHDL語言,根據(jù)FPGA管腳與數(shù)碼管和按鍵管腳的連接,通過一系列的語句控制管腳電平的高低,從而讓FPGA實現(xiàn)數(shù)碼管顯示功能。可見,對于比較簡單的功能實現(xiàn),可以像這個例子中那樣,直接控制最底層資源,甚至對
  • 關鍵字: NIOS  基礎    

一種基于FPGA的數(shù)字復接系統(tǒng)的設計與實現(xiàn)

基于FPGA及模擬電路的模擬信號波形的實現(xiàn)

  • 1引言波形發(fā)生器已經廣泛的應用在通信、控制、測量等各個領域,如鋸齒波、正弦波、方波等波形常用...
  • 關鍵字: FPGA  模擬電路  模擬波形  示波器  FLEX10  

基于Fution模數(shù)混合FPGA芯片的心電儀片上系統(tǒng)開發(fā)

  • 利用Actel公司的基于Flash構架的模數(shù)混合型Fusion系列FPGA芯片,設計了一款低功耗片上的心電監(jiān)護儀采集顯示系統(tǒng)。結合Fusion系列的FPGA芯片的各種資源,實現(xiàn)了心電采集預處理模塊、數(shù)據(jù)的處理和顯示模塊的系統(tǒng)集成,完整地形成了片上系統(tǒng)。
  • 關鍵字: 心電  系統(tǒng)  開發(fā)  芯片  FPGA  Fution  模數(shù)  混合  基于  數(shù)字信號  

一種基于Petri網的并行控制器的VHDL實現(xiàn)

  • 摘要:Petri網是離散事件系統(tǒng)建模的重要工具,本文使用硬件描述語言VHDL實現(xiàn)了基于Petri網的并行控制器...
  • 關鍵字: VHDL  FPGA  Petri  并行控制器  

FPGA電路設計: 如何應對電源相關問題的挑戰(zhàn)

  • 引言在設計可編程門陣列(FPGA)電路時,必須極端重視電源問題,從而使最終產品能在所有可能的條件下無...
  • 關鍵字: FPGA  電路設計  電源  

基于Fusion FPGA芯片的心電儀片上系統(tǒng)開發(fā)

  • 摘要:利用Actel公司的基于Flash構架的模數(shù)混合型Fusion系列FPGA芯片,設計了一款低功耗片上的心電監(jiān)護...
  • 關鍵字: FPGA  Fusion  Actel  低功耗  

基于Spartan-6 FPGA的SP605開發(fā)板解決文案

  • 基于Spartan-6 FPGA的SP605開發(fā)板解決文案,Spartan-6 FPGA是目標設計平臺,提供集成的軟件和硬件,有利于設計集中力量進行新產品創(chuàng)新. Spartan-6 FPGA包括LX 和LXT等13個系列, 邏輯單元從3,840 到147,443, 而功耗比以前的Spartan降低一半.Spartan-6采用45nm低功
  • 關鍵字: 解決  文案  開發(fā)  SP605  Spartan-6  FPGA  基于  
共6484條 320/433 |‹ « 318 319 320 321 322 323 324 325 326 327 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473