首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-nios

通過28-nm FPGA 解決100-GbE 線路卡設(shè)計(jì)挑戰(zhàn)

  • 各種標(biāo)準(zhǔn)組織逐步完成了傳送網(wǎng)、以太網(wǎng)和光接口的100G 標(biāo)準(zhǔn), FPGA 在100G 產(chǎn)品系統(tǒng)設(shè)計(jì)早期技術(shù)應(yīng)用中扮演了關(guān)鍵角色。由于帶寬需求越來越大,服務(wù)提供商為他們的下一代線路卡選擇了最新的40-GbE/100-GbE標(biāo)準(zhǔn)。Altera Stratix V FPGA在28-nm 技術(shù)節(jié)點(diǎn)提供具有增強(qiáng)100G PCS 功能的集成12.5-Gbps收發(fā)器,從而解決了帶寬問題。 詳情參見 http://share.eepw.com.cn/share/download/id/51953
  • 關(guān)鍵字: Stratix V FPGA  100G PCS  線路卡   

安富利電子元件推出Xilinx Virtex-6 FPGA DSP開發(fā)工具套件

  •   安富利公司旗下運(yùn)營(yíng)機(jī)構(gòu)安富利電子元件宣布推出Xilinx® Virtex®-6 FPGA DSP開發(fā)工具套件。這套件是為DSP設(shè)計(jì)而打造,是Xilinx目標(biāo)設(shè)計(jì)平臺(tái)(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE® Design Suite: System Edition 11.4,已開始接受訂購(gòu),價(jià)格為2995美元,開發(fā)人員可以通過它快速啟動(dòng)其設(shè)計(jì)。   無線、航空航天和國(guó)防、儀器和醫(yī)療成像設(shè)備以及其它計(jì)算密集型設(shè)
  • 關(guān)鍵字: 安富利  Virtex-6  FPGA  DSP  

基于FPGA技術(shù)的模擬雷達(dá)信號(hào)實(shí)現(xiàn)

  • 前言 FPGA(現(xiàn)場(chǎng)可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得
  • 關(guān)鍵字: FPGA  模擬  雷達(dá)信號(hào)    

Altera發(fā)布28-nm Stratix V FPGA系列

  • Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統(tǒng)功耗和成本 2010年4月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供1
  • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  

采用VC++程序的FPGA重配置設(shè)計(jì)方案

  • 采用VC++程序的FPGA重配置設(shè)計(jì)方案,采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場(chǎng)可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過重新下載存儲(chǔ)于存儲(chǔ)器的不同系統(tǒng)數(shù)據(jù),從而實(shí)現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
  • 關(guān)鍵字: 設(shè)計(jì)  方案  配置  FPGA  VC  程序  采用  

基于FPGA的∑-Δ D/A轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:數(shù)模轉(zhuǎn)換器可以將一個(gè)二進(jìn)制數(shù)字量轉(zhuǎn)換成與該數(shù)字量成正比的電壓值,可應(yīng)用于可編程電壓源、波形發(fā)生器等。本文采用數(shù)字化技術(shù),用FPGA實(shí)現(xiàn)了一個(gè)簡(jiǎn)單的一階8位∑-Δ 型DAC,只占用幾個(gè)CLB。FPGA的速度和柔性的
  • 關(guān)鍵字: FPGA  轉(zhuǎn)換器    

基于FPGA的絕對(duì)式編碼器通信接口設(shè)計(jì)

  • 0引言光電碼盤是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服...
  • 關(guān)鍵字: FPGA  RCN226  絕對(duì)式編碼器  通信接口  

拋棄細(xì)枝末節(jié),專注原型創(chuàng)意

  •   市場(chǎng)中很多憑借絕妙創(chuàng)意而大獲成功的電子產(chǎn)品或設(shè)備。獨(dú)特創(chuàng)意的核心是最終能夠使一款設(shè)備從其他設(shè)備中脫穎而出、在某種情況下甚至可定義一種全新的產(chǎn)品類型。   當(dāng)然,在市場(chǎng)中定義產(chǎn)品獨(dú)特性的因素還有很多,例如低成本、率先上市或者更優(yōu)異的性能等。但是,隨著同類設(shè)計(jì)方案迎頭趕上,這種獨(dú)特性很快就會(huì)消失殆盡。僅靠日后逐步改進(jìn)表現(xiàn)得更出色的小器件,無論當(dāng)下可提供何種優(yōu)勢(shì),也會(huì)很快被其它改進(jìn)得更好的同類競(jìng)爭(zhēng)產(chǎn)品所超越。   真正成功的訣竅是搶先開發(fā)出獨(dú)特的器件創(chuàng)意與概念,并將其轉(zhuǎn)變成可為用戶實(shí)現(xiàn)理想體驗(yàn)的功能器件
  • 關(guān)鍵字: altium  產(chǎn)品設(shè)計(jì)  FPGA  

基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn)

  • 基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn), 1、引言醫(yī)學(xué)超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進(jìn)入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號(hào),經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標(biāo)準(zhǔn)視頻信號(hào),
  • 關(guān)鍵字: FPGA  B超成像  系統(tǒng)  圖像采集    

基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

  • 0引言美國(guó)國(guó)家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu)...
  • 關(guān)鍵字: FPGA  A/D轉(zhuǎn)換  ADC08D1000  

強(qiáng)強(qiáng)聯(lián)合,i-IP(唐芯微電子)與高清H.264 IP聯(lián)姻

  •   如果說:“生意要從整合資源開始”,i-IP(唐芯微電子)正是抓住了這一點(diǎn),成立以來不斷強(qiáng)化自身FPGA平臺(tái)設(shè)計(jì)技術(shù)實(shí)力同時(shí),一直瞄準(zhǔn)產(chǎn)業(yè)鏈中各領(lǐng)域優(yōu)勢(shì)資源,尋找適合自身業(yè)務(wù)發(fā)展需要的優(yōu)質(zhì)產(chǎn)品和企業(yè),為滿足目標(biāo)客戶對(duì)基于FPGA硬件平臺(tái)與各類IP產(chǎn)品的需求,不斷聚集強(qiáng)勢(shì)資源,始終朝著“力爭(zhēng)成為FPGA產(chǎn)業(yè)頂尖服務(wù)提供商”的經(jīng)營(yíng)目標(biāo)邁進(jìn)。   此前,經(jīng)過大半年的相互了解、探索合作模式,與Jointwave(技微聯(lián)合)達(dá)成共同代理合作意向。 Jointw
  • 關(guān)鍵字: 唐芯微電子  FPGA  IP  

基于FPGA的高速FIFO電路設(shè)計(jì)

  • 給出異步FIFO電路在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,由FPGA生成獨(dú)立時(shí)鐘域的FIFO緩存器,采用FIFO的可編程設(shè)置參數(shù)啟動(dòng)數(shù)據(jù)傳輸,根據(jù)讀寫時(shí)鐘頻率異同的傳輸要求和FIFO的特性,采用一套控制電路,解決了可變速率數(shù)據(jù)緩存和固定時(shí)鐘傳輸?shù)膯栴}。
  • 關(guān)鍵字: FIFO  FPGA  時(shí)鐘  201004  

NIOS II的SOPC中存儲(chǔ)器型外設(shè)接口的設(shè)計(jì)

  • NIOS II的SOPC中存儲(chǔ)器型外設(shè)接口的設(shè)計(jì),0 引言

    隨著微電子設(shè)計(jì)技術(shù)與工藝的發(fā)展,數(shù)字集成電路由最初的電子管、晶體管逐步發(fā)展成專用集成電路(ASIC,Application Specific IntegratedCircuit),同時(shí)可編程邏輯器件也取得了長(zhǎng)足進(jìn)步。

    如今,可完成超
  • 關(guān)鍵字: 接口  設(shè)計(jì)  外設(shè)  存儲(chǔ)器  II  SOPC  NIOS  

FPGA上同步開關(guān)噪聲的分析

  • FPGA上同步開關(guān)噪聲的分析, 概述  隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個(gè)邏輯單元和1104個(gè)輸入輸出管腳。大量的輸出管腳在同一時(shí)刻
  • 關(guān)鍵字: 分析  噪聲  開關(guān)  同步  FPGA  

一種GPS定位替代系統(tǒng)的FPGA實(shí)現(xiàn)

  • 摘 要:本文在分析目前使用的GPS定位系統(tǒng)的基礎(chǔ)上,探討了一種替代系統(tǒng),系統(tǒng)通過接收不同城市廣播電臺(tái)的發(fā)出的報(bào)時(shí)信號(hào),算出這些地方距離定位設(shè)備所在地的距離,進(jìn)而確定本地的確切地理位置,設(shè)計(jì)了系統(tǒng)的FPGA實(shí)現(xiàn)
  • 關(guān)鍵字: FPGA  GPS  定位  系統(tǒng)    
共6484條 326/433 |‹ « 324 325 326 327 328 329 330 331 332 333 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473