fpga-nios 文章 進(jìn)入fpga-nios技術(shù)社區(qū)
基于FPGA的航空總線協(xié)議接口設(shè)計
- MIL-STD-1553B是一種應(yīng)用廣泛的航空總線協(xié)議,針對總線協(xié)議控制器基本依賴于進(jìn)口專用器件現(xiàn)狀,提出了以Xilinx公司Virtex-II Pro FPGA為核心實(shí)現(xiàn)航空總線協(xié)議接口的系統(tǒng)設(shè)計方案。采用SoPC技術(shù),將PowerPC 405硬核處理器與總線接口邏輯集成在一片F(xiàn)PGA上,從而使系統(tǒng)集成度高、擴(kuò)展性強(qiáng)。通過測試表明,系統(tǒng)工作穩(wěn)定可靠.滿足1553B總線協(xié)議標(biāo)準(zhǔn)。
- 關(guān)鍵字: FPGA 航空 總線協(xié)議 接口設(shè)計
FPGA在激光測速靶中的應(yīng)用
- 0 引言
彈丸飛行速度的測量是武器系統(tǒng)各種運(yùn)動參數(shù)中一項(xiàng)至關(guān)重要的內(nèi)容,它是衡量火炮特性、彈藥特性和彈道特性的一個重要指標(biāo)。在眾多的彈丸速度測量系統(tǒng)中,激光光幕區(qū)截測速靶以其精度高而獨(dú)具優(yōu)勢。但采用 - 關(guān)鍵字: FPGA 激光測速 中的應(yīng)用
Chirp函數(shù)的Nios Ⅱ嵌入式實(shí)現(xiàn)
- Chirp函數(shù)的Nios Ⅱ嵌入式實(shí)現(xiàn),摘 要:首先分析Chirp函數(shù)在頻域上的一般特性,提出利用FPGA的嵌入式軟核NiosⅡ處理器在嵌入式操作系統(tǒng)μC/OS-Ⅱ上實(shí)現(xiàn)Chirp的方法,即通過NiosⅡ處理器根據(jù)Chirp函數(shù)在頻域上頻率的跳變情況實(shí)時改變輸出DDS(直接數(shù)
- 關(guān)鍵字: 實(shí)現(xiàn) 嵌入式 Nios 函數(shù) Chirp
20×18位符號定點(diǎn)乘法器的FPGA實(shí)現(xiàn)
- 摘要:在數(shù)字信號處理中經(jīng)常需要進(jìn)行乘法運(yùn)算,乘法器的設(shè)計對整個器件的性能有很大的影響,在此介紹20×18比特定點(diǎn)陣列乘法器的設(shè)計。采用基4-Booth算法和4-2壓縮的方案,并采用先進(jìn)的集成電路工藝,使用SMIC O.18
- 關(guān)鍵字: FPGA 符號 定點(diǎn)乘法器
NI推出配備Xilinx FPGA技術(shù)的數(shù)字硬件
- 美國國家儀器有限公司(National Instruments,簡稱NI)近日宣布推出新款電子學(xué)習(xí)設(shè)備,為高中、大學(xué)和職業(yè)學(xué)校的學(xué)生提供數(shù)字邏輯和FPGA技術(shù)方面的實(shí)際動手經(jīng)驗(yàn)。 NI教學(xué)實(shí)驗(yàn)室虛擬儀器套件(NI ELVIS) II和NI ELVIS II+教育設(shè)計與原型平臺,集成了NI FPGA數(shù)字電路板,從而將模擬和數(shù)字設(shè)計教學(xué)集成到一個高性價比、易于使用的平臺中。如果將該FPGA數(shù)字電路板與NI ELVIS結(jié)合在一起,那么教授模擬電子和數(shù)字電子概念時,就不再需要各種獨(dú)立臺式儀器,從而節(jié)省了教學(xué)的
- 關(guān)鍵字: NI FPGA 數(shù)字邏輯
賽靈思CEO:可編程技術(shù)成為企業(yè)創(chuàng)新關(guān)鍵平臺
- 時 間:2009年5月20日 地 點(diǎn):北京東方君悅大酒店 人 物:賽靈思公司 總裁兼首席執(zhí)行官 Moshe Gavrielov 中國電子報社總編輯 劉東 半導(dǎo)體產(chǎn)業(yè)將在明年回暖 劉東:從去年下半年開始,受產(chǎn)業(yè)周期性變化特別是國際金融危機(jī)的影響,全球半導(dǎo)體產(chǎn)業(yè)的增速普遍下滑,企業(yè)紛紛調(diào)低了對市場和業(yè)績的預(yù)期。從一些半導(dǎo)體公司近期披露的信息來看,全球半導(dǎo)體市場已經(jīng)顯示出回暖的跡象,一些市場調(diào)研機(jī)構(gòu)也預(yù)測半導(dǎo)體產(chǎn)業(yè)將止跌回穩(wěn)。你認(rèn)為全球半導(dǎo)體產(chǎn)業(yè)何時才能真正回暖?賽靈思今年在市
- 關(guān)鍵字: 賽靈思 FPGA DSP
利用FPGA簡化3GPP-LTE基帶開發(fā)
- 基帶處理信號通道是設(shè)計人員面臨的最大挑戰(zhàn),但同時,它也為實(shí)現(xiàn)基站收發(fā)信臺的創(chuàng)新提供了絕佳機(jī)會。因此,目...
- 關(guān)鍵字: FPGA 3GPP-LTE基帶 LogiCOREs
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473