fpga-nios 文章 進入fpga-nios技術社區(qū)
CDMA2000基帶信號發(fā)生器的FPGA+DSP實現(xiàn)
- 電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
- 關鍵字: CDMA2000 DSP 基帶信號發(fā)生器 FPGA
基于FPGA的多路數字量采集模塊設計
- 1 引言 測控系統(tǒng)常常需要處理所采集到的各種數字量信號。通常測控系統(tǒng)采用通用MCU完成系統(tǒng)任務。但當系統(tǒng)中采集信號量較多時,僅依靠MCU則難以完成系統(tǒng)任務。針對這一問題,提出一種基于FPGA技術的多路數字量采集模塊。利用FPGA的I/O端口數多且可編程設置的特點,配以VHDL編寫的FPGA內部邏輯,實現(xiàn)采集多路數字量信號。 2 模塊設計方案 2.1 功能要求 該數字量采集模塊主要功能是采集輸入的36路數字及脈沖信號,并將編幀后的信號數據上傳給上位機,上位機經解包處理后顯示信號相
- 關鍵字: FPGA 數字量采集 測控 USB單片機 MCU FIFO
DSP和FPGA在大尺寸激光數控加工系統(tǒng)中的運用
- 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機每次運動前、后設置加、減速區(qū),但這會使加工數據總量成倍增加。除此之外,龐大的數據計算量也需要一個專門的高性能處理器來實現(xiàn)。 FPGA(現(xiàn)場可編程門陣列)在并行信號處理方面具有極大的優(yōu)勢。本系統(tǒng)采用FPGA作為加工數據的執(zhí)行器件。這種解決方案突出的特點是讓運動控制的處理部分以獨立的、硬件性方式展開,增加系統(tǒng)的性能和可靠性,
- 關鍵字: DSP FPGA 數控加工 激光加工
基于FPGA的迭代層析重建中的小數處理方法
- 基于FPGA的迭代層析重建中的小數處理方法,發(fā)射光譜層析(EST)技術是一種不干擾原待測場分布的測量診斷技術,他在熱物理量測試、等離子體診斷等方面顯示出了極大的優(yōu)越性,尤其是在場分布測量方面,幾乎是其他方法不可替代的,是測量三維流場內部物理量分布的一種常用方法。
傳統(tǒng)的層析重建技術,通常是利用軟件編程在計算機上直接完成,這要花費很長的時間,無法滿足實時重建時對速度的要求,現(xiàn)在已有研究者開始著手研究在硬件(例如FPGA和DSP)上來實現(xiàn)層析重建技術,例如:在FPGA上實現(xiàn)ART算法。但 - 關鍵字: 處理 方法 小數 重建 FPGA 基于
基于FPGA的數字電視信號發(fā)生器的設計與實現(xiàn)
- 基于FPGA的數字電視信號發(fā)生器的設計與實現(xiàn),電視信號的數字化使得數字電視設備越來越受到廣大電子消費者的青睞,如何選擇自己理想的數字電視產品,也成了消費者關心的問題,評價、測試電視系統(tǒng)與設備運行的質量狀況成為廣播電視行業(yè)所關注的熱點。而數字電視信號發(fā)生器能提供可視的測試圖像信號,直觀、快捷的測試方法,因此,數字電視信號發(fā)生器成為目前電子設計的熱門研究課題,他在數字電視節(jié)目制作播出、科研、生產以及售后服務過程中起著不可或缺的作用。本文設計了一種基于FPGA的數字電視信號友生器,該信號發(fā)生器以一種單芯片多配置
- 關鍵字: 設計 實現(xiàn) 信號發(fā)生器 數字電視 FPGA 基于
基于FPGA設計航空電子系統(tǒng)
- 基于現(xiàn)場可編程門陣列 (FPGA) 核心的實施體現(xiàn)了先進的現(xiàn)代航空電子設計方法。 這項技術具有多種優(yōu)勢,如廢棄組件管理、降低設計風險、提高集成度、減小體積、降低功耗和提高故障平均間隔 時間(MTBF)等,吸引著用戶將原來的系統(tǒng)轉移到此項技術。MIL-STD-1553 的市場可能隨著這種趨勢而繁榮起來 ;事實上,某些客戶已經覺得這項技術的實施有點姍姍來遲。 MIL-STD-1553 核心帶來了多種好處,它代表著徹底告別了 ASIC 傳統(tǒng)。FPGA 中加入一項知識產權核心,就獲得了一種與眾不同
- 關鍵字: FPGA 航空電子 ASIC MIL-STD-1553
用PLD實現(xiàn)高可用性系統(tǒng)的熱插拔和加電順序保護
- 互聯(lián)網的繁榮和無線通訊及存儲行業(yè)的發(fā)展使得實時數據通訊量成指數級增長。數據通訊量的急劇增加使系統(tǒng)可用性顯得更加關鍵,因為系統(tǒng)即使停一秒鐘也意味著將產生巨大的影響,并將減少運營商的收入。為了使系統(tǒng)的宕機時間為零,可以將系統(tǒng)設計成可熱插拔的形式。熱插拔是指系統(tǒng)在正常運行時可以從背板上插入或取出電路板,而不會對主系統(tǒng)的正常工作產生影響。熱插拔也稱為熱切換(hot swap)或熱插入。 快速發(fā)展的半導體工藝技術使支持熱插拔的設計更趨復雜,因為工藝尺寸越來越小,IC的工作電壓也越來越低,而且不同的I/O標
- 關鍵字: PLD 熱插拔 加電順序保護 FPGA
XtremeData發(fā)售基于Altera Stratix III FPGA的Intel FSB模塊
- Altera公司宣布,開始提供基于FPGA/Intel? Xeon?處理器的前端總線(FSB)模塊。采用了多片Altera? Stratix? III FPGA,并且使用Intel QuickAssist技術,XtremeData XD2000i In-Socket加速器(ISA)展示了1066 MHz協(xié)處理解決方案。 ? XD2000i系列在目前市場上最小封裝中提供密度最大的Stratix III FPGA。模塊使用三片F(xiàn)PGA,一片用于基于Inte
- 關鍵字: FPGA XtremeData Intel FSB
基于短時能量和短時過零率的VAD算法及其FPGA實現(xiàn)
- 語音激活檢測VAD(Voice Activity Detection)是一種通過特定的判決準則判斷語音中出現(xiàn)的停頓和靜默間隔,檢測出有效語音部分的技術。運用這種技術可以在確保語音質量的前提下,對不同類別的語音段采用不同的比特數進行編碼,從而降低語音的編碼速率。由于在雙工移動通信系統(tǒng)中,一方只有35%的時間處于激活狀態(tài)[1],如何降低靜音期的編碼速率對于減少傳輸帶寬、功率以及容量具有積極的作用,因此VAD技術在語音通信領域具有重要的使用價值。隨著適合于變比特率語音編碼的CDMA和PRMA等多址技術的出現(xiàn)
- 關鍵字: FPGA VAD 短時能量 短時過零率 FIFO 濾波器
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473