首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-nios

Xilinx為低功耗Intel車載信息娛樂(lè)參考設(shè)計(jì)增加靈活的連接功能

  •   賽靈思公司(Xilinx, Inc.)宣布推出一款集成了賽靈思汽車(XA)現(xiàn)場(chǎng)可編程門陣列(FPGA)和知識(shí)產(chǎn)權(quán)(IP)的解決方案。這一集成解決方案包括在針對(duì)汽車音響本體(head unit)應(yīng)用的低功耗Intel車載信息娛樂(lè)(IVI)參考設(shè)計(jì)中。該參考設(shè)計(jì)結(jié)合了XA解決方案與Intel® Atom™ 處理器,為系統(tǒng)開(kāi)發(fā)人員在開(kāi)發(fā)開(kāi)放式汽車信息娛樂(lè)平臺(tái)時(shí)提供了更高級(jí)別的性能、可擴(kuò)展能力和靈活性。   與消費(fèi)者在家庭和辦公室中的需求一樣,車載數(shù)字信息訪問(wèn)和娛樂(lè)應(yīng)用的需求也在不斷增長(zhǎng)
  • 關(guān)鍵字: Xilinx  低功耗  Intel  車載信息娛樂(lè)  FPGA  

FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案

  • FPGA系統(tǒng)的供電要求和最新DC/DC穩(wěn)壓器解決方案,隨著FPGA制造工藝尺寸持續(xù)縮小、設(shè)計(jì)配置更加靈活,以及采用FPGA的系統(tǒng)的不斷發(fā)展,原來(lái)只采用微處理器和ASIC的應(yīng)用現(xiàn)在也可以用FPGA來(lái)實(shí)現(xiàn)了。最近FPGA供應(yīng)商推出的新型可編程器件進(jìn)一步縮小了FPGA和ASIC之間的性能差別。盡管這類器件的可配置性對(duì)設(shè)計(jì)工程師很有吸引力,但使用這些器件所涉及的復(fù)雜設(shè)計(jì)規(guī)則和接口協(xié)議,要求設(shè)計(jì)工程師經(jīng)過(guò)全面的培訓(xùn),并需要進(jìn)行參考設(shè)計(jì)評(píng)估、設(shè)計(jì)仿真和驗(yàn)證工作。另一方面,F(xiàn)PGA應(yīng)用中非常復(fù)雜的模擬設(shè)計(jì),例如用于內(nèi)核
  • 關(guān)鍵字: DC/DC  穩(wěn)壓器  解決方案  最新  要求  系統(tǒng)  供電  FPGA  

高效FPGA乘法器在無(wú)線基站中的使用

  •   基于WiMax及其派生標(biāo)準(zhǔn)的新興寬帶無(wú)線協(xié)議需要越來(lái)越高的吞吐量和數(shù)據(jù)速率。這些協(xié)議提出的快速芯片速率和數(shù)字射頻處理可以在使用FPGA方案的硬件上得到最佳的實(shí)現(xiàn)。   FPGA非常適合作為高性能、高性價(jià)比的解決方案來(lái)實(shí)現(xiàn)這些物理層協(xié)議中的數(shù)字功能,因?yàn)樗鼈儼ㄒ韵仑S富的資源:   1.DSP模塊,可以用來(lái)實(shí)現(xiàn)各種FIR濾波和FFT/IFFT操作所要求的乘法器和加法器/累加器功能;   2. SERDES收發(fā)器,可以支持無(wú)線前端與基帶數(shù)字板之間的CPRI和OBSAI接口;   3. 重要的FPG
  • 關(guān)鍵字: FPGA  乘法器  無(wú)線  基站  WiMax  DSP  IP核  

基于Modelsim FLI接口的FPGA仿真技術(shù)

  •   1、Modelsim 及 FLI接口介紹   Modelsim是 Model Technology(Mentor Graphics的子公司)的 HDL 硬件描述語(yǔ)言仿真軟件,可以實(shí)現(xiàn) VHDL, Verilog,以及 VHDL-Verilog 混合設(shè)計(jì)的仿真。除此之外,Modelsim還能夠與 C 語(yǔ)言一起實(shí)現(xiàn)對(duì) HDL 設(shè)計(jì)文件的協(xié)同仿真。同時(shí),相對(duì)于大多數(shù)的 HDL 仿真軟件來(lái)說(shuō),Modelsim 在仿真速度上也有明顯優(yōu)勢(shì)。這些特點(diǎn)使 Modelsim 越來(lái)越受到 EDA設(shè)計(jì)者、尤其是 FPGA
  • 關(guān)鍵字: FPGA  仿真  Modelsim  FLI  VHDL  

設(shè)計(jì)技術(shù)問(wèn)答:FPGA設(shè)計(jì)的安全性考量

用FPGA實(shí)現(xiàn)低成本實(shí)時(shí)深度感知

  • 引言   對(duì)于自主機(jī)器人導(dǎo)航和其它機(jī)器視覺(jué)應(yīng)用來(lái)說(shuō),實(shí)時(shí)深度感知是很關(guān)鍵的。目前通過(guò)立體圖像來(lái)計(jì)算深度的算法計(jì)算量很大,例如差異測(cè)繪,要占用CPU大量的時(shí)間,或者需要用昂貴的器件進(jìn)行實(shí)時(shí)操作。   針對(duì)立體攝像的深度感知,F(xiàn)PGA解決方案能使處理器的時(shí)間得到緩解,減少或除去器件的成本,例如MPU、DSP、激光器和昂貴的鏡頭。通過(guò)提供給機(jī)器人其環(huán)境中 的差異測(cè)繪,F(xiàn)PGA使機(jī)器人中的CPU專注于重要的高層任務(wù),例如建圖和定位。 差異測(cè)繪   加深度感知到機(jī)器人的常用技術(shù)是用兩個(gè)水平放置的
  • 關(guān)鍵字: 機(jī)器視覺(jué)  FPGA  深度感知  嵌入式  DSP  200806  

一種新型高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 介紹了一種基于USB2.0接口的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。該采集系統(tǒng)能夠?qū)⒗走_(dá)接收機(jī)送來(lái)的信號(hào)進(jìn)行高速的采集,然后通過(guò)USB接口,將采集到的數(shù)據(jù)送到計(jì)算機(jī),經(jīng)由上層軟件對(duì)數(shù)據(jù)進(jìn)行處理分析。
  • 關(guān)鍵字: USB2.0  FPGA  高速數(shù)據(jù)采集  雷達(dá)接收機(jī)  200806  

基于SOPC技術(shù)的醫(yī)用呼吸機(jī)主控系統(tǒng)設(shè)計(jì)

  • 摘要: 以Altera公司FPGA芯片為平臺(tái),利用SOPC技術(shù)和Nios II處理器設(shè)計(jì)并實(shí)現(xiàn)了醫(yī)用呼吸機(jī)的主控系統(tǒng)。 關(guān)鍵詞: 呼吸機(jī);SOPC;Nios II軟核處理器;壓力補(bǔ)償   呼吸機(jī)是可以代替人的呼吸功能或輔助人的呼吸功能的儀器。它適用于呼吸衰竭、甚至停止呼吸的病人做人工呼吸之用。它能幫助病人糾正缺氧和排出二氧化碳,是挽救某些危重病人生命的重要工具。   現(xiàn)有的呼吸機(jī)產(chǎn)品,其主控系統(tǒng)大多基于單片機(jī)來(lái)實(shí)現(xiàn),對(duì)于功能強(qiáng)一些的產(chǎn)品就需要使用高端單片機(jī),這樣使得系
  • 關(guān)鍵字: SOPC  Nios II  FPGA  呼吸機(jī)  壓力補(bǔ)償  200806  

FPGA+DSP實(shí)時(shí)三維圖像信息處理系統(tǒng)

  •   三維圖像信息處理一直是圖像視頻處理領(lǐng)域的熱點(diǎn)和難點(diǎn),目前國(guó)內(nèi)外成熟的三維信息處理系統(tǒng)不多,已有的系統(tǒng)主要依賴高性能通用PC完成圖像采集、預(yù)處理、重建、構(gòu)型等囊括底層和高層的處理工作。三維圖像處理數(shù)據(jù)量特別大、運(yùn)算復(fù)雜,單純依靠通用PC很難達(dá)到實(shí)時(shí)性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用。   本系統(tǒng)中,采用FPGA實(shí)現(xiàn)底層的信號(hào)預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對(duì)比較簡(jiǎn)單,可同時(shí)兼顧速度和靈活性。高層處理算法數(shù)據(jù)量較少、算法結(jié)構(gòu)復(fù)雜,可采用運(yùn)算速度快、尋址方式靈活、通信機(jī)制強(qiáng)大的
  • 關(guān)鍵字: FPGA  DSP  三維圖像信息處理  EVIP  PCI  

利用Virtex-5 FPGA實(shí)現(xiàn)最低功耗解決方案

  •   過(guò)渡至65納米工藝的FPGA具備采用更小尺寸工藝所帶來(lái)的優(yōu)勢(shì):低成本、高性能和更強(qiáng)的邏輯能力。盡管這些優(yōu)勢(shì)能夠?yàn)楦呒?jí)系統(tǒng)設(shè)計(jì)帶來(lái)激動(dòng)人心的機(jī)會(huì),但65納米工藝節(jié)點(diǎn)本身也帶來(lái)了新的挑戰(zhàn)。例如,在為產(chǎn)品選擇FPGA時(shí),功耗的考慮變得越來(lái)越重要。很可能下一代設(shè)計(jì)會(huì)需要在功耗預(yù)算不變(或更小)的情況下,集成更多的特性和實(shí)現(xiàn)更高的性能。   本文將分析功耗降低所帶來(lái)的益處,還將介紹Virtex-5器件中所采用的多種技術(shù)和結(jié)構(gòu)上的革新,它們能提供功耗最低的解決方案,并且不犧牲性能。   降低功耗的好處   
  • 關(guān)鍵字: FPGA  低功耗  Virtex-5  靜態(tài)功耗  動(dòng)態(tài)功耗  

飛思卡爾推出世界首款軟ColdFire32位內(nèi)核FPGA

  •   2008年6月9日,為了滿足高度定制化半導(dǎo)體解決方案的市場(chǎng)需求,飛思卡爾在Altera Cyclone III系列FPGA上推出32位V1 ColdFire內(nèi)核的首款現(xiàn)場(chǎng)可編程?hào)鸥耜嚵校‵PGA)。半導(dǎo)體知識(shí)產(chǎn)權(quán)(IP)許可專家IPextreme公司將通過(guò)其在線Core Store™市場(chǎng)免費(fèi)為Cyclone III客戶提供V1內(nèi)核許可。   V1 ColdFire內(nèi)核許可為那些不能通過(guò)標(biāo)準(zhǔn)嵌入式處理器和片上系統(tǒng)(SOC)器件解決其設(shè)計(jì)問(wèn)題的工程師提供一款靈活、經(jīng)濟(jì)高效的解決方案。
  • 關(guān)鍵字: 飛思卡爾  FPGA  內(nèi)核  Cyclone  

為什么嵌入式開(kāi)發(fā)人員要使用FPGA

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA    嵌入式系統(tǒng)  

Altera為SOPC Builder工具推出32位V1 ColdFire軟核

  •   為幫助系統(tǒng)級(jí)設(shè)計(jì)人員在FPGA軟核處理器上有更多的選擇,Altera公司(NASDAQ: ALTR)今天宣布,F(xiàn)reescale將為SOPC Builder工具推出32位V1 ColdFire軟核。為迅速方便的使用Altera® Cyclone® III FPGA建立系統(tǒng)級(jí)設(shè)計(jì),設(shè)計(jì)人員現(xiàn)在使用SOPC Builder工具時(shí),可以選擇Freescale®、ARM®或者Altera軟核處理器以及50多種其他的知識(shí)產(chǎn)權(quán)(IP)模塊。   SOPC Builder是獨(dú)特的A
  • 關(guān)鍵字: Altera  SOPC Builder  軟核  Freescale  FPGA  

在采用FPGA設(shè)計(jì)DSP系統(tǒng)中仿真的重要性

  • 仿真是所有系統(tǒng)成功開(kāi)發(fā)的基礎(chǔ)。通過(guò)在不同條件、參數(shù)值和輸入情況下對(duì)系統(tǒng)進(jìn)行高級(jí)行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問(wèn)題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問(wèn)題和編程問(wèn)題。通過(guò)在系統(tǒng)級(jí)工作,設(shè)計(jì)人員可以確定這一階段的問(wèn)題是來(lái)自設(shè)計(jì)缺陷,而不是編程問(wèn)題。此外,在信號(hào)處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯(cuò)誤診斷延遲”時(shí)間――從設(shè)計(jì)中出現(xiàn)錯(cuò)誤到發(fā)現(xiàn)錯(cuò)誤并分離錯(cuò)誤的時(shí)間。
  • 關(guān)鍵字: 真的  重要性  系統(tǒng)  DSP  FPGA  設(shè)計(jì)  采用  

全新片上可編程系統(tǒng)(SOPC)多參監(jiān)護(hù)儀專用主控板簡(jiǎn)介

  •   多參監(jiān)護(hù)儀主控板是多參監(jiān)護(hù)儀執(zhí)行信息處理的核心部件,主要解決臨床生理信息的傳輸、存儲(chǔ)、顯示、交換和信息數(shù)據(jù)的組合加工。特別是數(shù)字化醫(yī)院的發(fā)展,HIS、CIS 系統(tǒng)的建立和普遍使用,使得多參監(jiān)護(hù)儀不僅是一個(gè)生理參數(shù)的顯示和記錄終端,而且正成為醫(yī)療單位信息系統(tǒng)中必不可少的一個(gè)重要的臨床、生理信息平臺(tái)。它的許多技術(shù)指標(biāo)直接體現(xiàn)了多參監(jiān)護(hù)儀整機(jī)的重要技術(shù)性能指標(biāo)。在多參監(jiān)護(hù)儀市場(chǎng)競(jìng)爭(zhēng)日趨激烈的今天,選擇一款技術(shù)既先進(jìn),性能價(jià)格比又高的主控板,無(wú)疑可以大大提高它的市場(chǎng)競(jìng)爭(zhēng)力。   一、目前國(guó)內(nèi)多參監(jiān)護(hù)儀主控板
  • 關(guān)鍵字: SOPC  主控板  監(jiān)護(hù)儀  ARM  IP  FPGA  
共6484條 386/433 |‹ « 384 385 386 387 388 389 390 391 392 393 » ›|

fpga-nios介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473