EEPW首頁(yè) >>
主題列表 >>
fpga-nios
fpga-nios 文章 進(jìn)入fpga-nios技術(shù)社區(qū)
AD9857在DVB-T調(diào)制器系統(tǒng)中的應(yīng)用
- 歐洲提出的數(shù)字視頻地面廣播(DVB-T)采用編碼正交頻分復(fù)用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統(tǒng)可以有效提高頻譜利用率,在時(shí)間擴(kuò)散環(huán)境中盡可能抑制因多徑傳輸而產(chǎn)生的符號(hào)間干擾和碼間干擾。選擇DVB-T標(biāo)準(zhǔn)的國(guó)家除英國(guó)、法國(guó)、西班牙、瑞典等歐洲國(guó)家外,還有澳大利亞、新西蘭、新加坡、印度等國(guó)家和地區(qū)。 本文基于DVB-T標(biāo)準(zhǔn)設(shè)計(jì)并實(shí)現(xiàn)了一個(gè)COFDM調(diào)制器。設(shè)計(jì)中,使用了Alter
- 關(guān)鍵字: FPGA DVB-T COFDM 變頻器
FSL總線IP核及其在MicoBlaze系統(tǒng)中的應(yīng)用
- 引 言 隨著半導(dǎo)體制造工藝的發(fā)展,以FPGA(現(xiàn)場(chǎng)可編程門陣列)為代表的新一代可編程邏輯器件(PLD)的邏輯資源密度不斷增加,使得可編程技術(shù)很自然地就與系統(tǒng)芯片集成技術(shù)(SoC)的結(jié)合日益緊密,并逐步成為可配置平臺(tái)技術(shù)(configurable platform)的主流。 目前,各主要PLD廠商基于FPGA的可配置平臺(tái)雖然大都采用“微處理器十可編程邏輯”的架構(gòu),但在開發(fā)基于FPGA的嵌入式系統(tǒng)時(shí),卻采用了各自不同的方式來整合處理器系統(tǒng)與片上的其他邏輯資源(大多數(shù)以用
- 關(guān)鍵字: IP核 FSL MicoBlaze FPGA RISC OPB LMB
Altera Nios II嵌入式評(píng)估套件榮獲技術(shù)選擇獎(jiǎng)
- Altera公司(NASDAQ: ALTR)今天宣布,Cyclone III版Nios® II嵌入式評(píng)估套件獲得兩項(xiàng)2008年度技術(shù)選擇獎(jiǎng)——eg3.com的FPGA和工具類編輯選擇獎(jiǎng)和讀者選擇獎(jiǎng)。 技術(shù)選擇獎(jiǎng)授予創(chuàng)新技術(shù)以及通過實(shí)踐努力幫助工程師應(yīng)用這些新技術(shù)的公司。技術(shù)選擇獎(jiǎng)涉及到關(guān)鍵技術(shù)領(lǐng)域,包括虛擬化技術(shù)、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。 Nios II嵌入式評(píng)估套件是功能豐富的低成
- 關(guān)鍵字: Altera Nios FPGA
基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)
- 引言 PCB 光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電路選中PCB 板上待測(cè)試的兩點(diǎn),獲得兩點(diǎn)間電阻值對(duì)應(yīng)的電壓信號(hào),通過電壓比較電路,測(cè)試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對(duì)整個(gè)電路板的測(cè)試。 由于被測(cè)試的點(diǎn)數(shù)比較多, 一般測(cè)試機(jī)都在2048點(diǎn)以上,測(cè)試控制電路比較復(fù)雜,測(cè)試點(diǎn)的查找方法以及切換方法直接影響測(cè)試機(jī)的測(cè)試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計(jì)。 硬件控制系統(tǒng) 測(cè)試過程是在上位計(jì)算機(jī)的控制下,控
- 關(guān)鍵字: FPGA PCB 測(cè)試機(jī) 硬件電路
基于FPGA和RTOS的嵌入式碼流分析設(shè)計(jì)方案
- 針對(duì)傳統(tǒng)數(shù)字視頻廣播系統(tǒng)碼流分析儀價(jià)格昂貴、使用不方便的問題,本文提出一種性價(jià)比較好的補(bǔ)充設(shè)計(jì)方案,它以通用的FPGA和RTOS為基礎(chǔ)、基于嵌入式硬件平臺(tái)來實(shí)現(xiàn)碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項(xiàng)關(guān)鍵技術(shù)。 碼流分析儀可用作數(shù)字電視設(shè)備的調(diào)試工具,如檢測(cè)MPEG編碼器、復(fù)用器、調(diào)制解調(diào)器等設(shè)備的輸入輸出碼流是否符合MPEG-2/數(shù)字電視廣播(DVB)標(biāo)準(zhǔn)等。作為標(biāo)準(zhǔn)檢驗(yàn)設(shè)備,碼流分析儀是整個(gè)數(shù)字電視系統(tǒng)的不可缺少的重要設(shè)備。實(shí)際使用中的數(shù)字電視集成系統(tǒng)是一項(xiàng)龐大、復(fù)
- 關(guān)鍵字: 嵌入式 碼流分析 FPGA RTOS
用FPGA實(shí)現(xiàn)多路PWM輸出的接口設(shè)計(jì)與仿真
- 0 引言 在許多嵌入式系統(tǒng)的實(shí)際應(yīng)用中,需要擴(kuò)展FPGA(現(xiàn)場(chǎng)可編程門陣列)模塊,將CPU實(shí)現(xiàn)有困難或?qū)崿F(xiàn)效率低的部分用FPGA實(shí)現(xiàn),如數(shù)字信號(hào)處理、硬件數(shù)字濾波器、各種算法等,或者利用FPGA來擴(kuò)展I/O接口,如實(shí)現(xiàn)多路PWM(脈寬調(diào)制)輸出、實(shí)現(xiàn)PCI接口擴(kuò)展等。通過合理的系統(tǒng)軟硬件功能劃分,結(jié)合優(yōu)秀高效的FPGA設(shè)計(jì),整個(gè)嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。 在電機(jī)控制等許多應(yīng)用場(chǎng)合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形。本文用Altera公司FPGA產(chǎn)品開發(fā)工具Quar
- 關(guān)鍵字: FPGA 邏輯仿真 PWM
NI推出新型可自定義的I/O模塊
- 美國(guó)國(guó)家儀器有限公司(簡(jiǎn)稱NI)推出4種用于PXI平臺(tái)的新型R系列?I/O模塊,這些模塊都配備了高性能的Xilinx?Virtex?-5現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片。NI?PXI-7841R,?PXI-7842R,?PXI-7851R?和PXI-7852R模塊具有8個(gè)模擬輸入、8個(gè)模擬輸出和96個(gè)數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設(shè)備快3.5倍以上。這些新型模塊為工程師和科學(xué)家們提供了即時(shí)可用的硬件;不僅如此,這
- 關(guān)鍵字: NI I/O模塊 FPGA LabVIEW
基于Nios II的MRI脊柱圖像分割系統(tǒng)
- 一. 設(shè)計(jì)概述 1. 設(shè)計(jì)意圖 迅速發(fā)展的醫(yī)學(xué)影像技術(shù)不斷的推動(dòng)現(xiàn)代醫(yī)學(xué)進(jìn)步,CT、MRI、PET廣泛地應(yīng)用與臨床診斷分析,其作用已經(jīng)從人體組織器官解剖結(jié)構(gòu)的非侵入檢查和可視化,發(fā)展成一種用于手術(shù)計(jì)劃和仿真、手術(shù)導(dǎo)航、放療計(jì)劃和跟蹤病灶變化的基本工具,從醫(yī)學(xué)圖象中分割出解剖結(jié)構(gòu)并構(gòu)造出形狀地集合表達(dá)。 MR脊柱圖像分割的研究對(duì)于醫(yī)學(xué)圖象的計(jì)算機(jī)輔助識(shí)別及神經(jīng)病理學(xué)的臨床研究有著至關(guān)重要的作用。如果不能將脊椎準(zhǔn)確而清晰從圖像中分割和識(shí)別出來的話,那么計(jì)算機(jī)技術(shù)對(duì)于醫(yī)學(xué)臨床研究的價(jià)值是非常有
- 關(guān)鍵字: 醫(yī)學(xué)影像 圖像分割 磁共振成像 MRI Nios II Altera
基于FPGA的PCB測(cè)試機(jī)硬件電路設(shè)計(jì)
- 引言 PCB 光板測(cè)試機(jī)基本的測(cè)試原理是歐姆定律,其測(cè)試方法是將待測(cè)試點(diǎn)間加一定的測(cè)試電壓,用譯碼電路選中PCB 板上待測(cè)試的兩點(diǎn),獲得兩點(diǎn)間電阻值對(duì)應(yīng)的電壓信號(hào),通過電壓比較電路,測(cè)試出兩點(diǎn)間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實(shí)現(xiàn)對(duì)整個(gè)電路板的測(cè)試。 由于被測(cè)試的點(diǎn)數(shù)比較多, 一般測(cè)試機(jī)都在2048點(diǎn)以上,測(cè)試控制電路比較復(fù)雜,測(cè)試點(diǎn)的查找方法以及切換方法直接影響測(cè)試機(jī)的測(cè)試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計(jì)。 硬件控制系統(tǒng) 測(cè)試過程是在上位計(jì)算機(jī)的控制下
- 關(guān)鍵字: FPGA PCB 硬件電路 測(cè)試機(jī)
基于最佳接收的UART的設(shè)計(jì)與實(shí)現(xiàn)
- 在嵌入式系統(tǒng)設(shè)計(jì)中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實(shí)現(xiàn)系統(tǒng)控制信息或低速數(shù)據(jù)信息的傳輸,而UART所采用的奇偶校驗(yàn)方式不具備前向糾錯(cuò)能力,檢錯(cuò)能力也有限,所以在設(shè)計(jì)UART時(shí)要盡可能提高其抗干擾能力,以加強(qiáng)系統(tǒng)的可靠性。 1 基于最佳接收的UART 目前UART中的接收器多采用如圖1所示的設(shè)計(jì)。 同步模塊
- 關(guān)鍵字: UART 最佳接收 FPGA 同步模塊 邏輯優(yōu)化
FPGA競(jìng)爭(zhēng)好像在演戲(下)
- 你是否有過這樣的經(jīng)歷:見到一個(gè)人后,整個(gè)世界一下子明亮起來。所謂的“華堂升輝”、人們所說的“光彩照人”,連又聾又瞎的海倫?凱勒都說“點(diǎn)亮了我心中的明燈”。 如果你還沒有這樣的經(jīng)歷,建議你去接觸一下FPGA界的人士吧!在半導(dǎo)體業(yè)的星光大道上,F(xiàn)PGA行業(yè)絕對(duì)是個(gè)群星燦爛的領(lǐng)域。激發(fā)你獲得靈感。 筆者多年前去美國(guó)參加一個(gè)會(huì)議,整日浸泡在英語的海洋中,非常boring。因此當(dāng)采訪了A公司和Q公司的市場(chǎng)人員,深受震撼。他們都是高大健美,高高的鼻梁,深邃的眼睛,年齡三、四十,你隨便提
- 關(guān)鍵字: FPGA 半導(dǎo)體
FPGA競(jìng)爭(zhēng)好像在演戲(中)
- 辭職頻繁 一個(gè)月前,X公司的VP來京和記者朋友們親切交談、共進(jìn)午餐,大談X公司的發(fā)展前途,由于出差在外而沒有機(jī)會(huì)赴此盛宴的媒體人都十分惋惜??蓻]想到幾周后,他卻悄然辭職了。 兩年前,A公司負(fù)責(zé)中國(guó)業(yè)務(wù)的B總來京慷慨激昂地講演,展望FPGA美好的未來,回去后記者賣力地寫稿稱頌。但是令人費(fèi)解的是,幾個(gè)月后在處理另一篇邀請(qǐng)函時(shí),發(fā)現(xiàn)B總怎么成了另一家新公司的老總?打電話一問,才知道B君已辭職,自己創(chuàng)辦了這家公司。 “投敵叛變” 最令人難以理解的是,互相跳到競(jìng)爭(zhēng)
- 關(guān)鍵字: FPGA 半導(dǎo)體
NI推出4種用于PXI平臺(tái)的新型R系列I/O模塊
- 2008年5月,美國(guó)國(guó)家儀器有限公司(簡(jiǎn)稱NI)推出4種用于PXI平臺(tái)的新型R系列 I/O模塊,這些模塊都配備了高性能的Xilinx Virtex-5現(xiàn)場(chǎng)可編程門陣列(FPGA)芯片。NI PXI-7841R, PXI-7842R, PXI-7851R 和PXI-7852R模塊具有8個(gè)模擬輸入、8個(gè)模擬輸出和96個(gè)數(shù)字I/O通道,而且模擬輸入的速率比以前版本的R系列設(shè)備快3.5倍以上。這些新型模塊為工程師和科學(xué)家們提供了即時(shí)可用的硬件;不僅如此,這些硬件還可通過NI LabVIEW FPGA軟件進(jìn)行圖
- 關(guān)鍵字: NI I/O模塊 FPGA 嵌入式 設(shè)計(jì)
Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC
- ? 為幫助設(shè)計(jì)人員提高集成度,進(jìn)一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬邏輯門。Alte
- 關(guān)鍵字: Altera 40-nm FPGA ASIC
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473