fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
一種基于FPGA的SDRAM控制器設(shè)計
- 本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設(shè)計方法。通過設(shè)置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時序信號控制下,用多行連續(xù)的SDRAM存儲空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時鐘控制下,實現(xiàn)視頻數(shù)據(jù)實時的存儲和讀取。通過改變相關(guān)參數(shù),能對所有VESA分辨率視頻流進(jìn)行操作。具有通用性強、系統(tǒng)復(fù)雜度低、可靠性高、可擴展等特點。在某型號的機載大屏顯示器系統(tǒng)中,用該SDRAM控制器實現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗證了該控制器的實用性。 0引
- 關(guān)鍵字: FPGA SDRAM
一種基于FPGA實現(xiàn)高速異步FIFO的方案
- 現(xiàn)代集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴大。一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步 FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解決方案。使用異步FIFO可以在兩個不同時鐘系統(tǒng)之間快速而方便地傳輸實時數(shù)據(jù)。在網(wǎng)絡(luò)接口、圖像處理等方面,異步FIFO都得到廣泛的應(yīng)用。異步FIFO是一種先進(jìn)先出的電路,使用在數(shù)據(jù)接口部分,用來存儲、緩沖在兩個異步時鐘之間的數(shù)據(jù)傳輸。在異步電路中,由于時鐘之間周期和相位完全獨立,因而數(shù)據(jù)的丟失
- 關(guān)鍵字: FPGA FIFO
邁瑞醫(yī)療國際有限公司授予Altera最佳質(zhì)量獎,表彰其業(yè)界最好的FPGA技術(shù)、服務(wù)和支持
- 邁瑞醫(yī)療國際有限公司(NYSE: MR)是全球領(lǐng)先的醫(yī)療設(shè)備和解決方案供應(yīng)商、美國紐交所上市企業(yè),授予了Altera公司(NASDAQ: ALTR) 2013年度“最佳質(zhì)量獎”。邁瑞公司總部設(shè)在中國深圳,主要業(yè)務(wù)集中在生命信息與支持、體外診斷、數(shù)字超聲、醫(yī)學(xué)影像四大領(lǐng)域。邁瑞公司贊賞Altera及時交付先進(jìn)的高性價比可編程邏輯解決方案,一直能夠滿足其高質(zhì)量、可靠性和服務(wù)需求?! ∵@是過去八年中Altera第五次獲得邁瑞公司的獎項,雙方建立了相互信賴的合作關(guān)系,提高了產(chǎn)品質(zhì)量,支持客戶取得成功。邁瑞公司
- 關(guān)鍵字: Altera FPGA 醫(yī)療 邁瑞
基于FPGA的超聲電機驅(qū)動控制電路
- 摘要:針對直線超聲電機的特點,設(shè)計了一種以FPGA為核心、基于SOPC技術(shù)和NiosⅡ軟核處理器的新型超聲電機驅(qū)動控制器,以控制直線型超聲電機的速度和位移。該驅(qū)動控制器把CPU、DDS模塊以及光柵反饋計數(shù)模塊都集成在一片F(xiàn)PGA中,具有電子元件使用少,功耗低,易修改、易升級等特點,為超聲電機的各種運動平臺提供了一個良好的閉環(huán)控制系統(tǒng)。 超聲電機是一種新型微特電機,其工作原理是通過壓電材料的逆壓電效應(yīng),使定子在超聲頻段微幅振動,依靠摩擦將振動轉(zhuǎn)換成動子的旋轉(zhuǎn)(直線)運動。超聲電機具有體積小,重量輕、結(jié)構(gòu)緊
- 關(guān)鍵字: FPGA SOPC
Altera為下一代非易失FPGA提供早期使用軟件
- Altera公司(Nasdaq: ALTR)今天宣布,為Altera最新的10代FPGA和SoC系列產(chǎn)品之一——MAX? 10 FPGA,提供Quartus? II beta軟件和早期使用文檔。基于TSMC的55 nm嵌入式閃存工藝技術(shù),MAX 10 FPGA在小外形封裝、低成本和瞬時接通可編程邏輯器件中采用了先進(jìn)的工藝,是革命性的非易失FPGA。提供軟件支持和產(chǎn)品文檔,客戶可以馬上開始他們的MAX 10 FPGA設(shè)計?! ltera最近完成了首批MAX 10 FPGA投片,與TSMC合作將于201
- 關(guān)鍵字: Altera FPGA SoC
采用高性能SRAM提高DSP密集型應(yīng)用的性能
- 軍事與國防應(yīng)用極大地受益于數(shù)字信號處理器(DSP),其廣泛應(yīng)用于雷達(dá)、軟件無線電(SDR)、靈巧彈藥與目標(biāo)探測系統(tǒng)、電子戰(zhàn)應(yīng)用、飛機成像以及眾多其它應(yīng)用。DSP借助其完美架構(gòu)提供的精確處理能力可以顯著提高性能。關(guān)鍵DSP功能包括實時信號處理、超高吞吐量與可重編程功能。本文介紹了如何采用高性能四倍數(shù)據(jù)速率(QDR)SRAM而使整體DSP系統(tǒng)性能至少提高兩倍(與使用SDRAM的傳統(tǒng)方法相比)的方法?! ?shù)字信號處理 數(shù)字信號處理包含把信號轉(zhuǎn)換成數(shù)字形式后對其進(jìn)行處理的方法,如:雷達(dá)處理。雷達(dá)系統(tǒng)基本上是
- 關(guān)鍵字: DSP SDR FPGA
基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計
- 隨著嵌入式技術(shù)的飛速發(fā)展,對嵌入式系統(tǒng)的應(yīng)用需求也呈現(xiàn)出不斷增長的態(tài)勢,因此,嵌入式技術(shù)也相應(yīng)地取得了重要的進(jìn)展,系統(tǒng)設(shè)備不斷向高速化、集成化、低功耗的方向發(fā)展?,F(xiàn)場可編程門陣列FPGA經(jīng)過近20年的發(fā)展,到目前已成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。 FPGA具有單片機和DSP無法比擬的優(yōu)勢,相對于單片機和DSP工作需要依靠其上運行的軟件進(jìn)行,F(xiàn)PGA全部的控制邏輯是由延時更小的硬件來完成的。 通用串行總線(USB)是現(xiàn)代數(shù)據(jù)傳輸?shù)陌l(fā)展趨勢,是解決計算機與外設(shè)連接瓶頸的有效手段,USB2.O版本在原先的版本
- 關(guān)鍵字: FPGA FPGA
京微雅格推出國內(nèi)首款低功耗FPGA芯片CME-HR(黃河)系列
- 日前,京微雅格(北京)科技有限公司宣布適時推出了黃河系列CAP(可編程應(yīng)用平臺)HR系列,以迎合低功耗,小封裝及靈活的應(yīng)用場景需求。 據(jù)京微雅格產(chǎn)品市場總監(jiān)竇祥峰介紹,其產(chǎn)品特點如下: CME-HR系列低功耗FPGA采用40納米臺聯(lián)電低功耗工藝,靜態(tài)最低功耗可達(dá)35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm?! ≡撓盗挟a(chǎn)品主要面向手持類或其它移動便攜式終端與設(shè)備的相關(guān)應(yīng)用領(lǐng)域,該領(lǐng)域要求具備遠(yuǎn)程升級、動態(tài)配置和功耗管理等功能,滿足LTE及未來的5G智能手機、便攜式智能終端(Tablet
- 關(guān)鍵字: 京微雅格 CAP FPGA
一種基于DSP與FPGA的高速通信接口設(shè)計方案
- 在雷達(dá)信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應(yīng)用于復(fù)雜的信號處理領(lǐng)域。同時在這類實時處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實時通信至關(guān)重要。 TigerSHARC系列DSP芯片與外部進(jìn)行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈
- 關(guān)鍵字: DSP FPGA
基于FPGA的自適應(yīng)均衡器算法實現(xiàn)
- 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機的性能。為了適應(yīng)寬帶數(shù)字接收機的高速率特點,本文闡述了自適應(yīng)均衡器的原理并對其進(jìn)行改進(jìn)。最后使用FPGA芯片和Verilog HDL設(shè)計實現(xiàn)了自適應(yīng)均衡器并仿真驗證了新方法的有效性。 信道均衡技術(shù)(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時延帶來的碼間串?dāng)_(ISI)問題。其原理是對信道或整個傳輸系統(tǒng)特性進(jìn)行
- 關(guān)鍵字: FPGA LMS
在云端,還好嗎?
- 十四個月之前,我參加了一次Plunify的媒體沙龍活動,寫了一篇名為《云時代才剛剛開始》的文章,談了一點我對把芯片設(shè)計結(jié)合云計算和對Plunify這家創(chuàng)業(yè)公司的看法。那時候,Plunify主推的業(yè)務(wù)是租用亞馬遜的服務(wù)器資源,搭建一個FPGA開發(fā)的云端平臺,讓設(shè)計公司可以把設(shè)計方案上傳到云端來仿真,以節(jié)省大量的時間,同時也避開了自建云的昂貴成本。 一年過去了,我終于又有機會和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
- 關(guān)鍵字: Plunify 云端 FPGA InTime
逐夢十年賽靈思
- 時間都去哪了?當(dāng)公司全球上下熱烈慶祝成立30周年的時候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強大吸引力和提供給大家的實現(xiàn)夢想的舞臺。 賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學(xué)朋友都已經(jīng)換了多家公司,也有很多在高校都成了學(xué)術(shù)帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動一動。 我清楚我的執(zhí)著和堅守來源于公司人性化和平等的
- 關(guān)鍵字: 賽靈思 FPGA PAE
基于VHDL和QuartusⅡ的數(shù)字電子鐘設(shè)計與實現(xiàn)
- 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計方案。該方案采用VHDL設(shè)計底層模塊,采用電路原理圖設(shè)計頂層系統(tǒng)。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設(shè)計、編譯和仿真,并在FPGA硬件實驗箱上進(jìn)行測試。測試結(jié)果表明該設(shè)計方案切實可行。 EDA(Electronic Design Automation)又名電子設(shè)計自動化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷?,如FPGA,為設(shè)計載體,以硬件描述語言,如VHDL,為
- 關(guān)鍵字: FPGA QuartusⅡ
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473