首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-pwm

基于TDI-CCD的成像FPGA系統(tǒng)軟件設(shè)計應(yīng)用

  • 摘要:為建立高速、高效、合理的CCD成像軟件系統(tǒng),設(shè)計TDI-CCD成像系統(tǒng)自頂向下的軟件設(shè)計結(jié)構(gòu)和模塊化設(shè)計方法,實現(xiàn)成像系統(tǒng)FPGA軟件解耦合,給出整體軟件設(shè)計結(jié)構(gòu)及其性能分析;在系統(tǒng)調(diào)試階段運行良好。實際運行
  • 關(guān)鍵字: TDI-CCD  FPGA  成像  系統(tǒng)    

一種基于SoPC的FPGA在線測試方法

  • 摘要:針對Altera公司現(xiàn)有FPGA在線測試方法無法適應(yīng)大批量測試/激勵數(shù)據(jù)自動傳輸?shù)那闆r,論文提出了一種基于SoPC的FPGA在線測試方法,該方法采用Nios II控制數(shù)據(jù)傳輸過程、DMA協(xié)助數(shù)據(jù)傳輸、FIFO作為數(shù)據(jù)暫存,采用
  • 關(guān)鍵字: SoPC  FPGA  在線測試  方法    

高階FIR濾波器的計算機設(shè)計與FPGA實現(xiàn)

  • 摘要:根據(jù)有限沖擊響應(yīng)(FIR)數(shù)字濾波器的原理,綜合運用Matlab和FPGA的QuartusⅡ兩大計算機軟件,提出了一種利用QuartusⅡ中參數(shù)化宏功能模塊(LPM)的FIR濾波器設(shè)計方法。首先利用Matlab設(shè)計濾波器系數(shù),再利用Quart
  • 關(guān)鍵字: FPGA  FIR  濾波器  計算機    

嵌入式工程師為何要選用FPGA

  • 在一個領(lǐng)域中,如果唯一不變的是變化,那么不需要對電子技術(shù)和設(shè)計方法的發(fā)展變化做多少回顧,就能見證到變化是如...
  • 關(guān)鍵字: 嵌入式  FPGA  

基于FPGA的誘發(fā)電位儀完整系統(tǒng)設(shè)計

  • 摘要:設(shè)計了基于FPGA的誘發(fā)電位儀完整系統(tǒng)。首先給出了整個誘發(fā)電位儀的總體設(shè)計,討論了FPGA作為主芯片的各模...
  • 關(guān)鍵字: FPGA  誘發(fā)電位儀  

面向?qū)ΨQ多核體系結(jié)構(gòu)的FPGA仿真模型

  • 本文提出了一種面向?qū)ΨQ體系結(jié)構(gòu)的FPGA仿真模型,該模型的核心設(shè)計思想是:分時復(fù)用仿真系統(tǒng)中的一個單元來仿真...
  • 關(guān)鍵字: 對稱多核  FPGA  仿真模型  

利用FPGA實現(xiàn)用戶自定義測量控制系統(tǒng)

  • NILabVIEW是一個開放而靈活的開發(fā)環(huán)境,能夠與多種工業(yè)硬件無縫連接,將基于配置的開發(fā)方式和編程語言緊密結(jié)...
  • 關(guān)鍵字: FPGA  測量控制  

Stratix系列FPGA電源方案設(shè)計分析

  • Stratix系列FPGA是Altera公司推出的面向高帶寬系統(tǒng)的可編程邏輯器件。Stratix器件具備強大的內(nèi)核性能、存儲...
  • 關(guān)鍵字: Stratix  FPGA  電源  

賽靈思Verilog(FPGA/CPLD)設(shè)計小技巧

  • 以下是一個在設(shè)計中常犯的錯誤列表這些錯誤常使得你的設(shè)計不可靠或速度較慢為了提高你的設(shè)計性能和提高速度...
  • 關(guān)鍵字: FPGA  賽靈思  Verilog  CPLD  

FPGA電路動態(tài)老化技術(shù)研究

  • 1引言FPGA是現(xiàn)場可編程門陣列(FieldProgrammingGateArray)的縮寫,用戶可以編寫程序?qū)PGA內(nèi)部的邏輯...
  • 關(guān)鍵字: FPGA  XQV100  Virtex  老化  xilinx  

高速FPGA的PCB設(shè)計技術(shù)

  • 如果高速PCB設(shè)計能夠像連接原理圖節(jié)點那樣簡單,以及像在計算機顯示器上所看到的那樣優(yōu)美的話,那將是一件多么...
  • 關(guān)鍵字: FPGA  PCB  

基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源

  • 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和帶寬...
  • 關(guān)鍵字: FPGA  頻率合成器  ADF4360-4  GPS信號源  

FPGA實現(xiàn)UART和MCU一體化設(shè)計

  • 摘要:現(xiàn)代數(shù)字電子系統(tǒng)設(shè)計正在朝著新的方向發(fā)展,即利用FPGA技術(shù)進行系境設(shè)計。介紹了一種利用FPGA來實現(xiàn)通用串行異步收發(fā)器(UA-RT)和控制通信的MCU的數(shù)字系統(tǒng),底層設(shè)計模塊采用VHDL硬件描述語言實現(xiàn),并進行了仿
  • 關(guān)鍵字: FPGA  UART  MCU    

基于FPGA的8PSK軟解調(diào)的研究與實現(xiàn)

  • 摘 要:先分析了8PSK 的軟解調(diào)原理,針對最優(yōu)的對數(shù)似然比(LLR)運算復(fù)雜度較高的特點,選用了相對簡化的最大值(MAX)算法作為可編程邏輯門陣列(FGPA)硬件平臺實現(xiàn)方案。隨后,通過QUARTUS II 仿真平臺對8P
  • 關(guān)鍵字: FPGA  8PSK  軟解調(diào)    

基于FPGA的激光筆輔助教學(xué)系統(tǒng)設(shè)計與實現(xiàn)

  • 摘要:為了實現(xiàn)激光筆與大屏幕的互動,基于常用的OV9650攝像頭模塊和315 MHz無線收發(fā)模塊,采用了一種FPGA架構(gòu)實現(xiàn)激光筆與大屏幕互動的設(shè)計方案。OV9650攝像頭模塊的采集信號由FPGA進行緩存和處理,由它計算出激光點
  • 關(guān)鍵字: FPGA  激光筆  輔助  教學(xué)系統(tǒng)    
共7210條 315/481 |‹ « 313 314 315 316 317 318 319 320 321 322 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473