首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-pwm

基于DC/DC軟開關(guān)技術(shù)的充電機(jī)在鐵路輔助電源系統(tǒng)中的應(yīng)用

  •   引言   現(xiàn)代電力電子朝著小型化、輕量化方向發(fā)展,對(duì)效率和電磁兼容也有了更高的要求。隨著電力電子裝置的高頻化的發(fā)展趨勢(shì),濾波器、變壓器體積和重量減小,電力電子裝置小型化、輕量化。但同時(shí)導(dǎo)致開關(guān)損耗增加,電磁干擾增大。而基于軟開關(guān)技術(shù)的諧振變換器正是適應(yīng)這樣的趨勢(shì)而發(fā)展起來的,它可以降低開關(guān)損耗和開關(guān)噪聲,進(jìn)一步提高開關(guān)頻率。   將諧振變換器與PWM技術(shù)結(jié)合起來構(gòu)成軟開關(guān)PWM的控制方法,集諧振變換器與PWM控制的優(yōu)點(diǎn)于一體,既能實(shí)現(xiàn)功率開關(guān)管的軟開關(guān),又能實(shí)現(xiàn)恒頻控制,是當(dāng)今電力電子技術(shù)發(fā)展的方
  • 關(guān)鍵字: PWM  

Intersil:北京IIC展風(fēng)采

  • ??? 早春三月的北京,尚有一絲涼意。而在中國(guó)國(guó)際貿(mào)易中心舉行的第十三屆國(guó)際集成電路研討會(huì)暨展覽會(huì)(IIC)卻進(jìn)行得如火如荼,一派熱鬧景象。 ??? 雖然IIC北京站的參展商不及參加深圳站和上海站的展商多,但這也恰恰使幾家實(shí)力雄厚的參展廠商突顯出來。Intersil就是這樣一家在模擬/電源領(lǐng)域很有實(shí)力的公司。《電子產(chǎn)品世界》記者一進(jìn)國(guó)際貿(mào)易中心展廳大門,就看到了Intersil漂亮醒目的特裝展臺(tái)吸引了很多專業(yè)觀眾駐足。觀眾們有的在與Inters
  • 關(guān)鍵字: Intersil  模擬  電源  PWM  

面向FPGA的ESL工具

  •   邏輯設(shè)計(jì)領(lǐng)域正發(fā)生著根本變化,新一代設(shè)計(jì)工具能夠幫助軟件開發(fā)者將其算法表達(dá)直接轉(zhuǎn)換成硬件,而無需學(xué)習(xí)傳統(tǒng)的硬件設(shè)計(jì)技術(shù)。這些工具及相關(guān)設(shè)計(jì)方法學(xué)一起被歸類為電子系統(tǒng)級(jí) (ESL) 設(shè)計(jì),廣義上指從比目前主流的寄存器傳輸級(jí) (RTL) 更高的抽象級(jí)別上開始的系統(tǒng)設(shè)計(jì)與驗(yàn)證方法學(xué)。與硬件語言如 Verilog 和 VHDL比起來,ESL 設(shè)計(jì)語言在語法和語義上與流行的 ANSI C 比較接近。   ESL 與 FPGA 的關(guān)系   ESL 工具已經(jīng)存在了一段時(shí)間,而許多人覺得這些工具主要專注于 ASI
  • 關(guān)鍵字: FPGA  ESL  

寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)及基于FPGA的實(shí)現(xiàn)

  • 本文簡(jiǎn)要介紹了在FPGA中實(shí)現(xiàn)全數(shù)字鎖相環(huán)(DPLL)的原理與方法,以解決在同步串行數(shù)據(jù)通信時(shí)的同步時(shí)鐘不穩(wěn)定時(shí)的快速恢復(fù)問題; 并重點(diǎn)介紹了采用可控模數(shù)分頻器實(shí)現(xiàn)的數(shù)字鎖相環(huán)中寬頻帶捕獲的方法與實(shí)現(xiàn)過程。
  • 關(guān)鍵字: DPLL  FPGA  數(shù)字環(huán)路濾波器  時(shí)鐘恢復(fù)  寬頻帶  

將DSP設(shè)計(jì)擴(kuò)展為異構(gòu)硬件平臺(tái)

  •   您可以在自動(dòng)流程中將一個(gè) FPGA 協(xié)處理器添加到 DSP 系統(tǒng)中。   視頻、影像和電信市場(chǎng)的標(biāo)準(zhǔn)推動(dòng)了異構(gòu)可重配置 DSP 硬件平臺(tái)的使用。就本文而言,這些平臺(tái)包括 DSP 處理器和 FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設(shè)計(jì)中的重大難題,但仍不失產(chǎn)品差異化所需的足夠的可定制性。   據(jù)市場(chǎng)研究公司 Forward Concepts 于 2005 年發(fā)表的一則調(diào)查報(bào)告(圖 1)稱,選擇處理器和 FPGA 的主要標(biāo)準(zhǔn)不是器件本身,而是開發(fā)它們的工具。這一概念對(duì)于包含 FPG
  • 關(guān)鍵字: FPGA DSP   

AC-Link數(shù)字音頻VHDL編/解碼的FPGA設(shè)計(jì)

  •   引言   數(shù)字音頻處理是指為真實(shí)再現(xiàn)聲音的逼真效果而對(duì)音頻進(jìn)行的編解碼處理技術(shù),它是寬帶網(wǎng)絡(luò)多媒體、移動(dòng)多媒體通信的關(guān)鍵技術(shù).Audio Codec′97(音頻數(shù)字信號(hào)編/解碼器)是其中一種用于聲音錄放的技術(shù)標(biāo)準(zhǔn),簡(jiǎn)稱AC′97. AC′97采用雙集成結(jié)構(gòu),即Digital Controller(數(shù)字信號(hào)控制器)和Audio Codec(音頻編解碼),使模/數(shù)轉(zhuǎn)換器ADC和數(shù)?模轉(zhuǎn)換器DAC轉(zhuǎn)換模塊獨(dú)立,盡可能降低EMI(電磁干擾)的影響。   利用FPGA,可
  • 關(guān)鍵字: FPGA VHDL  

AC-Link數(shù)字音頻VHDL編/解碼的FPGA設(shè)計(jì)

  • ?????? 提出一種利用FPGA實(shí)現(xiàn)AC-Link數(shù)字音頻處理的設(shè)計(jì)方案.AC-Link音頻編解碼系統(tǒng)以VHDL模塊進(jìn)行設(shè)計(jì),經(jīng)過波形仿真和結(jié)果驗(yàn)證后,將程序下載到FPGA中實(shí)現(xiàn)1這種設(shè)計(jì)方法可以縮短設(shè)計(jì)周期,提高設(shè)計(jì)的可靠性和效率。    ??????? 引言 ??????? 數(shù)字音頻處理是指為真
  • 關(guān)鍵字: AC-Link VHDL FPGA   

FPGA在語音存儲(chǔ)與回放系統(tǒng)中的應(yīng)用

  •   1 引言   隨著數(shù)字信號(hào)處理器、超大規(guī)模集成電路的高速發(fā)展,語音記錄技術(shù)已從模擬錄音階段過渡到數(shù)字錄音階段。在數(shù)字化錄音技術(shù)中,壓縮后的語音數(shù)據(jù)有些存儲(chǔ)在硬盤中,有些存儲(chǔ)在帶有掉電保護(hù)功能的RAM或FLASH存儲(chǔ)器中。筆者介紹的語音存儲(chǔ)與回放系統(tǒng),未使用專用的語音處理芯片,不需要擴(kuò)展接口電路,只利用FPGA作為核心控制器,就能完成語音信號(hào)的數(shù)字化處理,即實(shí)現(xiàn)語音的存儲(chǔ)與回放。   2 系統(tǒng)總體結(jié)構(gòu)   數(shù)字化語音存儲(chǔ)與回放系統(tǒng)的基本工作原理是將模擬語音信號(hào)通過模數(shù)轉(zhuǎn)換器(A/D)轉(zhuǎn)換成數(shù)字信號(hào)
  • 關(guān)鍵字: FPGA  

基于DVD-ROM應(yīng)用的內(nèi)容加擾系統(tǒng)的VLSI設(shè)計(jì)

  •   摘 要:本文介紹了一種基于DVD-ROM應(yīng)用的內(nèi)容干擾系統(tǒng)(CSS)的設(shè)計(jì)和實(shí)現(xiàn)。該系統(tǒng)可有效防止對(duì)DVD盤片的非法拷貝。文中通過對(duì)其工作原理和實(shí)際應(yīng)用的分析,給出其最終實(shí)現(xiàn)方案,并用Verilog HDL完整整個(gè)系統(tǒng)的設(shè)計(jì)。功能仿真和FPGA驗(yàn)證表明,設(shè)計(jì)成功。   關(guān)鍵詞:內(nèi)容加擾系統(tǒng);DVD;Verilog HDL;FPGA驗(yàn)證   引 言   DVD-ROM的視頻和音頻數(shù)據(jù)是經(jīng)過加密編碼的,加擾的源是標(biāo)題密鑰(Tittle Key),同時(shí)標(biāo)題密鑰被光盤密鑰(光盤密鑰)加密,主機(jī)在播放影碟
  • 關(guān)鍵字: FPGA DVD CSS VLSI   

使用FPGA測(cè)試的一些有效方法

  • 引言   隨著芯片設(shè)計(jì)技術(shù)越來越成熟,越來越多的產(chǎn)品選擇使用SoC(System on Chip)的技術(shù)實(shí)現(xiàn)。然而,每一次流片不一定都能達(dá)到預(yù)期的效果。根據(jù)Synopsys公司統(tǒng)計(jì),有超過60%的公司需要重新流片(respin)。在這個(gè)過程中浪費(fèi)了大量的金錢,一次修正平均的花費(fèi)就超過100萬美元。如果一旦錯(cuò)過了商品推出的最佳時(shí)機(jī),那么錯(cuò)過市場(chǎng)機(jī)會(huì)的代價(jià)則以數(shù)千萬美元計(jì),甚至更高。據(jù)統(tǒng)計(jì),在需要respin的芯片中有43%是在前端的設(shè)計(jì)和實(shí)現(xiàn)的時(shí)候產(chǎn)生的邏輯功能錯(cuò)誤。如何避免或減小如此高的風(fēng)險(xiǎn)是每一
  • 關(guān)鍵字: FPGA  

基于FPGA系統(tǒng)易測(cè)試性的研究

  • 引 言 現(xiàn)代科技對(duì)系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測(cè)試性就變得很重要。要獲得的FPGA內(nèi)部信號(hào)十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)調(diào)試和檢驗(yàn)變成設(shè)計(jì)中最困難的一個(gè)流程。另一方面,當(dāng)前幾乎所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速向高速串行接口的方向發(fā)展,F(xiàn)PGA也不例外。每一條物理鏈路的速度從600 Mbps到10 Gbps,高速I/O的測(cè)試和驗(yàn)證更成為傳統(tǒng)專注于FPG
  • 關(guān)鍵字: FPGA  

基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

  • 引言   傳統(tǒng)的邏輯分析儀體積龐大、價(jià)格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲(chǔ)、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應(yīng)用。選用高性能的FPGA芯片進(jìn)行數(shù)據(jù)處理,充分利用PC的強(qiáng)大處理功能,配合LabView圖形化語言開發(fā)的虛擬邏輯分析儀,其數(shù)據(jù)處理和傳輸速率大大提高,適用性極大增強(qiáng),其顯示、操作界面和低廉的成本較之傳統(tǒng)的邏輯分析儀具有極大的優(yōu)勢(shì)和發(fā)展前景。   工作原理   本設(shè)計(jì)選用Altera公司的Cyclone系列FPGA器件EP1C3進(jìn)行數(shù)據(jù)采集和處理,外接SRAM
  • 關(guān)鍵字: FPGA  

采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)設(shè)計(jì)

基于FPGA的步進(jìn)電機(jī)控制器設(shè)計(jì)

  •   步進(jìn)電機(jī)是一種將電脈沖信號(hào)轉(zhuǎn)換成相應(yīng)的角位移的特殊電機(jī),每改變一次通電狀態(tài),步進(jìn)電機(jī)的轉(zhuǎn)子就轉(zhuǎn)動(dòng)一步。目前大多數(shù)步進(jìn)電機(jī)控制器需要主控制器發(fā)送時(shí)鐘信號(hào),并且要至少一個(gè)I/O口來輔助控制和監(jiān)控步進(jìn)電機(jī)的運(yùn)行情況。在單片機(jī)或DSP的應(yīng)用系統(tǒng)中,經(jīng)常配合CPLD或者FPGA來實(shí)現(xiàn)特定的功能。本文介紹通過FPGA實(shí)現(xiàn)的步進(jìn)電機(jī)控制器。該控制器可以作為單片機(jī)或DSP的一個(gè)直接數(shù)字控制的外設(shè),只需向控制器的控制寄存器和分頻寄存器寫入數(shù)據(jù),即町實(shí)現(xiàn)對(duì)步進(jìn)電機(jī)的控制。   1 步進(jìn)電機(jī)的控制原理   步進(jìn)電機(jī)是數(shù)
  • 關(guān)鍵字: FPGA  

一種CAN息線光纖傳輸接口設(shè)計(jì)

  •   摘要 在分析CAN總線雙絞線和光纖傳輸特點(diǎn)的基礎(chǔ)上,提出一種基于光纖收發(fā)一體模塊及CAN總線控制器SJAl000的光纖傳輸接口設(shè)計(jì)方案;詳細(xì)介紹光纖收發(fā)器的選取及傳輸接口的實(shí)現(xiàn);根據(jù)光纖收發(fā)一體模塊對(duì)信號(hào)源時(shí)鐘提取的要求以及CAN總線的非破壞性總線仲裁的特點(diǎn),設(shè)計(jì)了一種CAN總線信號(hào)編解碼方法,井用FPGA加以實(shí)現(xiàn);通過實(shí)際的通信實(shí)驗(yàn)驗(yàn)證了設(shè)計(jì)方案的正確性,并根據(jù)實(shí)驗(yàn)數(shù)據(jù)對(duì)CAN總線在兩種介質(zhì)下的傳輸性能作了比較。   關(guān)鍵詞 CAN總線 光纖 傳輸接口 FPGA   引 言   作為一種成熟的
  • 關(guān)鍵字: CAN總線 光纖 傳輸接口 FPGA  
共7210條 439/481 |‹ « 437 438 439 440 441 442 443 444 445 446 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473