EEPW首頁(yè) >>
主題列表 >>
fpga-pwm
fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
基于IP核的FPGA設(shè)計(jì)方法
- 前 言 幾年前設(shè)計(jì)專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計(jì)工程師的事, 隨著硅的集成度不斷提高,百萬(wàn)門的ASIC 已不難實(shí)現(xiàn), 系統(tǒng)制造公司的設(shè)計(jì)人員正越來(lái)越多地采用ASIC 技術(shù)集成系統(tǒng)級(jí)功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設(shè)計(jì)能力跟不上制造能力的矛盾也日益突出?,F(xiàn)在設(shè)計(jì)人員已不必全部用邏輯門去設(shè)計(jì)ASIC, 類似于用集成電路( IC) 芯片在印制板上的設(shè)計(jì),ASIC 設(shè)計(jì)人員可以應(yīng)用等
- 關(guān)鍵字: ASIC CPLD FPGA IP 單片機(jī) 嵌入式系統(tǒng)
基于并行流水線結(jié)構(gòu)的可重配FIR濾波器的FPGA實(shí)現(xiàn)
- 1 并行流水結(jié)構(gòu)FIR的原理 在用FPGA或?qū)S眉呻娐穼?shí)現(xiàn)數(shù)字信號(hào)處理算法時(shí),計(jì)算速度和芯片面積是兩個(gè)相互制約的主要問(wèn)題。實(shí)際應(yīng)用FIR濾波器時(shí),要獲得良好的濾波效果,濾波器的階數(shù)可能會(huì)顯著增加,有時(shí)可能會(huì)多達(dá)幾百階。因此,有必要在性能和實(shí)現(xiàn)復(fù)雜性之間做出選擇,也就是選擇不同的濾波器實(shí)現(xiàn)結(jié)構(gòu)。這里運(yùn)用并行流水線結(jié)構(gòu)來(lái)實(shí)現(xiàn)速度和硬件面積之間的互換和折衷。 在關(guān)鍵路徑插入寄存器的流水線結(jié)構(gòu)是提高系統(tǒng)吞吐率的一項(xiàng)強(qiáng)大的實(shí)現(xiàn)技術(shù),并且不需要大量重復(fù)設(shè)置硬件。流水線的類型主要分為兩種:算術(shù)流水線和指令流水線
- 關(guān)鍵字: FIR濾波器 FPGA 并行流水線 單片機(jī) 可重配 嵌入式系統(tǒng)
FPGA設(shè)計(jì)的驗(yàn)證技術(shù)及應(yīng)用原則
- FPGA設(shè)計(jì)和驗(yàn)證工程師當(dāng)今面臨的最大挑戰(zhàn)之一是時(shí)間和資源制約。隨著FPGA在速度、密度和復(fù)雜性方面的增加,完成一個(gè)完整時(shí)序驗(yàn)證對(duì)人力和計(jì)算機(jī)處理器、存儲(chǔ)器提出了更多更高的要求。 隨著FPGA器件體積和復(fù)雜性的不斷增加,設(shè)計(jì)工程師越來(lái)越需要有效的驗(yàn)證方。時(shí)序仿真可以是一種能發(fā)現(xiàn)最多問(wèn)題的驗(yàn)證方法,但對(duì)許多設(shè)計(jì)來(lái)說(shuō),它常常是最困難和費(fèi)時(shí)的方法之一。過(guò)去,采用標(biāo)準(zhǔn)臺(tái)式計(jì)算機(jī)的時(shí)序仿真是以小時(shí)或分鐘計(jì)算的,但現(xiàn)在對(duì)某些項(xiàng)目來(lái)說(shuō),在要求采用高性能64位服務(wù)器的情況下,其測(cè)試時(shí)間卻要幾天甚至幾周。這樣,這種
- 關(guān)鍵字: FPGA 驗(yàn)證
凌力爾特推出電流模式 PWM 控制器 LTC3873
- 凌力爾特公司(Linear Technology Corporation)推出電流模式 PWM 控制器 LTC3873,該器件減小了反激式、升壓型和 SEPIC 電源的尺寸,并降低了復(fù)雜性。這個(gè)器件含有設(shè)計(jì)額定功率高達(dá) 25W 的高效率單端隔離和非隔離反激式轉(zhuǎn)換器所必需的所有功能,這類轉(zhuǎn)換器用于電信、網(wǎng)絡(luò)設(shè)備、以太網(wǎng)供電(PoE)、汽車、消費(fèi)電子產(chǎn)品和普通家用電源。LTC3873 非常適用于啟動(dòng)時(shí)輸入可能從 9V 變化到 75V 的寬輸入電壓范圍應(yīng)用,該器件在啟動(dòng)后將在 4V 至 75V 范圍內(nèi)保持工
- 關(guān)鍵字: PWM 電源技術(shù) 凌力爾特 模擬技術(shù)
基于ARM的FPGA加載配置實(shí)現(xiàn)
- 引言 基于SRAM工藝FPGA在每次上電后需要進(jìn)行配置,通常情況下FPGA的配置文件由片外專用的EPROM來(lái)加載。這種傳統(tǒng)配置方式是在FPGA的功能相對(duì)穩(wěn)定的情況下采用的。在系統(tǒng)設(shè)計(jì)要求配置速度高、容量大、以及遠(yuǎn)程升級(jí)時(shí),這種方法就顯得很不實(shí)際也不方便。本文介紹了通過(guò)ARM對(duì)可編程器件進(jìn)行配置的的設(shè)計(jì)和實(shí)現(xiàn)。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時(shí),配置數(shù)據(jù)存儲(chǔ)在SRAM單元中,這個(gè)SRAM單元也被稱為配置存儲(chǔ)(Configuration RAM)。由于SRAM是易失性的存
- 關(guān)鍵字: ARM FPGA 單片機(jī) 配置 嵌入式系統(tǒng)
基于SYSTEM C的FPGA設(shè)計(jì)方法
- 一、概述 隨著VLSI的集成度越來(lái)越高,設(shè)計(jì)也越趨復(fù)雜。一個(gè)系統(tǒng)的設(shè)計(jì)往往不僅需要硬件設(shè)計(jì)人員的參與,也需要有軟件設(shè)計(jì)人員的參與。軟件設(shè)計(jì)人員與硬件設(shè)計(jì)人員之間的相互協(xié)調(diào)就變的格外重要,它直接關(guān)系到工作的效率以及整個(gè)系統(tǒng)設(shè)計(jì)的成敗。傳統(tǒng)的設(shè)計(jì)方法沒(méi)有使軟件設(shè)計(jì)工作與硬件設(shè)計(jì)工作協(xié)調(diào)一致,而是將兩者的工作割裂開(kāi)來(lái)。軟件算法的設(shè)計(jì)人員在系統(tǒng)設(shè)計(jì)后期不能為硬件設(shè)計(jì)人員的設(shè)計(jì)提供任何的幫助。同時(shí)現(xiàn)在有些大規(guī)模集成電路設(shè)計(jì)中往往帶有DSP Core或其它CPU Core。這些都使得單
- 關(guān)鍵字: C FPGA SYSTEM 單片機(jī) 嵌入式系統(tǒng)
基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)
- 介紹了一種基于DSP+FPGA結(jié)構(gòu)的小波圖像處理系統(tǒng)設(shè)計(jì)方案,以高性能數(shù)字信號(hào)處理器ADSP—BF535作為核心,結(jié)合現(xiàn)場(chǎng)可編程門陣列FPGA,實(shí)現(xiàn)了實(shí)時(shí)數(shù)字圖像處理。 小波分析是近年迅速發(fā)展起來(lái)的新興學(xué)科,與Fourier分析和Gabor變換相比,小波變換是時(shí)間(空間)頻率的局部化分析,它通過(guò)伸縮平移運(yùn)算對(duì)信號(hào)逐步進(jìn)行多尺度細(xì)化,最終達(dá)到高頻處時(shí)間細(xì)分和低頻處頻率細(xì)分,能自動(dòng)適應(yīng)時(shí)頻信號(hào)分析的要求,從而可聚焦到信號(hào)的任意細(xì)節(jié).解決了Fourier分
- 關(guān)鍵字: DSP FPGA 小波圖像處理
FPGA在智能儀表中的應(yīng)用
- 隨著微電子技術(shù)的發(fā)展,采用現(xiàn)場(chǎng)可編程門陣列(FPGA)進(jìn)行數(shù)字信號(hào)處理得到了飛速發(fā)展。由于FPGA具有現(xiàn)場(chǎng)可編程的特點(diǎn),可以實(shí)現(xiàn)專用集成電路,因此越來(lái)越受到硬件電路設(shè)計(jì)工程師們的青睞。 目前,在自動(dòng)化監(jiān)測(cè)與控制儀器和裝置中,大多以8位或16位MCU為核心部件。然而伴隨著生產(chǎn)技術(shù)的進(jìn)步和發(fā)展,對(duì)監(jiān)測(cè)與控制的要求也在不斷提高,面對(duì)日益復(fù)雜的監(jiān)測(cè)對(duì)象和控制算法,傳統(tǒng)的MCU往往不堪重負(fù)。把FPGA運(yùn)用到這些儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開(kāi)發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積。 在低阻值
- 關(guān)鍵字: FPGA) 測(cè)量 測(cè)試 單片機(jī) 嵌入式系統(tǒng) 智能儀表
FPGA在衛(wèi)星數(shù)字電視碼流轉(zhuǎn)發(fā)器設(shè)計(jì)中的應(yīng)用
- 1 引 言 由于數(shù)字電視能提供更清晰的圖像、更逼真的聲音、更大的屏幕,以及數(shù)字化傳輸方式所特有的高效數(shù)據(jù)傳輸率,可以在有限的傳輸頻帶內(nèi)傳送更多的電視節(jié)目,正成為數(shù)字化視聽(tīng)技術(shù)發(fā)展的一個(gè)新方向。作為數(shù)字電視前端設(shè)備中的衛(wèi)星數(shù)字電視碼流轉(zhuǎn)發(fā)器,簡(jiǎn)稱為碼流機(jī),其主要功能就是接收頻率為950~2 150 MHz的國(guó)內(nèi)外數(shù)字衛(wèi)星節(jié)目信號(hào)進(jìn)行QPSK解調(diào),并轉(zhuǎn)換成ASI格式的MPEG-2傳輸流,輸出給TS流復(fù)用器、QAM調(diào)制器等前端設(shè)備處理后發(fā)射到數(shù)字電視終端用戶,即相當(dāng)于有線電視臺(tái)轉(zhuǎn)播節(jié)目的信號(hào)源;同時(shí)他還輸出
- 關(guān)鍵字: FPGA 單片機(jī) 電視碼流 嵌入式系統(tǒng) 衛(wèi)星 轉(zhuǎn)發(fā)器
4 通道 LED 驅(qū)動(dòng)器驅(qū)動(dòng)多達(dá) 32 個(gè) 1A LED 并具有 1000:1 的 True Color PWM調(diào)光能力
- Linear公司推出用作 4 通道恒定電流 LED 驅(qū)動(dòng)器的 2MHz DC/DC 轉(zhuǎn)換器 LT3476。該器件每個(gè)通道都能驅(qū)動(dòng)多達(dá) 8 個(gè)串聯(lián)的 1A LED,從而使 LT3476 能夠驅(qū)動(dòng)多達(dá) 32 個(gè) 1A LED,同時(shí)具有高達(dá) 96% 的效率。4 個(gè)通道中的每一個(gè)都由獨(dú)立的真正彩色 PWM 信號(hào)控制,從而對(duì)每個(gè)通道都能以高達(dá) 1000:1 的調(diào)光比獨(dú)立調(diào)光。固定頻率、電流模式架構(gòu)確保在寬電源電壓和輸出電壓范圍內(nèi)穩(wěn)定工作。頻率調(diào)節(jié)引腳使用戶能夠在 200kHz 至 2MHz 的范圍內(nèi)對(duì)頻率編程,
- 關(guān)鍵字: LED PWM 發(fā)光二極管 LED
Altera宣布基于FPGA的加速器支持Intel前端總線
- Altera公司宣布,XtremeData在其XD2000i可插入式FPGA協(xié)處理器模塊中選用了高性能Stratix® III FPGA,該模塊支持Intel的前端總線(FSB)?;贗ntel Xeon處理器的服務(wù)器采用這一高性能計(jì)算方案后,能夠進(jìn)一步增強(qiáng)處理能力。該模塊可直接插入雙插槽或者四插槽服務(wù)器的處理插槽中。與單個(gè)處理器相比,其加速性能提高了10倍到100倍,同時(shí)降低了系統(tǒng)總功耗。 XtremeData公司CEO Ravi Chandran評(píng)論說(shuō):“在高性能計(jì)算市場(chǎng)應(yīng)用中,St
- 關(guān)鍵字: Altera FPGA Intel 單片機(jī) 加速器 前端總線 嵌入式系統(tǒng)
利用Altera增強(qiáng)型配置片實(shí)現(xiàn)FPGA動(dòng)態(tài)配置
- 1. 引言 在當(dāng)今復(fù)雜數(shù)字電路設(shè)計(jì)中,大多采用以"嵌入式微控制器+FPGA"為核心的體系結(jié)構(gòu)此體系結(jié)構(gòu)中FPGA配置效率和靈活性的差異影響了產(chǎn)品的開(kāi)周期和產(chǎn)品升級(jí)的易施性。傳統(tǒng)的FPGA配置方案(例如調(diào)試階段的專用下載電纜方式。成品階段的專用配置片方式)在成本、效率、靈活性方面都存在著明顯不足。針對(duì)這樣的實(shí)際問(wèn)題,基于嵌入式微控制器與FPGA廣泛共存于復(fù)雜數(shù)字系統(tǒng)的背景,借鑒軟件無(wú)線電"一機(jī)多能"的思想,提出了一種對(duì)現(xiàn)有傳統(tǒng)FPGA配置方案硬件電路稍做調(diào)整并增加部分軟件功能。即可實(shí)現(xiàn)FPGA動(dòng)態(tài)配置的方
- 關(guān)鍵字: Altera FPGA 單片機(jī) 配置 嵌入式系統(tǒng)
JPEG2000中嵌入式塊編碼的FPGA設(shè)計(jì)
- 隨著多媒體市場(chǎng)的迅猛發(fā)展,百萬(wàn)像素的數(shù)碼相機(jī)、各種功能強(qiáng)大的彩屏手機(jī)等數(shù)字消費(fèi)產(chǎn)品逐漸普及。這些多媒體應(yīng)用均需要處理高質(zhì)量、高分辨率的大圖像,這對(duì)存儲(chǔ)介質(zhì)的容量和傳輸信道的帶寬都提出了新要求。圖像壓縮的國(guó)際標(biāo)準(zhǔn)JPEG已不能滿足這些新的要求,而且它在低碼率時(shí)還存在著方塊效率。因此,從1997年開(kāi)始,JPEG委員會(huì)就致力于開(kāi)發(fā)新的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG2000,并在2000年8月形成了最終經(jīng)濟(jì)核草案,在2000年12月使其成為了國(guó)標(biāo)標(biāo)準(zhǔn)。 JPEG2000相比JPE
- 關(guān)鍵字: FPGA JPEG2000 單片機(jī) 嵌入式系統(tǒng)
賽靈思在中國(guó)IDF上展示全球性能最高的FPGA 加速模塊
- 賽靈思公司今天宣布將在本周舉辦的中國(guó)英特爾信息技術(shù)峰會(huì)( Intel Developer Forum China)上展示全球性能最高的FPGA加速模塊。賽靈思計(jì)算加速平臺(tái)(ACP)采用基于FPGA的加速模塊滿足Intel基于FPGA的前端總線(FSB) 的要求并且展示了完全支持FSB的可插入Intel Xeon CPU插槽的Virtex-5 FPGA 模塊。 賽靈思將展示通過(guò)Intel FSB總線在系統(tǒng)存儲(chǔ)器和最新的65nm Virtex&n
- 關(guān)鍵字: FPGA IDF 單片機(jī) 嵌入式系統(tǒng) 賽靈思 模塊
fpga-pwm介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473