首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-pwm

無(wú)線鏈路方案提升醫(yī)療應(yīng)用的效率

  • 無(wú)線鏈路方案提升醫(yī)療應(yīng)用的效率-要想充分發(fā)揮集成的無(wú)線系統(tǒng)優(yōu)勢(shì),要求在更長(zhǎng)距離內(nèi)有足夠的可靠性,以便讀取的任何數(shù)據(jù)都能直接發(fā)送到護(hù)理站的中心控制系統(tǒng)中,這涉及到信號(hào)穿過(guò)幾個(gè)中間病房墻體并且仍能在100-150米遠(yuǎn)(300至500英尺)的地方檢測(cè)到。更低的射頻頻率,比如低于1GHz,可以提供更好的建筑材料穿透性能。
  • 關(guān)鍵字: 無(wú)線鏈路  FPGA  藍(lán)牙  

電源管理IC三大趨勢(shì)的深度解析

  • 電源管理IC三大趨勢(shì)的深度解析-在所有的電子設(shè)備和產(chǎn)品中,都不乏電源管理IC的“身影”。隨著數(shù)字高速IC技術(shù)和芯片制造工藝技術(shù)的共同高速發(fā)展,高性能電源IC“助陣”的作用顯得愈加重要。
  • 關(guān)鍵字: 電源管理  FPGA  電源設(shè)計(jì)  

提高遙測(cè)信號(hào)處理器測(cè)試性的一種方法

  • 提高遙測(cè)信號(hào)處理器測(cè)試性的一種方法-隨著集成電路設(shè)計(jì)方法與工藝技術(shù)的不斷進(jìn)步,集成電路的可測(cè)性已經(jīng)成為提高產(chǎn)品可靠性和成品率的重要因素。文中針對(duì)遙測(cè)產(chǎn)品中信號(hào)處理器的設(shè)計(jì)原理,通過(guò)增加BIT以提高信號(hào)處理器的測(cè)試覆蓋率。
  • 關(guān)鍵字: FPGA  BIT  

在使用負(fù)載開關(guān)時(shí),時(shí)序決定一切!

  • 在使用負(fù)載開關(guān)時(shí),時(shí)序決定一切!-對(duì)于一個(gè)終端用戶來(lái)說(shuō),打開一個(gè)電子設(shè)備很簡(jiǎn)單;只需按下按鈕就可以了。然而,需要花費(fèi)大量的精力來(lái)創(chuàng)建一個(gè)平滑順暢的加電體驗(yàn)。系統(tǒng)接通的過(guò)快將會(huì)導(dǎo)致由不可控的涌入電流大尖峰所引起的電源故障。
  • 關(guān)鍵字: 負(fù)載開關(guān)  FPGA  QOD  

工程師教你如何選擇正確的電源模塊

  • 工程師教你如何選擇正確的電源模塊-設(shè)計(jì)從在FPGA上實(shí)現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時(shí)候。一個(gè)隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實(shí)際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。
  • 關(guān)鍵字: 微控制器  FPGA  電源設(shè)計(jì)  

五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)

  • 五大優(yōu)勢(shì)凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長(zhǎng)-可編程邏輯器件的兩種類型是現(xiàn)場(chǎng)可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
  • 關(guān)鍵字: ASIC  FPGA  CPLD  半導(dǎo)體芯片  

分析通過(guò)INTEL平臺(tái)認(rèn)證的希荻微HL7501高性能DCDC

  • 分析通過(guò)INTEL平臺(tái)認(rèn)證的希荻微HL7501高性能DCDC-HL7501采用“Instant Duty Cycle”專利技術(shù)實(shí)現(xiàn)業(yè)界最優(yōu)的負(fù)載和電源瞬態(tài)響應(yīng)性能,HL7501輸出持續(xù)電流可達(dá)6A,最大瞬態(tài)輸出電流可達(dá)7.5A;并且能夠?qū)崿F(xiàn)在線電壓動(dòng)態(tài)調(diào)節(jié)(DVS).
  • 關(guān)鍵字: DCDC  PWM  

工程師經(jīng)驗(yàn)談:合適的FPGA電源的選擇

  • 工程師經(jīng)驗(yàn)談:合適的FPGA電源的選擇- 現(xiàn)場(chǎng)可編程門陣列(FPGA)是可以包括數(shù)千個(gè)典型的、可編程邏輯單元,一個(gè)由線和可編程開關(guān)的矩陣與單獨(dú)的邏輯單元互連,典型的設(shè)計(jì)包括指定每個(gè)單元的簡(jiǎn)單邏輯功能和選擇性地關(guān)閉互連矩陣中的開關(guān)。
  • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  

經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)

  • 經(jīng)典方案:光伏并網(wǎng)發(fā)電裝置的系統(tǒng)實(shí)現(xiàn)-系統(tǒng)以FPGA為控制核心,由MOSFET管全橋逆變電路以及其IR2110對(duì)其驅(qū)動(dòng)、SPWM(正弦脈寬調(diào)制)波的生成、電壓電流的檢測(cè)、相位頻率跟蹤等模塊組成。
  • 關(guān)鍵字: 逆變電路  FPGA  光伏并網(wǎng)發(fā)電  

基于FPGA的數(shù)字密碼鎖

  • 基于FPGA的數(shù)字密碼鎖-本文介紹了一種以FPGA 為基礎(chǔ)的數(shù)字密碼鎖。采用自頂向下的數(shù)字系統(tǒng)設(shè)計(jì)方法, 將數(shù)字密碼鎖系統(tǒng)分解為若干子系統(tǒng), 并且進(jìn)一步細(xì)劃為若干模塊, 然后用硬件描述語(yǔ)言VHDL 來(lái)設(shè)計(jì)這些模塊, 同時(shí)進(jìn)行硬件測(cè)試。
  • 關(guān)鍵字: VHDL  FPGA  液晶顯示驅(qū)動(dòng)  QuartusII  

工程師須知:FPGA 的演進(jìn)、優(yōu)勢(shì)、設(shè)計(jì)、改進(jìn)

  • 工程師須知:FPGA 的演進(jìn)、優(yōu)勢(shì)、設(shè)計(jì)、改進(jìn)-1989年我第一次接觸到電路板的時(shí)候,上面密布著一系列的TTL、CMOS芯片,一顆14~20只管腳的芯片中一般只有4-6個(gè)簡(jiǎn)單的“門”,十幾個(gè)芯片的大板子也就完成尋址、譯碼之類的功能,使用起來(lái)是非常的痛苦,如果要修改邏輯,只能用手術(shù)刀切割電路板并進(jìn)行飛線。
  • 關(guān)鍵字: FPGA  數(shù)字信號(hào)處理  

詳析單片機(jī)、ARM、FPGA嵌入式的特點(diǎn)及區(qū)別

  • 詳析單片機(jī)、ARM、FPGA嵌入式的特點(diǎn)及區(qū)別-本文詳細(xì)解析單片機(jī)、ARM、FPGA嵌入式的特點(diǎn)及區(qū)別。
  • 關(guān)鍵字: 單片機(jī)  ARM  FPGA  嵌入式  

輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性

  • 輸出跟蹤和時(shí)序控制幫助提高FPGA可靠性-本文討論如何針對(duì)FPGA或微處理器配置各種電壓輸出跟蹤和時(shí)序控制選項(xiàng),來(lái)幫助實(shí)現(xiàn)靈敏多電源軌系統(tǒng)的正確啟動(dòng)和關(guān)斷。
  • 關(guān)鍵字: FPGA  時(shí)序控制  

基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能

  • 基于FPGA的系統(tǒng)促進(jìn)提高電機(jī)控制性能-電機(jī)在各種工業(yè)、汽車和商業(yè)領(lǐng)域應(yīng)用廣泛。電機(jī)由驅(qū)動(dòng)器控制,驅(qū)動(dòng)器通過(guò)改變輸入功率來(lái)控制其轉(zhuǎn)矩、速度和位置。高性能電機(jī)驅(qū)動(dòng)器可以提高效率,實(shí)現(xiàn)更快速、更精確的控制。高級(jí)電機(jī)控制系統(tǒng)集控制算法、工業(yè)網(wǎng)絡(luò)和用戶接口于一體,因此需要更多處理能力來(lái)實(shí)時(shí)執(zhí)行所有任務(wù)?,F(xiàn)代電機(jī)控制系統(tǒng)通常利用多芯片架構(gòu)來(lái)實(shí)現(xiàn):數(shù)字信號(hào)處理器(DSP)執(zhí)行電機(jī)控制算法,F(xiàn)PGA 實(shí)現(xiàn)高速I/O 和網(wǎng)絡(luò)協(xié)議,微處理器處理執(zhí)行控制。
  • 關(guān)鍵字: FPGA  電機(jī)控制  DSP  Zynq  

Achronix的Speedcore? Custom Blocks定制單元塊為數(shù)據(jù)加速系統(tǒng)再添動(dòng)力

  •   Achronix今日宣布為其eFPGA IP解決方案推出Speedcore custom blocks定制單元塊。Achronix Speedcore eFGPA嵌入式FPGA可加速數(shù)據(jù)密集的人工智能(AI)/機(jī)器學(xué)習(xí)、5G移動(dòng)通信、汽車先進(jìn)駕駛員輔助系統(tǒng)(ADAS)、數(shù)據(jù)中心和網(wǎng)絡(luò)應(yīng)用; Speedcore custom blocks定制單元塊可以大幅度地提升性能、功耗和面積效率,并支持以前在FPGA獨(dú)立芯片上無(wú)法實(shí)現(xiàn)的
  • 關(guān)鍵字: Achronix  FPGA  
共7210條 52/481 |‹ « 50 51 52 53 54 55 56 57 58 59 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473