首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-to-asic

零基礎(chǔ)學(xué)FPGA (二十四)必會(huì)! 從靜態(tài)時(shí)序分析到SDRAM時(shí)序收斂(上篇)

  •   下面我們進(jìn)入正題,今天我們講時(shí)序   一、從靜態(tài)時(shí)序分析說起   我理解的靜態(tài)時(shí)序分析,就是我們?cè)诓患蛹?lì)的情況下,通過對(duì)電路進(jìn)行時(shí)序的延遲計(jì)算,預(yù)計(jì)電路的工作流程,對(duì)電路提出我們需要的一些約束條件,比如我們需要從A寄存器到B寄存器的延遲不能大于10ns,如果我們不添加時(shí)序約束,綜合工具可能會(huì)有好幾條路徑,按照它自己的要求來布局布線,那么從A寄存器到B寄存器的時(shí)間就有可能是20ns或者15ns之類的路徑,而我們需要的是不能大于10ns,因此,我們需要添加時(shí)序約束,再根據(jù)特定的時(shí)序模型,使我們的系統(tǒng)
  • 關(guān)鍵字: FPGA  SDRAM  

小梅哥和你一起深入學(xué)習(xí)FPGA之PS2鍵盤驅(qū)動(dòng)

  •   在我們的電子系統(tǒng)中,當(dāng)需要用到大量的按鍵輸入時(shí),普通的獨(dú)立按鍵和矩陣鍵盤已經(jīng)無法滿足我們的輸入需求,這個(gè)時(shí)候,我們需要使用一種功能更加強(qiáng)大的鍵盤,來幫助我們輸入更多的信息。在pc機(jī)上,我們經(jīng)常使用104鍵的鍵盤,這種鍵盤與pc機(jī)的接口,可分為USB接口和PS2接口,我們FPGA要實(shí)現(xiàn)USB接口比較困難,因?yàn)閁SB的接口線路,不是標(biāo)準(zhǔn)的TTL電平,而PS2接口,則使用標(biāo)準(zhǔn)的TTL電平,那么我們今天就使用FPGA來解碼驅(qū)動(dòng)一個(gè)采用PS2接口的pc機(jī)鍵盤,用這個(gè)鍵盤來擴(kuò)展我們FPGA的輸入系統(tǒng),以使我們能夠
  • 關(guān)鍵字: FPGA  PS2  

最新生物芯片掃描儀位置檢測(cè)系統(tǒng)設(shè)計(jì),含硬件、軟件、仿真結(jié)果

  •   引言   生物芯片是20世紀(jì)末隨“人類基因組計(jì)劃”的研究和發(fā)展而產(chǎn)生的一項(xiàng)高新技術(shù),是人們高效地大規(guī)模獲取生物信息的有效手段。目前大部分生物芯片采用熒光染料標(biāo)記待測(cè)樣品分子。生物芯片掃描儀用激光激發(fā)熒光染料,通過對(duì)激發(fā)點(diǎn)的成像,檢測(cè)一個(gè)點(diǎn);結(jié)合生物芯片X-Y二維精密掃描臺(tái)上移動(dòng),實(shí)現(xiàn)對(duì)整片的掃描。X-Y二維掃描臺(tái)的位置檢測(cè)精度直接影響著掃描分辨率——生物芯片掃描儀性能的關(guān)鍵參數(shù)?;趥鹘y(tǒng)的數(shù)字電路的生物芯片掃描儀中X-Y二維掃描臺(tái)的位置檢測(cè)電路存在計(jì)數(shù)
  • 關(guān)鍵字: 生物芯片  FPGA  

揭秘:北斗衛(wèi)星國(guó)產(chǎn)芯片是怎樣煉成的

  • 西昌發(fā)射的兩顆新一代北斗導(dǎo)航衛(wèi)星近日來成為國(guó)內(nèi)各方關(guān)注的焦點(diǎn),在這兩顆衛(wèi)星和“遠(yuǎn)征一號(hào)”火箭上,不僅100%使用了中國(guó)自主開發(fā)的宇航CPU芯片,還承載著數(shù)據(jù)總線電路、轉(zhuǎn)換器、存儲(chǔ)器等大量其他國(guó)產(chǎn)芯片。據(jù)了解,這是中國(guó)衛(wèi)星第一次成體系地批量使用國(guó)產(chǎn)芯片。
  • 關(guān)鍵字: 北斗  ASIC  

零基礎(chǔ)學(xué)FPGA (二十三) SDR SDRAM(架構(gòu)篇)

  •   今天我們來講的是SDRAM的架構(gòu)以及設(shè)計(jì),這也是小墨第一次接觸架構(gòu),也談不上給大家講,就是把我理解的當(dāng)做一個(gè)筆記分享給大家,有什么錯(cuò)誤也請(qǐng)積極指正,畢竟我也是沒有老師教,也是自己摸索的,難免有些不合理的地方。   一、SDRAM 工作部分   1、上電初始化        我們先來看第一部分,上電初始化。上電初始化我們知道,上電之后我們需要等待200us的穩(wěn)定期,這段時(shí)間我們可以用一個(gè)定時(shí)器來計(jì)數(shù),這沒什么問題,然后進(jìn)入的是預(yù)充電部分,這個(gè)時(shí)候,預(yù)充電的時(shí)候,sdram_cmd
  • 關(guān)鍵字: FPGA  SDRAM  

讓機(jī)器人眼明腦快的奧秘:嵌入式視覺系統(tǒng)

  • 新一代工業(yè)機(jī)器人的核心特征是智能化,實(shí)現(xiàn)工業(yè)機(jī)器人智能化,就必須讓機(jī)器人擁有明亮的“雙眸”和靈活的“大腦”。
  • 關(guān)鍵字: 機(jī)器人  FPGA  

英特爾的下一步:整合處理器核心與FPGA

  •   自今年六月一號(hào),英特爾宣布并購Altera后,雙方對(duì)于并購訊息就未再透露更多的訊息。不過,針對(duì)此點(diǎn),Altera亞太區(qū)副總裁暨董事總經(jīng)理莊秉翰引述英特爾所發(fā)布的公開訊息,也約略點(diǎn)出了英特爾并購Altera后的未來發(fā)展方向。   莊秉翰談到,眾所皆知,摩爾定律是由英特爾創(chuàng)辦人所創(chuàng),截至目前為止,英特爾仍然認(rèn)為摩爾定律仍然適用于半導(dǎo)體產(chǎn)業(yè),同樣的,Altera也有相同的看法。 此外,英特爾也認(rèn)為,并購Altera再整合自身旗下的IP等技術(shù)方案,可以創(chuàng)造出新一代的產(chǎn)品陣容,以滿足資料中心與物聯(lián)網(wǎng)的客戶群。
  • 關(guān)鍵字: 英特爾  FPGA  

零基礎(chǔ)學(xué)FPGA (二十二) SDR SDRAM(理論篇)

  •   其實(shí)說實(shí)話這一個(gè)月來也沒怎么看新知識(shí),大體梳理了一下以前學(xué)過的知識(shí),回顧了一下SOPC的學(xué)習(xí)。對(duì)于SOPC的學(xué)習(xí)我打算暫時(shí)先放一放,因?yàn)榍懊孢€有一個(gè)要寫的沒有完成,也是一直以來無法寫起的一個(gè)題目,就是今天我們要寫的SDRAM的操作。等寫完這個(gè),我們?cè)倩氐絊OPC,帶領(lǐng)大家調(diào)USB2.0!   由于SDRAM本身就是一個(gè)比較復(fù)雜的東西,之前小墨在學(xué)這方面東西的時(shí)候感覺很是吃力,于是那時(shí)候便暫時(shí)放下了,知道年后這段時(shí)間,小墨又重新拾起這個(gè)知識(shí)點(diǎn),想要一口氣把它調(diào)通了,再往下看其他的東西。學(xué)SDRAM,理
  • 關(guān)鍵字: FPGA  SDRAM  

小梅哥和你一起深入學(xué)習(xí)FPGA之DAC驅(qū)動(dòng)

  •   本實(shí)驗(yàn)中,我們使用FPGA來驅(qū)動(dòng)了一片DAC芯片TLC5620,該芯片的特性如下所示:   TLC5620特性:   4路8位電壓輸出;   單電源5V供電;   串行接口;   參考電壓輸入高阻;   可編程的1次或2次輸出范圍;   同時(shí)更新的能力;   內(nèi)部自帶上電復(fù)位功能;   低功耗;   半緩沖輸出。   小梅哥設(shè)計(jì)的該芯片的驅(qū)動(dòng)模塊的接口如下所示:        各個(gè)端口定義如下:   以下是代碼片段:   input Clk;   inp
  • 關(guān)鍵字: FPGA  DAC  

Altera FPGA為RICOH SP 3600DN系列新打印機(jī)提供支持

  •   Altera公司今天宣布,總部位于東京,專注于提供圖像設(shè)備和制片打印解決方案、文檔管理系統(tǒng)以及IT服務(wù)的全球技術(shù)公司Ricoh集團(tuán)選擇了Altera Cyclone® IV FPGA來支持其最新推出的打印機(jī)產(chǎn)品線——RICOH SP 3600DN系列。Altera的Cyclone IV FPGA為RICOH SP 3600系列打印機(jī)的圖像處理功能提供支持,實(shí)現(xiàn)了1200 dpi圖像質(zhì)量、串行打印速度和高速打印速度等新特性。此外,Cyclone IV FPGA還幫助Ric
  • 關(guān)鍵字: Altera  FPGA  

兩種基于FPGA的軟件濾波方法

  •   基于FPGA的軟件濾波算法設(shè)計(jì)及實(shí)現(xiàn)   隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字電路已由早期的分立元件逐漸發(fā)展成集成電路,對(duì)電路設(shè)計(jì)的要求越來越高。尤其是可編程邏輯器件的出現(xiàn),使得以硬件為載體、以計(jì)算機(jī)軟件為開發(fā)環(huán)境的現(xiàn)代數(shù)字系統(tǒng)的設(shè)計(jì)方法日趨成熟??删幊踢壿嬈骷O(shè)計(jì)靈活、功能強(qiáng)大、可在線修改、效率高等優(yōu)點(diǎn)深受廣大電子設(shè)計(jì)人員青睞。目前,大多數(shù)現(xiàn)場(chǎng)可編程邏輯陣列( FPGA)芯片是電壓敏感型芯片,基于可重構(gòu)CMOS-SRAM單元結(jié)構(gòu),數(shù)據(jù)具有易失性,工作在低電壓狀態(tài),易受干擾,尤其在工控、軍用場(chǎng)合,外界電磁環(huán)
  • 關(guān)鍵字: FPGA  濾波  

如何用賽靈思FPGA實(shí)現(xiàn)4G無線球形檢測(cè)器

  •   MIMO無線系統(tǒng)最佳硬判決檢測(cè)方式是最大似然(ML)檢測(cè)器。ML檢測(cè)因?yàn)楸忍卣`碼率 (BER)性能出眾,非常受歡迎。不過,直接實(shí)施的復(fù)雜性會(huì)隨著天線和調(diào)制方案的增加呈指數(shù)級(jí)增強(qiáng),使ASIC或FPGA僅能用于使用少數(shù)天線的低密度調(diào)制方案。   WiMAX對(duì)寬帶互聯(lián)網(wǎng)接入如同手機(jī)對(duì)語音通信一樣意義非凡。它可以取代DSL和有線服務(wù),隨時(shí)隨地提供互聯(lián)網(wǎng)接入。只需要打開計(jì)算機(jī),連接到最近的WiMAX天線,就可以暢游全世界的網(wǎng)絡(luò)了。   寬帶互聯(lián)網(wǎng)接入遇到的最大挑戰(zhàn)之一就是移動(dòng)性,而這正是最新的WiMAX標(biāo)準(zhǔn)
  • 關(guān)鍵字: FPGA  4G  

美高森美推出汽車等級(jí)SoC FPGA和FPGA器件

  •   致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布提供全新汽車等級(jí)現(xiàn)場(chǎng)可編程門陣列(FPGA)和系統(tǒng)級(jí)芯片(SoC) FPGA器件?;陂W存的下一代低功率 FPGA和ARM® Cortex®-M3使能SoC FPGA器件已經(jīng)獲得AEC-Q100等級(jí)2認(rèn)證,這是概述電子元器件標(biāo)準(zhǔn)以期確保最終系統(tǒng)可滿足汽車可靠性水平要求的行業(yè)標(biāo)準(zhǔn)規(guī)范。新的汽車等級(jí)合格 SmartFusion®2和 IGLOO&re
  • 關(guān)鍵字: 美高森美  FPGA  

FPGA+CPU:并行處理大行其道

  •   深亞微米時(shí)代,傳統(tǒng)材料、結(jié)構(gòu)乃至工藝都在趨于極限狀態(tài),摩爾定律也已有些捉襟見肘。而步入深亞納米時(shí)代,晶體管的尺寸就將接近單個(gè)原子,無法再往下縮減。傳統(tǒng)ASIC和ASSP設(shè)計(jì)不可避免地遭遇了諸如設(shè)計(jì)流程復(fù)雜、生產(chǎn)良率降低、設(shè)計(jì)周期過長(zhǎng),研發(fā)制造費(fèi)用劇增等難題,從某種程度上大大放緩了摩爾定律的延續(xù)。   顯而易見的是,在巨額的流片成本面前,很多中小規(guī)模公司不得不改變策略,更多的轉(zhuǎn)向FPGA的開發(fā)和設(shè)計(jì)。反觀FPGA市場(chǎng),即便是5年前,其相對(duì)于ASIC的市場(chǎng)增速還是相當(dāng)遲緩的,但在近些年,尤其是邁進(jìn)90n
  • 關(guān)鍵字: FPGA  CPU  

Altera將舉辦技術(shù)大會(huì)分享最新解決方案

  •   Altera宣布將主辦2015年Altera技術(shù)大會(huì)(Altera Technology Day,ATD)活動(dòng),這是橫跨亞太地區(qū)八個(gè)地點(diǎn)的一系列以技術(shù)為導(dǎo)向的研討會(huì),包括臺(tái)灣、印度、新加坡、馬來西亞、韓國(guó)與中國(guó),時(shí)間將從2015年8月6日至9月23日。   Altera技術(shù)及市場(chǎng)專家將會(huì)分享在電子系統(tǒng)設(shè)計(jì)上的最新趨勢(shì), Terasic、MathWorks與Tektronix等合作夥伴也將展示在電子設(shè)計(jì)與產(chǎn)品上使用Altera的FPGA、SoC、IP與電源解決方案,以提供加速產(chǎn)品上市的價(jià)值。關(guān)于研討會(huì)
  • 關(guān)鍵字: Altera  FPGA  
共6769條 125/452 |‹ « 123 124 125 126 127 128 129 130 131 132 » ›|

fpga-to-asic介紹

您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA-to-ASIC    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473