ip-core 文章 進(jìn)入ip-core技術(shù)社區(qū)
銀牛視覺AI處理器采用芯原創(chuàng)新的ISP IP
- 芯原股份近日宣布3D視覺與人工智能(AI)解決方案提供商銀牛微電子(簡稱“銀?!保┰谄淞慨a(chǎn)的NU4100視覺AI處理器中采用了芯原低延遲、低功耗的雙通道圖像信號(hào)處理器(ISP)IP,為機(jī)器人、增強(qiáng)現(xiàn)實(shí)(AR)/虛擬現(xiàn)實(shí)(VR)/混合現(xiàn)實(shí)(MR)、無人機(jī)等多種應(yīng)用領(lǐng)域帶來了優(yōu)秀的圖像和視覺體驗(yàn)。銀牛NU4100是一款高度集成的單芯片視覺AI處理器,具備高質(zhì)量的3D深度感知、優(yōu)化的AI處理和片上基于視覺的實(shí)時(shí)定位與建圖(VSLAM),并可以低功耗、低延遲地處理來自多個(gè)4K攝像頭的大量數(shù)據(jù)。作為一款功能強(qiáng)大的視
- 關(guān)鍵字: 銀牛 視覺AI處理器 芯原 ISP IP
Cadence推出面向硅設(shè)計(jì)的全新Neo NPU IP和NeuroWeave SDK,加速設(shè)備端和邊緣AI性能及效率
- ●? ?Neo NPU可有效地處理來自任何主處理器的負(fù)載,單核可從 8 GOPS 擴(kuò)展到 80 TOPS,多核可擴(kuò)展到數(shù)百 TOPS●? ?AI IP可提供業(yè)界領(lǐng)先的 AI 性能和能效比,實(shí)現(xiàn)最佳 PPA 結(jié)果和性價(jià)比●? ?面向廣泛的設(shè)備端和邊緣應(yīng)用,包括智能傳感器、物聯(lián)網(wǎng)、音頻/視覺、耳戴/可穿戴設(shè)備、移動(dòng)視覺/語音 AI、AR/VR 和 ADAS●? ?全面、通用的 NeuroWeave SDK 可通過廣泛的 Caden
- 關(guān)鍵字: Cadence Neo NPU IP NeuroWeave SDK
任意網(wǎng)絡(luò)上的任意媒體(第5篇)—— Dante
- 在《任意網(wǎng)絡(luò)上的任意媒體》系列的開篇中,我們探討了 AV-over-IP 以及業(yè)界多大程度上開始以某種形式采用它。這種采用見于企業(yè)、高等教育、廣播和直播活動(dòng)等廣泛市場。每個(gè)系統(tǒng)都有著不同的需求,而這些不同需求可能會(huì)使設(shè)置過程變得復(fù)雜、耗時(shí)且成本高昂。這正是 AMD 合作伙伴 Audinate 推出其 Dante 產(chǎn)品線的價(jià)值所在。該產(chǎn)品易于集成和使用的特點(diǎn)令音視頻系統(tǒng)的設(shè)置和安裝變得簡單。圖1 Dante Brooklyn 3 模塊(來源:Audinate)Dante助力滿足您的網(wǎng)絡(luò)需求部署傳統(tǒng)音視頻系統(tǒng)
- 關(guān)鍵字: 任意媒體 Dante AMD AV-over-IP
英特爾和新思科技深化合作,提供基于英特爾先進(jìn)制程節(jié)點(diǎn)的領(lǐng)先IP
- 新聞亮點(diǎn):●? ?該多代合作協(xié)議將進(jìn)一步推動(dòng)英特爾IDM 2.0戰(zhàn)略的發(fā)展;●? ?通過擴(kuò)大合作伙伴關(guān)系和加快提供IP的速度,該合作將支持英特爾代工服務(wù)生態(tài)的發(fā)展;●? ?該合作建立在新思科技與英特爾長期的IP和EDA戰(zhàn)略合作伙伴關(guān)系之上。英特爾和新思科技(Synopsys)宣布已經(jīng)達(dá)成最終協(xié)議,深化在半導(dǎo)體IP和EDA(電子設(shè)計(jì)自動(dòng)化)領(lǐng)域的長期戰(zhàn)略合作伙伴關(guān)系,共同為英特爾代工服務(wù)的客戶開發(fā)基于Intel 3和Intel 18A制程節(jié)點(diǎn)的IP
- 關(guān)鍵字: 英特爾 新思科技 IP
CEVA推出增強(qiáng)型NeuPro-M NPU IP系列,大力推動(dòng)生成式AI
- 全球領(lǐng)先的無線連接、智能感知技術(shù)及定制SoC解決方案的授權(quán)許可廠商CEVA, Inc. (納斯達(dá)克股票代碼: CEVA)宣布推出增強(qiáng)型NeuPro-M NPU系列,以業(yè)界領(lǐng)先的性能和能效滿足下一代生成式人工智能(Generative AI)的處理需求,適用于從云端到邊緣的各類別的人工智能推理工作負(fù)載。NeuPro-M NPU架構(gòu)和工具經(jīng)過重新設(shè)計(jì),除支持CNN和其他神經(jīng)網(wǎng)絡(luò)外,還支持transformer網(wǎng)絡(luò),并支持未來的機(jī)器學(xué)習(xí)推理模型,因而能夠在通信網(wǎng)關(guān)、光連接網(wǎng)絡(luò)、汽車、筆記本電腦和平板電腦、AR/
- 關(guān)鍵字: CEVA NPU IP 生成式人工智能 Generative AI
網(wǎng)絡(luò)常見的9大命令,非常實(shí)用!
- 1.ping 命令PING (Packet Internet Groper),因特網(wǎng)包探索器,用于測試網(wǎng)絡(luò)連接量的程序 。Ping是工作在 TCP/IP網(wǎng)絡(luò)體系結(jié)構(gòu)中應(yīng)用層的一個(gè)服務(wù)命令, 主要是向特定的目的主機(jī)發(fā)送 ICMP(Internet Control Message Protocol 因特網(wǎng)報(bào)文控制協(xié)議)Echo 請(qǐng)求報(bào)文,測試目的站是否可達(dá)及了解其有關(guān)狀態(tài) 。簡單的說,ping 就是一個(gè)測試程序,如果 ping 運(yùn)行正確,大體上就可以排除網(wǎng)絡(luò)訪問層、網(wǎng)卡、Modem 的輸入輸出線路、電纜和路由
- 關(guān)鍵字: 網(wǎng)絡(luò) 計(jì)算機(jī) 主機(jī) IP 網(wǎng)卡
全新Arm IP Explorer平臺(tái)助力SoC架構(gòu)師與設(shè)計(jì)廠商加速IP選擇
- Arm 推出全新 Arm IP Explorer 平臺(tái),該平臺(tái)是一套由 Arm 提供的云平臺(tái)服務(wù),旨在為基于 Arm 架構(gòu)設(shè)計(jì)系統(tǒng)的硬件工程師與 SoC 架構(gòu)師,加速其 IP 選擇和 SoC 設(shè)計(jì),為 IP 選擇流程帶來躍階式的效率提升,進(jìn)而有效提高其開發(fā)和生產(chǎn)效率。為了加快產(chǎn)品推向市場,搶占商機(jī),能在 SoC 設(shè)計(jì)流程的任一環(huán)節(jié)中提速都至關(guān)重要。Arm全新推出的 Arm IP Explorer 在針對(duì)用戶選擇 IP 的痛點(diǎn)進(jìn)行流程優(yōu)化,通過探索、設(shè)計(jì)和分享三方面的多樣功能達(dá)到效率提升?!?nbsp;&n
- 關(guān)鍵字: Arm IP Explorer
大聯(lián)大品佳集團(tuán)推出基于芯唐科技產(chǎn)品的IP CAM方案
- 2023年7月6日,致力于亞太地區(qū)市場的國際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下品佳推出基于芯唐科技(Nuvoton)MA35D1芯片的IP CAM方案。 圖示1-
- 關(guān)鍵字: 大聯(lián)大品佳 芯唐 IP CAM
新思科技與三星擴(kuò)大IP合作,加速新興領(lǐng)域先進(jìn)SoC設(shè)計(jì)
- 摘要:●? ?新思科技接口IP適用于USB、PCI Express、112G以太網(wǎng)、UCIe、LPDDR、DDR、MIPI等廣泛使用的協(xié)議中,并在三星工藝中實(shí)現(xiàn)高性能和低延遲●? ?新思科技基礎(chǔ)IP,包括邏輯庫、嵌入式存儲(chǔ)器、TCAM和GPIO,可以在各先進(jìn)節(jié)點(diǎn)上提供行業(yè)領(lǐng)先的功耗、性能和面積(PPA)●? ?新思科技車規(guī)級(jí)IP集成到三星的工藝中,有助于確保ADAS、動(dòng)力總成和雷達(dá)SoC的長期運(yùn)行并提高可靠性●? ?三星工藝中
- 關(guān)鍵字: 新思科技 三星 IP SoC設(shè)計(jì)
Dolphin Design推出用于聲音分類的創(chuàng)新IP,可減少99%的功耗
- Dolphin Design是提供電源管理、音頻和處理器以及ASIC設(shè)計(jì)服務(wù)的半導(dǎo)體IP解決方案的領(lǐng)導(dǎo)者,今天宣布推出WhisperExtractor,這是一個(gè)改變游戲規(guī)則的混合信號(hào)IP,用于支持語音和音頻的SoC。WhisperExtractor IP能夠以μW級(jí)別的功耗實(shí)現(xiàn)語音和聲音分類,為突破性的在線語音用戶界面和在線聲音檢測鋪平道路。該IP增強(qiáng)了旨在實(shí)現(xiàn)關(guān)鍵詞識(shí)別(KWS)、自動(dòng)語音識(shí)別(ASR)、自然語言處理(NLP)或智能安全攝像頭等電池供電的高能效聲音分類應(yīng)用。WhisperExtracto
- 關(guān)鍵字: Dolphin Design 聲音分類 IP
Dolphin Design推出用于聲音分類的創(chuàng)新IP,可減少99%的功耗
- 2023年6月28日,格勒諾布爾。Dolphin Design是提供電源管理、音頻和處理器以及ASIC設(shè)計(jì)服務(wù)的半導(dǎo)體IP解決方案的領(lǐng)導(dǎo)者,今天宣布推出WhisperExtractor,這是一個(gè)改變游戲規(guī)則的混合信號(hào)IP,用于支持語音和音頻的SoC。WhisperExtractor IP能夠以μW級(jí)別的功耗實(shí)現(xiàn)語音和聲音分類,為突破性的在線語音用戶界面和在線聲音檢測鋪平道路。該IP增強(qiáng)了旨在實(shí)現(xiàn)關(guān)鍵詞識(shí)別(KWS)、自動(dòng)語音識(shí)別(ASR)、自然語言處理(NLP)或智能安全攝像頭等電池供電的高能效聲音分類應(yīng)
- 關(guān)鍵字: Dolphin Design 聲音分類 IP
CEVA將在上海世界移動(dòng)通信大會(huì)展示消費(fèi)類電子用芯片和軟件IP
- 全球領(lǐng)先的無線連接和智能感知技術(shù)及共創(chuàng)解決方案的授權(quán)許可廠商CEVA, Inc.(納斯達(dá)克股票代碼:CEVA)參加2023年6月28至30日在上海舉辦的世界移動(dòng)通信大會(huì)。在這次展會(huì)上,CEVA團(tuán)隊(duì)將與SoC和OEM客戶面對(duì)面溝通交流,探討最新的技術(shù)創(chuàng)新,并介紹如何充分利用CEVA IP開發(fā)無線連接和智能感知應(yīng)用以實(shí)現(xiàn)產(chǎn)品設(shè)計(jì)目標(biāo)。 CEVA將在行政會(huì)議室展示用于邊緣AI、5G、計(jì)算機(jī)視覺、空間音頻(spatial-audio)和物聯(lián)網(wǎng)連接的最新解決方案,包括: ● 邊緣AI推
- 關(guān)鍵字: CEVA 上海世界移動(dòng)通信大會(huì) IP
Cadence發(fā)布面向TSMC 3nm工藝的112G-ELR SerDes IP展示
- 3nm 時(shí)代來臨了!Cadence 在 2023 年 TSMC 北美技術(shù)研討會(huì)期間發(fā)布了面向臺(tái)積電 3nm 工藝(N3E)的 112G 超長距離(112G-ELR)SerDes IP 展示,這是 Cadence 112G-ELR SerDes IP 系列產(chǎn)品的新成員。在后摩爾時(shí)代的趨勢(shì)下,F(xiàn)inFET 晶體管的體積在 TSMC 3nm 工藝下進(jìn)一步縮小,進(jìn)一步采用系統(tǒng)級(jí)封裝設(shè)計(jì)(SiP)。通過結(jié)合工藝技術(shù)的優(yōu)勢(shì)與 Cadence 業(yè)界領(lǐng)先的數(shù)字信號(hào)處理(DSP)SerDes 架構(gòu),全新的 112G-ELR
- 關(guān)鍵字: Cadence TSMC 3nm工藝 SerDes IP
芯原股份:公司的神經(jīng)網(wǎng)絡(luò)處理器IP系列產(chǎn)品可廣泛適用于AIoT、智慧汽車等應(yīng)用場景
- 2023年5月8日,芯原股份(688521.SH)在互動(dòng)平臺(tái)表示,芯原用于人工智能的神經(jīng)網(wǎng)絡(luò)處理器IP(NPU)業(yè)界領(lǐng)先,已經(jīng)在10多個(gè)領(lǐng)域、60多家客戶的110多款芯片中被采用。根據(jù)目前市場的需求,芯原基于自身神經(jīng)網(wǎng)絡(luò)處理器IP可伸縮可擴(kuò)展的特性,已發(fā)展了覆蓋從高性能云計(jì)算到低功耗邊緣計(jì)算的垂直解決方案;同時(shí)還推出了從攝像頭輸入到顯示器輸出的完整智能像素解決方案。因此,在人工智能領(lǐng)域,芯原的神經(jīng)網(wǎng)絡(luò)處理器IP系列產(chǎn)品可廣泛適用于包括智慧物聯(lián)網(wǎng)(AIoT)、智慧汽車、智慧可穿戴、智慧家居、視頻數(shù)據(jù)中心、智
- 關(guān)鍵字: 芯原股份 IP 神經(jīng)網(wǎng)絡(luò)處理器IP
ip-core介紹
您好,目前還沒有人創(chuàng)建詞條ip-core!
歡迎您創(chuàng)建該詞條,闡述對(duì)ip-core的理解,并與今后在此搜索ip-core的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)ip-core的理解,并與今后在此搜索ip-core的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473