首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> lvds&ttl

關于電路的那些常識性概念

  •   一.TTL  TTL集成電路的主要型式為晶體管-晶體管邏輯門(transistor-transistor logic gate),TTL大部分都采用5V電源?! ?.輸出高電平Uoh和輸出低電平Uol  Uoh≥2.4V,Uol≤0.4V  2.輸入高電平和輸入低電平  Uih≥2.0V,Uil≤0.8V  二.CMOS  CMOS電路是電壓控制器件,輸入電阻極大,對于干擾信號十分敏感,因此不用的輸入端不應開路,接到地或者電源上。CMOS電路的優(yōu)點是噪聲容限較寬,靜態(tài)功耗很小?! ?/li>
  • 關鍵字: TTL  CMOS  

【E課堂】數(shù)字電路中△ I噪聲的產生與特點

  •   隨著數(shù)字電路向高集成度、高性能、高速度、低工作電壓、低功耗等方向發(fā)展,數(shù)字電路中的△I噪聲正逐步成為數(shù)字系統(tǒng)的主要噪聲源之一,因此研究△I噪聲的產生過程與基本特點,對認識△I噪聲特性進而抑制△I噪聲具有實際意義?! 》聪嗥魇菙?shù)字設計的核心。本文從反相器入手,分析了TTL和CMOS中△I噪聲的產生過程與基本特點。  1 △I噪聲的產生  1.1 TTL中△I噪聲的產生  TTL反相器的基本電路如圖1所示。在穩(wěn)定狀態(tài)下,輸出Vo分別為高電平VOH和低電平VOL時,電源提供的電流IH和I
  • 關鍵字: TTL  CMOS  

【E問E答】硬件設計的幾個問題

  •   [問]:   1、電阻電容的封裝形式如何選擇,有沒有什么原則?比如,同樣是 104 的電容有 0603、0805 的封裝,同樣是 10uF 電容有 3216、0805、3528 等封裝形式,選擇哪種封裝形式比較合適呢?   2、有時候兩個芯片的引腳(如芯片A 的引腳 1,芯片B 的引腳 2)可以直接相連,有時候引腳之間(如A-1 和 B-2)之間卻要加上一片電阻,如 22歐,請問這是為什么?這個電阻有什么作用?電阻阻值如何選擇?   3、藕合電容如何布置?有什么原則?是不是每個電源引腳布置一片
  • 關鍵字: 封裝  TTL   

【E課堂】電子基礎-什么是負電壓及如何產生

  •   本文主要介紹了什么是負電壓及如何產生,希望對您的學習有所幫助。   1、電荷泵提供負壓   TTL電平/232電平轉換芯片(如,MAX232,MAX3391等)是最典型的電荷泵器件可以輸出較低功率的負壓。但有些LCD要求-24V的負偏壓,則需要另外想辦法??捎靡黄琺ax232為LCD模塊提供負偏壓。TTL-in接高電平,RS232-out串一個10K的電位器接到LCM的VEE。這樣不但可以顯示, 而且對比度也可調。 MAX232是+5V供電的雙路RS-232驅動器,芯片的內部還包含了+5V及&pl
  • 關鍵字: 負電壓  TTL  

最簡單的上下拉的問題

  •   本文介紹了上下拉電阻的作用、使用方法等問題。   重要信號線的上下拉問題   一般說來,不光是重要的信號線,只要信號在一段時間內可能出于無驅動狀態(tài),就需要處理。   比如說,一個CMOS門的輸入端阻抗很高,沒有處理,在懸空狀況下很容易撿拾到干擾,如果能量足夠甚至會導致?lián)舸┗蛘唛V鎖,導致器件失效。祈禱輸入的保護二極管安全工作吧。如果電平一直處于中間態(tài),那輸出就可能是不確定的情況,也可能是上下MOS都導通,對器件壽命造成影響。   總線上當所有的器件都處于高阻態(tài)時也容易有干擾出現(xiàn)。因為這時讀寫控制
  • 關鍵字: CMOS  TTL  

一些常用的電平標準

  •   現(xiàn)在常用的電平標準有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,還有一些速度比較高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面簡單介紹一下各自的供電電源、電平標準以及使用注意事項。   TTL:Transistor-Transistor Logic 三極管結構。   Vcc:5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。   因為2.4V與5V之間還有很大空閑
  • 關鍵字: TTL,CMOS  

CMOS和TTL集成門電路多余輸入端的處理方法

  •   簡介:CMOS和TTL集成門電路在實際使用時經常遇到這樣一個問題,即輸入端有多余的,如何正確處理這些多余的輸入端才能使電路正常而穩(wěn)定的工作?本文給出了解決這個問題的方法,供大家參考。   CMOS門電路   CMOS門電路一般是由MOS管構成,由于MOS管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無電流,所以靜態(tài)時柵極不取電流,輸入電平與外接電阻無關。由于MOS管在電路中是一壓控元件,基于這一特點,輸入端信號易受外界干擾,所以在使用CMOS門電路時輸入端特別注意不能懸空。在使用時應采用以下
  • 關鍵字: CMOS  TTL  

TTL與CMOS電路的區(qū)別

  •   簡介:本文介紹了TTL電平和CMOS電平之間的區(qū)別以及使用注意事項等內容。   TTL:雙極型器件,一般電源電壓 5V,速度快(數(shù)ns),功耗大(mA級),負載力大,不用端多數(shù)不用處理。   CMOS:單級器件,一般電源電壓 15V,速度慢(幾百ns),功耗低,省電(uA級),負載力小,不用端必須處理。   CMOS 和 TTL 電平的主要區(qū)別在于輸入轉換電平。   CMOS:它的轉換電平是電源電壓的 1/2,因為 CMOS 的輸入時互補的,保證了轉換電平是電源電壓的 1/2。   TTL:
  • 關鍵字: TTL  CMOS  

CMOS和TTL集成門電路多余輸入端處理

  •   一、CMOS門電路   CMOS 門電路一般是由MOS管構成,由于MOS管的柵極和其它各極間有絕緣層相隔,在直流狀態(tài)下,柵極無電流,所以靜態(tài)時柵極不取電流,輸入電平與外接電阻無關。由于MOS管在電路中是一壓控元件,基于這一特點,輸入端信號易受外界干擾,所以在使用CMOS門電路時輸入端特別注意不能懸空。在使用時應采用以下方法:   1、與門和與非門電路:由于與門電路的邏輯功能是輸入信號只要有低電平,輸出信號就為低電平,只有全部為高電平時,輸出端才為高電平。而與非門電路的邏輯功能是輸入信號只要有低電平
  • 關鍵字: CMOS  TTL  

TTL和CMOS電平總結

  •   簡介:本文總結了TTL和CMOS電平的特點、使用方式等內容 。   1,TTL電平(什么是TTL電平):   輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。   特點:   1.CMOS是場效應管構成,TTL為雙極晶體管構成   2.COMS的邏輯電平范圍比較大(5~15V),TTL只能在5V下工作   3.CMOS的高
  • 關鍵字: TTL  CMOS  

嵌入式linux新手入門手記-修改kernel支持1024x768顯示屏

  •   我的顯示屏是1024x768像素的TFT-LCD顯示屏,LVDS輸入,3路差分數(shù)據(jù),1路差分時鐘。   LCD是RGB565模式。kernel之前已經能夠驅動一個7寸的屏幕工作,所以顯示部分的修改不是很多。   修改源程序,增加對使用的LCD的支持。   修改/arch/arm/mach-omap2/board-am335xevm.c和/drivers/video/da8xx-fb.c,增加對LCD的支持,主要是修改幾個數(shù)據(jù)結構。修改board-am335xevm.c的disp_panel,lc
  • 關鍵字: LCD  LVDS  

詳解TTL和CMOS電平

  •   “TTL電平”最常用于有關電專業(yè),如:電路、數(shù)字電路、微機原理與接口技術、單片機等課程中都有所涉及。在數(shù)字電路中只有兩種電平(高和低)高電平+5V、低電平0V.同樣運用比較廣泛的還有CMOS電平、232電平、485電平等。   TTL電路   TTL集成電路的主要型式為晶體管-晶體管邏輯門(transistor-transistor logic gate),TTL大部分都采用5V電源。   1.輸出高電平Uoh和輸出低電平Uol   Uoh≥2.4V,Uol&le
  • 關鍵字: TTL  CMOS  

千兆采樣ADC確保直接RF變頻

  •   隨著模數(shù)轉換器(ADC)的設計與架構繼續(xù)采用尺寸更小的過程節(jié)點,一種新的千兆赫ADC產品應運而生。能以千兆赫速率或更高速率進行直接RF采樣且不產生交織偽像的ADC為通信系統(tǒng)、儀器儀表和雷達應用的直接RF數(shù)字化帶來了全新的系統(tǒng)解決方案。   最先進的寬帶ADC技術可以實現(xiàn)直接RF采樣。就在不久前,唯一可運行在GSPS (Gsample/s)下的單芯片ADC架構是分辨率為6位或8位的Flash轉換器。這些器件能耗極高,且通常無法提供超過7位的有效位數(shù)(ENOB),這是由于Flash架構的幾何尺寸與功耗限
  • 關鍵字: ADC  RF  轉換器  LVDS  FPGA  

選擇合適的轉換器:JESD204B與LVDS對比

  •   1 為不同應用提供不同選擇   對于數(shù)據(jù)轉換器的高速串行傳輸,不同的應用有不同的選擇。十多年來,數(shù)據(jù)轉換器制造商一直選擇LVDS作為主要差分信號技術。盡管有些LVDS應用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術一直難以滿足轉換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項LVDS核心制造商的行業(yè)標準。該規(guī)范可作為設計人員的最佳實踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
  • 關鍵字: JESD204B  LVDS  轉換器  FPGA  PHY  

定時解決方案專業(yè)廠商 ECS Inc.成立35年周年慶典

  •   設計和制造硅基定時器件和頻率控制產品的全球創(chuàng)新領導廠商ECS Inc. International欣然宣布2015年慶祝企業(yè)運營35周年。   ECS Inc.主席兼首席執(zhí)行官Brad Slatten表示:“回顧以往成就,我們感到十分自豪。ECS公司擁有朝氣蓬勃的團隊合作、持續(xù)不斷的產品開發(fā),與客戶合作并在最短時間內為其提供合適定時解決方案的決心,所有這些努力均已帶來了回報,使得ECS公司成功地在這個競爭極為激烈的行業(yè)中立足35年。”   ECS Inc.的35年周年慶典恰
  • 關鍵字: ECS   LVDS  
共171條 4/12 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473