mcu-fpga 文章 進(jìn)入mcu-fpga技術(shù)社區(qū)
FPGA低功耗設(shè)計小貼士
- 采用FPGA進(jìn)行低功耗設(shè)計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計、軟件算法、功耗分析工具及個人設(shè)計方法都會對產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當(dāng),有些方法反而會增加功耗,因此必須根據(jù)實際情況選擇適當(dāng)?shù)脑O(shè)計方法。
- 關(guān)鍵字: 功率估算 結(jié)構(gòu)設(shè)計 FPGA
基于NIOS Ⅱ處理器的數(shù)字信號解碼器設(shè)計
- 介紹了一種基于NIOS Ⅱ?qū)崿F(xiàn)數(shù)字信號解碼器的方法,該系統(tǒng)由FPGA 和相應(yīng)接口電路組成,將NIOS Ⅱ嵌入式軟核CPU 集成到FPGA 中構(gòu)成片上系統(tǒng)( SOC) ,可以將串行輸入的不歸零PCM 碼轉(zhuǎn)換為可分析的8 位并行碼,并通過上位機(jī)軟件顯示解碼結(jié)果。
- 關(guān)鍵字: 數(shù)字信號解碼器 嵌入式軟核CPU FPGA
基于FPGA的GSM系統(tǒng)直放站數(shù)字選頻器設(shè)計
- 提出了一種基于FPGA的數(shù)字選頻器設(shè)計方案,該數(shù)字選頻器應(yīng)用于八通道的GSM系統(tǒng)直放站,采用低成本的FPGA芯片Xilink Spartan-3A DSP XC3SD3400A進(jìn)行數(shù)字信號處理。給出了較詳細(xì)的硬件設(shè)計方案,并通過Agilent Technologies N5230A網(wǎng)絡(luò)分析儀對數(shù)字選頻器進(jìn)行了測量,被選出的有效相鄰信道之間的最小間隔能達(dá)到1MHz,能夠?qū)崿F(xiàn)較好的選頻功能,可滿足實際應(yīng)用的要求。
- 關(guān)鍵字: 數(shù)字選頻器 MSP430 FPGA
基于VHDL的感應(yīng)加熱電源數(shù)字移相觸發(fā)器設(shè)計
- 用數(shù)字觸發(fā)器的設(shè)計思想設(shè)計其硬件結(jié)構(gòu)并對軟件算法進(jìn)行了改進(jìn)。改進(jìn)后的數(shù)字移相觸發(fā)器簡單可靠,產(chǎn)生脈沖的對稱性好,抗干擾能力強(qiáng),能夠保證捕獲到每一個換相區(qū)并及時觸發(fā)。
- 關(guān)鍵字: 鎖相環(huán)倍頻 脈沖觸發(fā)模塊 FPGA
基于FPGA的脈沖重復(fù)頻率(PRF)跟蹤器的設(shè)計
- 本文利用FPGA資源豐富?易于編程的特點設(shè)計了純硬方式的脈沖重復(fù)頻率跟蹤器,實現(xiàn)了在密集信號環(huán)境下的信號跟蹤,并且將多路并行的跟蹤器集成在一片F(xiàn)PGA中,簡化了系統(tǒng)結(jié)構(gòu),縮小了體積?
- 關(guān)鍵字: 多路脈沖重復(fù)頻率跟蹤器 關(guān)聯(lián)比較器 FPGA
FPGA在航空電子系統(tǒng)中的設(shè)計應(yīng)用
- 由于競爭的壓力和對飛機(jī)性能無止境的追求,航空電子從簡單、獨(dú)立的設(shè)備發(fā)展到如今以每秒百萬位乃至更快的速度交換信息的高級智能系統(tǒng)網(wǎng)絡(luò)。這也帶來了必須克服的許多設(shè)計問題。
- 關(guān)鍵字: 高級智能系統(tǒng)網(wǎng)絡(luò) 航空電子 FPGA
有限狀態(tài)機(jī)的FPGA設(shè)計
- 有限狀態(tài)機(jī)是一種常見的電路,由于時序電路和組合電路組成,設(shè)計有限狀態(tài)機(jī)的第一步是確定采用Moore狀態(tài)機(jī)還是采用Mealy狀態(tài)機(jī)。Mealy狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)變不僅和當(dāng)前狀態(tài)有關(guān),而且和各輸入信號有關(guān);Moore狀態(tài)機(jī)的轉(zhuǎn)變只和當(dāng)前狀態(tài)有關(guān)。從電路實現(xiàn)功能上來講,任何一種都可以實現(xiàn)同樣的功能。但他們的輸出時序不同,所以選擇使用哪種狀態(tài)機(jī)是要根據(jù)具體情況來定。
- 關(guān)鍵字: Moore狀態(tài)機(jī) Mealy狀態(tài)機(jī) FPGA
基于FPGA的帶Cache的嵌入式CPU的設(shè)計與實現(xiàn)
- MIPS(Microprocessor without Interlocked Pipeline STages)是一種典型的RISC(Reduced InstructiON Set Computer)微處理器,在嵌入式系統(tǒng)領(lǐng)域中得到廣泛的應(yīng)用。MIPS32TM指令集開放,指令格式規(guī)整,易于流水線設(shè)計,大量使用寄存器操作。與CISC(Complex Instruction Set Computer)微處理器相比,RISC具有設(shè)計更簡單、設(shè)計周期更短等優(yōu)點,并可以應(yīng)用更多先進(jìn)的技術(shù),開發(fā)更快的下一代處理器。
- 關(guān)鍵字: 流水線CPU 時序設(shè)計 FPGA
基于ARM的SoC FPGA嵌入式系統(tǒng)的設(shè)計實現(xiàn)
- 本白皮書討論用于實現(xiàn)基于ARM 的嵌入式系統(tǒng)的Altera 可編程芯片系統(tǒng)(SoC)方法。對于面臨產(chǎn)品及時面市、成本、性能、設(shè)計重用和產(chǎn)品長壽命等苛刻要求的嵌入式系統(tǒng)開發(fā)人員而言,單芯片方案是非常有價值的方法。
- 關(guān)鍵字: 硬核處理器 嵌入式系統(tǒng) FPGA
FPGA大型設(shè)計應(yīng)用的多時鐘設(shè)計策略闡述
- 利用FPGA實現(xiàn)大型設(shè)計時,可能需要FPGA具有以多個時鐘運(yùn)行的多重數(shù)據(jù)通路,這種多時鐘FPGA設(shè)計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設(shè)計和時鐘/數(shù)據(jù)關(guān)系。設(shè)計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進(jìn)行布線,本文將對這些設(shè)計策略深入闡述。
- 關(guān)鍵字: 亞穩(wěn)態(tài)性 多時鐘 FPGA
mcu-fpga介紹
您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473