首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> mcu-fpga

基于FPGA的電子表決器電路的設計與實現(xiàn)

  • 電子設計自動化(Electronic Design Automation,EDA)是以計算機為載體,在EDA軟件平臺上,用硬件描述語言VHDL完成設計文件,然后由計算機自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局、布線和仿真,直至對于
  • 關(guān)鍵字: 表決器  設計  FPGA  仿真  

基于FPGA有限域構(gòu)造的QC-LDPC分層譯碼器設計

  • 低密度奇偶校驗(Low Density Parity—Check,LDPC)碼最早于1962年由R.Gallager提出,其實質(zhì)是一類具有稀疏校檢矩陣的線性分組碼。1996年,Mackay、Neal等人證明了LDPC碼是一種具有逼近Shannon極限性能的好碼,
  • 關(guān)鍵字: 有限域乘群  QC-LDPC碼  分層譯碼器  FPGA  

基于FPGA的參數(shù)可調(diào)RS422接口電路設計實現(xiàn)

  • 當前應用廣泛的串行通信接口標準主要有RS232,RS422和RS485,其中RS232串行通信方式采用單端輸入輸出,傳輸距離短、通信速率低、抗干擾性能差;RS485與RS422均采用差分串行輸入輸出,但RS485只有一對雙絞線,只能工作
  • 關(guān)鍵字: FPGA  RS422  接口電路  

基于PCI CAN的數(shù)據(jù)轉(zhuǎn)換系統(tǒng)設計

  • CAN總線是當前最流行的工業(yè)現(xiàn)場總線之一,PCI則是一種應用普遍的高速同步總線,具有32 bit帶寬,時鐘頻率為0~33 MHz,最大傳輸速率可達132 Mbitmiddot;s-1,廣泛應用于數(shù)字圖像、語音及數(shù)據(jù)實時采集與處理等領域
  • 關(guān)鍵字: PCI  CAN  FPGA  PCI9054  

基于FPGA的等效時間采樣

  • 在現(xiàn)代電子測量、通訊系統(tǒng)以及生物醫(yī)學等領域,經(jīng)常涉及對寬帶模擬信號進行數(shù)據(jù)采集和存儲,以便計算機進一步進行數(shù)據(jù)處理。為了對高速模擬信號進行不失真采集,根據(jù)奈奎斯特定理,采樣頻率必須為信號頻率的2倍以上
  • 關(guān)鍵字: 等效時間采樣  FPGA  數(shù)據(jù)采集  變頻  

一種精確幀同步算法及FPGA實現(xiàn)

  • 在衛(wèi)星通信系統(tǒng)中,發(fā)送端通常利用不同的分組時隙同步傳送處在同一傳輸頻帶內(nèi)的各路信號,而接收端為了準確識別和分離出數(shù)據(jù)流中的各路信號,需要采用幀同步算法進行分組檢測和符號同步,其中分組檢測用來識別數(shù)據(jù)分
  • 關(guān)鍵字: 幀同步  相關(guān)  FPGA  衛(wèi)星通信接收機  

基于FPGA流水線結(jié)構(gòu)并行FFT的設計與實現(xiàn)

  • 離散傅里葉變換DFT在通信、控制、信號處理、圖像處理、生物信息學、計算物理、應用數(shù)學等領域中有著廣泛的應用。FFT算法是作為DFT快速算法提出的,它將長序列的DFT分解為短序列的DFT,大大減少了運算量。FFT的FPGA實
  • 關(guān)鍵字: FFT  FPGA  流水線  并行處理  

基于FPGA的天線選通電路設計

  • 某定向設備采用多普勒效應測向原理,即當天線振子做圓周運動時,天線振子本身與目標信號源就會產(chǎn)生相對速度,使振子感應到的信號產(chǎn)生了多普勒頻移,通過對振子感應信號相位的處理,從而達到測向的目的。而為了提高天
  • 關(guān)鍵字: FPGA  VHDL  選通電路  分頻  

SDR SDRAM(理論篇)

  • 由于SDRAM本身就是一個比較復雜的東西,之前小墨在學這方面東西的時候感覺很是吃力,于是那時候便暫時放下了,知道年后這段時間,小墨又重新拾起這個知識點,想要一口氣把它調(diào)通了,再往下看其他的東西。學SDRAM,理
  • 關(guān)鍵字: fpga    sram  

SDR SDRAM(架構(gòu)篇)

  • 今天我們來講的是SDRAM的架構(gòu)以及設計,這也是小墨第一次接觸架構(gòu),也談不上給大家講,就是把我理解的當做一個筆記分享給大家,我也試著做了一個SDRAM 的架構(gòu)word文檔,在文章的后面,喜歡的朋友可以下載下來看一下
  • 關(guān)鍵字: SDRAM    FPGA  

SOPC進階,自定義AD轉(zhuǎn)換IP核設計全流

  • 今天帶大家來設計一個自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設計的整體框架,AD轉(zhuǎn)換代碼的編寫,仿真,Avalon-MM總線接口的編寫,硬件系統(tǒng)還是基于上次的硬件系統(tǒng),不過我們不再用altera給我們
  • 關(guān)鍵字: fpga    sopc  

如何用FPGA實現(xiàn)4G無線球形檢測器

  • MIMO無線系統(tǒng)最佳硬判決檢測方式是最大似然檢測器。ML檢測因為比特誤碼率 (BER)性能出眾,非常受歡迎。不過,直接實施的復雜性會隨著天線和調(diào)制方案的增加呈指數(shù)級增強,使ASIC或FPGA僅能用于使用少數(shù)天線的低密度調(diào)
  • 關(guān)鍵字: FPGA  MIMO  

基于圖像增強的去霧快速算法的FPGA實現(xiàn)

  • 摘要:基于圖像增強方法,本文提出了一種使用亮度映射的圖像去霧快速算法。此算法通過調(diào)整室外多霧場景圖像的對比度,提高了霧中物體的辨識度。算法的復雜度低、處理延遲小,實時性高,利于FPGA的實現(xiàn)。實現(xiàn)時不需外
  • 關(guān)鍵字: 圖像增強  實時去霧  FPGA 亮度映射  

十年漫長探索 硬件仿真技術(shù)終成主流

  • 現(xiàn)在,無需再為堆積如山的驗證報告一籌莫展了,要知道,硬件仿真已成為主流,這讓我們得以告別滿是灰塵的車間,將工作轉(zhuǎn)移到電腦桌面上。這一轉(zhuǎn)變并非一夜之間發(fā)生的,而更像是一段持續(xù)了十年的漫長旅程 — 但
  • 關(guān)鍵字: 硬件仿真  芯片設計  FPGA  處理器  

JESD204B轉(zhuǎn)換器內(nèi)確定性延遲解密

  • 對于需要一系列同步模數(shù)轉(zhuǎn)換器(ADC)的高速信號采樣和處理應用,轉(zhuǎn)換器具有去相位偏移和匹配延遲變化的能力至關(guān)重要。圍繞該特性展開的系統(tǒng)設計極為關(guān)鍵,因為從模擬采樣點到處理模塊之間的任何延遲失配都會使性能下
  • 關(guān)鍵字: JESD204B    ADC    FPGA  
共9870條 158/658 |‹ « 156 157 158 159 160 161 162 163 164 165 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473