首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> multibus—cpu

多核和多線程技術(shù)可大幅提升Android網(wǎng)頁(yè)瀏覽性能

  • 采用多核技術(shù)提升 CPU 馬力,是一種通過(guò)硬件提供更高系統(tǒng)性能的日益常見(jiàn)的做法。即使對(duì)許多視成本和功耗為重要設(shè)計(jì)考慮的大量消費(fèi)性應(yīng)用,也是如此。但是,升級(jí)到多核系統(tǒng)并無(wú)法保證一定能夠提升性能或改善用戶體驗(yàn)。因?yàn)樘嵘到y(tǒng)性能不僅是硬件方面的問(wèn)題,軟件也必須能充分利用并行硬件資源。然而軟件一直在改變 —— 系統(tǒng)變得越來(lái)越復(fù)雜,以至于在許多情況下,多個(gè)進(jìn)程和線程在同時(shí)運(yùn)行;同時(shí),應(yīng)用程序也在被優(yōu)化,以便在多處理硬件的趨勢(shì)中更加受益。
  • 關(guān)鍵字: MIPS  CPU  Android  

英特爾公司督促軟件開(kāi)發(fā)商關(guān)注節(jié)能

  •   英特爾公司的Clay Breshears日前在官方博客上發(fā)文批評(píng)軟件開(kāi)發(fā)商懶于優(yōu)化代碼以提高CPU能效。這篇博文實(shí)際上是七年前Herb Sutter的一篇文章的延續(xù),當(dāng)時(shí)Herb Sutter發(fā)文督促軟件開(kāi)發(fā)商從單核向多核轉(zhuǎn)變以提高CPU性能。這兩篇文章的內(nèi)容相似,不過(guò)彼時(shí)面臨的情況不同。   2004年發(fā)表的文章時(shí)值CPU從單核向多核邁進(jìn),英特爾刊文要求軟件開(kāi)發(fā)商為多核優(yōu)化,提高CPU的并行處理能力?,F(xiàn)在來(lái)看,很多軟件已經(jīng)支持多線程了,英特爾又要開(kāi)發(fā)商注重能效了,言外之意就是CPU負(fù)擔(dān)過(guò)重,開(kāi)發(fā)商
  • 關(guān)鍵字: 英特爾  CPU  

Intel發(fā)布可用太陽(yáng)能驅(qū)動(dòng)的CPU

  •   Intel在去年9月于舊金山舉行的IDF上展示了一顆能用太陽(yáng)能電池驅(qū)動(dòng)的超低功耗處理器。本周IEEE召開(kāi)的半導(dǎo)體技術(shù)會(huì)議ISSCC2012上Intel正式公布了這一CPU的技術(shù)細(xì)節(jié)。   除3DTri-Gate晶體管外,ISSCC上Intel著重推介的是近閾值電壓(Near-Threshold Voltage)技術(shù)。目前的CPU在核心電壓降至一定水準(zhǔn)以后根本無(wú)法啟動(dòng),給低電壓低功耗處理器的研發(fā)帶來(lái)了一定困難,而Intel的近閾值電壓技術(shù)使得邏輯電路中的器件在超低電壓下仍能正常運(yùn)轉(zhuǎn)。   IDF上I
  • 關(guān)鍵字: Intel  CPU  

基于8086 CPU 的單芯片計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)

  • 基于8086 CPU 的單芯片計(jì)算機(jī)系統(tǒng)的設(shè)計(jì),1 引言隨著超大規(guī)模集成電路工藝的發(fā)展,在一顆芯片上集成上百萬(wàn)甚至上億個(gè)晶體管已成為現(xiàn)實(shí)?,F(xiàn)在,芯片廠商都以面積最小化、功能最大化作為自己的發(fā)展方向,深亞微米效應(yīng)理論及IP 核技術(shù)越來(lái)越受到理論界和工業(yè)界的
  • 關(guān)鍵字: 設(shè)計(jì)  計(jì)算機(jī)系  單芯片  CPU  基于  

一種帶Cache的嵌入式CPU的設(shè)計(jì)與實(shí)現(xiàn)

  • 一種帶Cache的嵌入式CPU的設(shè)計(jì)與實(shí)現(xiàn),摘 要: 基于FPGA平臺(tái)實(shí)現(xiàn)了嵌入式RISC CPU的設(shè)計(jì)。根據(jù)項(xiàng)目要求,實(shí)現(xiàn)指令集為MIPS CPU指令集的一個(gè)子集,分析指令處理過(guò)程,構(gòu)建了嵌入式CPU的5級(jí)數(shù)據(jù)通路。分析了流水線產(chǎn)生的相關(guān)性問(wèn)題,采用數(shù)據(jù)前推技術(shù)和軟件
  • 關(guān)鍵字: 實(shí)現(xiàn)  設(shè)計(jì)  CPU  嵌入式  Cache  

基于FPGA的可重構(gòu)嵌入式運(yùn)動(dòng)控制卡設(shè)計(jì)與實(shí)現(xiàn)

  • 運(yùn)動(dòng)控制系統(tǒng)廣泛應(yīng)用于數(shù)控機(jī)床、機(jī)器人、自動(dòng)生產(chǎn)線等各類工業(yè)裝備的控制過(guò)程。隨著現(xiàn)代制造業(yè)走向高速化、柔性化,對(duì)于運(yùn)動(dòng)控制系統(tǒng)不但要求具備高性能的控制能力,而且需要具備一定的重配置能力,以適應(yīng)控制對(duì)象的變化。
  • 關(guān)鍵字: FPGA  CPU  ARM  

Intel Haswell上市時(shí)間首曝

  •   只能說(shuō)許多人想到了過(guò)程卻沒(méi)想到結(jié)果:土耳其爆料王DonanimHaber昨日透露的一張Intel最新的臺(tái)式機(jī)CPU路線圖顯示,Ivy Bridge的繼任者Haswell將于2013年5-6月之間正式上市。   作為Intel這一代Tick-Tock戰(zhàn)略中Tock的一代,雖然Haswell在去年九月的IDF上就已經(jīng)展示過(guò)早期樣品,不過(guò)沒(méi)想到的是預(yù)定的時(shí)間會(huì)這么快。此外高端部分看上去屆時(shí)仍將由Ivy Bridge-E占據(jù),和4月Ivy Bridge發(fā)布時(shí)的情況類似。   至于Haswell方面,已經(jīng)知
  • 關(guān)鍵字: Intel  CPU  Ivy Bridge  

基于嵌入式無(wú)線CPU 短信通信終端系統(tǒng)的設(shè)計(jì)

  • 基于嵌入式無(wú)線CPU 短信通信終端系統(tǒng)的設(shè)計(jì),摘要: 本論文闡述了基于嵌入式無(wú)線CPU 短信息通信終端的設(shè)計(jì)方案、開(kāi)發(fā)方法和開(kāi)發(fā)過(guò)程, 在設(shè)計(jì)中利用C8051F020單片機(jī)和新一代嵌入式無(wú)線CPU, 實(shí)現(xiàn)了一款具有短信收發(fā)功能的終端系統(tǒng)。完成了IGT啟動(dòng)電路、單片機(jī)與PC
  • 關(guān)鍵字: 終端  系統(tǒng)  設(shè)計(jì)  通信  短信  嵌入式  無(wú)線  CPU  基于  

淺談基于CPU卡的流量計(jì)功能要求及設(shè)計(jì)方案

  • 隨著城市燃?xì)庥脩舻目焖侔l(fā)展及應(yīng)用,CPU卡流量計(jì)因功能強(qiáng)大、安全性能強(qiáng)的優(yōu)點(diǎn)在城市燃?xì)鈶?yīng)用中越來(lái)越廣泛,它取代了傳統(tǒng)的上門(mén)抄表工作,為燃?xì)夤竟?jié)省了大量的人力、物力。根據(jù)CPU卡以及城市燃?xì)獾奶攸c(diǎn),設(shè)計(jì)了用
  • 關(guān)鍵字: 設(shè)計(jì)  方案  要求  功能  CPU  流量計(jì)  基于  

基于FPGA及嵌入式CPU(NiosⅡ)的TFT-LCD接口設(shè)計(jì)

  • 基于FPGA及嵌入式CPU(NiosⅡ)的TFT-LCD接口設(shè)計(jì),摘要:本文介紹了一種基于 FPGA及 NiosII軟核處理器與 TFT-LCD接口的方法。它直接采用 CPU對(duì)存貯器的讀寫(xiě),實(shí)現(xiàn)了對(duì) TFT-LCD屏的實(shí)時(shí)操作。它具有直接、有效和速度快等特點(diǎn)。該設(shè)計(jì)使 CPU對(duì) TFT-LCD的控制極其簡(jiǎn)單化
  • 關(guān)鍵字: TFT-LCD  接口  設(shè)計(jì)  Nios  CPU  FPGA  嵌入式  基于  

新型數(shù)字化故障錄波器方案

  • 電力系統(tǒng)故障錄波器是故障錄波器用于電力系統(tǒng),可在系統(tǒng)發(fā)生故障時(shí),自動(dòng)地、準(zhǔn)確地記錄故障前、后過(guò)程的各...
  • 關(guān)鍵字: 協(xié)議轉(zhuǎn)換器  錄波器  CPU  

雙CPU在多I/O口系統(tǒng)中的硬件設(shè)計(jì)

  • 1 引言  常規(guī)的單片機(jī)應(yīng)用系統(tǒng)設(shè)計(jì),往往都用一個(gè)CPU,再擴(kuò)展一系列外圍輔助電路以達(dá)到相應(yīng)設(shè)計(jì)目標(biāo)。這種方法,尤其在輸入輸出接口較多的系統(tǒng)中,必須進(jìn)行繁瑣的譯碼、邏輯變換,使得系統(tǒng)硬件復(fù)雜,調(diào)試?yán)щy。而用
  • 關(guān)鍵字: 硬件  設(shè)計(jì)  系統(tǒng)  I/O  在多  CPU  

Marvell和Tuxera推出全功能NAS解決方案

  • 集成芯片解決方案的領(lǐng)導(dǎo)廠商美滿電子科技(Marvell,納斯達(dá)克代碼:MRVL)和面向Android、Linux及其他操作系統(tǒng)
  • 關(guān)鍵字: Marvell  CPU  Tuxera  NAS  

多核處理器設(shè)計(jì)的要素

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 多核處理器  CPU  低功耗設(shè)計(jì)  

CPU芯片的封裝技術(shù)介紹

  • CPU芯片的封裝技術(shù):

    DIP封裝

    DIP封裝(Dual In-line Package),也叫雙列直插式封裝技術(shù),指采用雙列直插形式封裝的集成電路芯片,絕大多數(shù)中小規(guī)模集成電路均采用這種封裝形式,其引腳數(shù)一般不超過(guò)100。
  • 關(guān)鍵字: CPU  芯片  封裝技術(shù)    
共1164條 50/78 |‹ « 48 49 50 51 52 53 54 55 56 57 » ›|

multibus—cpu介紹

您好,目前還沒(méi)有人創(chuàng)建詞條multibus—cpu!
歡迎您創(chuàng)建該詞條,闡述對(duì)multibus—cpu的理解,并與今后在此搜索multibus—cpu的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473