首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> r-car soc

Cadence混合信號(hào)SoC設(shè)計(jì)技術(shù)在ICSICT 2004獲得好評(píng)

  • 中國(guó)每三年舉辦一次的固態(tài)和集成電路技術(shù)國(guó)際會(huì)議(International Conference on Solid-State and Integrated-Circuit Technology,ICSICT)是目前在中國(guó)召開(kāi)的集成電路和微電子技術(shù)領(lǐng)域最高級(jí)別和最大的國(guó)際會(huì)議。它提供了一個(gè)展示固態(tài)和集成電路領(lǐng)域最新發(fā)展的國(guó)際交流平臺(tái),為提高中國(guó)集成電路技術(shù)的學(xué)術(shù)水平和推動(dòng)中國(guó)集成電路產(chǎn)業(yè)的發(fā)展起到了十分積極的作用。固態(tài)器件、集成電路、工藝技術(shù)、先進(jìn)材料和其它相關(guān)的所有研究領(lǐng)域都屬于會(huì)議的討論范圍。&nbs
  • 關(guān)鍵字: Cadence  SoC  ASIC  

QuickLogic可編程SOC系列瞄準(zhǔn)數(shù)字媒體應(yīng)用

  • 嵌入式標(biāo)準(zhǔn)產(chǎn)品(ESPs)的先驅(qū)企業(yè)QuickLogic公司(Nasdaq股票代碼: QUIK)于今天日發(fā)布了QL92xxx 系列可編程片上系統(tǒng)器件(ProgrammableSOC)的。該系列產(chǎn)品系列以廣受歡迎的以QuickMIPS 產(chǎn)品系列中的的QL902M為 為基礎(chǔ)并,內(nèi)置了了專為用于嵌入式數(shù)字媒體應(yīng)用的器件而設(shè)計(jì)的附加預(yù)編程模塊。該系列的首款產(chǎn)品為QL92010,其中內(nèi)置了了一個(gè)IDE控制器。秉承QuickLogic一貫專注努力于提供有線/無(wú)線IP網(wǎng)絡(luò)數(shù)字媒體傳輸和處理的芯片解決方案的傳統(tǒng),Quic
  • 關(guān)鍵字: QuickLogic  SoC  ASIC  

SoC中的電源設(shè)計(jì)、分析與驗(yàn)證

  • 2004年6月A版 摘  要:本文分析了深亞微米下超大規(guī)模SoC的電源設(shè)計(jì)中存在的問(wèn)題,給出了業(yè)界適用的設(shè)計(jì)、驗(yàn)證方法,并以工程設(shè)計(jì)為例,給出層次性SoC設(shè)計(jì)中電源設(shè)計(jì)、驗(yàn)證的適用流程。 關(guān)鍵詞:系統(tǒng)芯片;電源電壓降;地電壓反彈;電源網(wǎng)格 引言   SoC(系統(tǒng)芯片)是現(xiàn)代微電子技術(shù)向前發(fā)展的必然趨勢(shì)。與工藝技術(shù)逐步先進(jìn)的變化相適應(yīng),SoC芯片上的內(nèi)核邏輯的供電電壓也逐步降低。供電電源電壓減小的一個(gè)顯著好處是使整個(gè)芯片的功耗降低,然而它同時(shí)也帶來(lái)了芯片噪聲容限降低的負(fù)面影響。芯片供電電源
  • 關(guān)鍵字: SoC  SoC  ASIC  

FPSLIC簡(jiǎn)化SoC設(shè)計(jì)

  • 電子設(shè)計(jì)應(yīng)用2004年第9期 門陣列的好處在于它不僅可以減小PCB板的尺寸,而且可以降低功耗、提高可靠性,以及降低整個(gè)系統(tǒng)成本。但由于門陣列的設(shè)計(jì)工具價(jià)格太高, 流片費(fèi)用(NRE)的負(fù)擔(dān)太重,風(fēng)險(xiǎn)高,設(shè)計(jì)周期太長(zhǎng), 所以不能被一般公司所采用。Xilinx開(kāi)發(fā)出的第一批基于SRAM的FPGA, 由于其軟件價(jià)格很低,沒(méi)有流片費(fèi)用,所以它比門陣列更容易普及而被工程師所采用。如今芯片產(chǎn)業(yè)已經(jīng)可以把數(shù)百萬(wàn)門的邏輯放入一個(gè)芯片里,使其達(dá)到可以把整個(gè)系統(tǒng)濃縮到單個(gè)芯片的程度,這不僅代表把邏輯和ASIC 放入單一芯片,它
  • 關(guān)鍵字: FPSLIC  SoC  ASIC  

賽普拉斯宣布已開(kāi)始生產(chǎn)一款新型可編程系統(tǒng)級(jí)芯片(PSoCTM)混合信號(hào)陣列

  • 賽普拉斯半導(dǎo)體公司 (NYSE:CY) 的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布已開(kāi)始生產(chǎn)一款新型可編程系統(tǒng)級(jí)芯片(PSoCTM)混合信號(hào)陣列。這種具有擴(kuò)展數(shù)字集成功能的新型器件拓展了廣受歡迎的PSoC架構(gòu)的適用范圍,以滿足消費(fèi)類、工業(yè)、辦公自動(dòng)化、電信和汽車應(yīng)用中更大規(guī)模、更復(fù)雜的嵌入式控制功能的需要。賽普拉斯微系統(tǒng)公司的市場(chǎng)副總裁John McDonald說(shuō):“我們注意到客戶需要更多的數(shù)字功能,以提高外圍部件的集成度。我們的新款PSoC器件使得可用于實(shí)現(xiàn)片上
  • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  

Mentor Graphics公司與華為公司共建SoC軟硬件協(xié)同驗(yàn)證環(huán)境

  • 日前,Mentor和華為共同宣布共同建立SOC軟硬件協(xié)同驗(yàn)證環(huán)境。旨在加強(qiáng)SoC驗(yàn)證方面雙方的全面合作。事先,華為已經(jīng)利用Mentor公司提供的Seamless軟硬件協(xié)同驗(yàn)證方案成功建立了ARM-based SoC驗(yàn)證環(huán)境。利用Seamless協(xié)同驗(yàn)證環(huán)境,華為已經(jīng)成功調(diào)試,并解決了多款基于ARM7TDMI、 ARM926ejs、Power PC的SoC芯片軟硬件接口問(wèn)題。華為早在上個(gè)世紀(jì)90年代就認(rèn)識(shí)到SoC的功能驗(yàn)證比傳統(tǒng)的ASIC的功能驗(yàn)證更具有挑戰(zhàn)性,需要付出更多的仿真努力,同時(shí)產(chǎn)品的開(kāi)發(fā)周期也更
  • 關(guān)鍵字: Mentor  Graphics  SoC  ASIC  

北京集成電路設(shè)計(jì)園選用Cadence SoC Encounter設(shè)計(jì)平臺(tái)

  • 美國(guó)Cadence設(shè)計(jì)系統(tǒng)公司公司(紐約證券交易所代碼:CDN)董事會(huì)主席Ray Bingham先生一行,到北京集成電路設(shè)計(jì)園訪問(wèn), 設(shè)計(jì)園公司總經(jīng)理郝偉亞先生詳細(xì)介紹了設(shè)計(jì)園以及北京集成電路設(shè)計(jì)產(chǎn)業(yè)發(fā)展情況。Ray Bingham先生表示,Cadence長(zhǎng)期致力于中國(guó)電子產(chǎn)業(yè)的發(fā)展,支持北京集成電路產(chǎn)業(yè)的發(fā)展,對(duì)于作為中國(guó)7個(gè)國(guó)家IC設(shè)計(jì)基地之一的北京集成電路設(shè)計(jì)園,擴(kuò)展其數(shù)字設(shè)計(jì)平臺(tái),選用Cadence SoC Encounter為實(shí)現(xiàn)很復(fù)雜、高性能的芯片提供經(jīng)過(guò)驗(yàn)證的設(shè)計(jì)工具,應(yīng)對(duì)納米技術(shù)挑戰(zhàn),感
  • 關(guān)鍵字: Cadence  SoC  ASIC  

高速SoC單片機(jī)C8051F

  • 美國(guó)Cygnal公司專門從事混合信號(hào)系統(tǒng)芯片(SoC)單片機(jī)的設(shè)計(jì)與制造。公司更新了原51單片機(jī)結(jié)構(gòu),設(shè)計(jì)了具有自主產(chǎn)權(quán)的CIP-51內(nèi)核,運(yùn)行速度高達(dá)每秒25MIPS?,F(xiàn)已設(shè)計(jì)并為市場(chǎng)提供了29個(gè)品種的C8051F系列SoC單片機(jī),預(yù)計(jì)今年年內(nèi)還將完成20多個(gè)新的SoC單片機(jī)的設(shè)計(jì)。 C8051F系列是集成的混合信號(hào)系統(tǒng)芯片SoC單片機(jī),具有與MCS-51內(nèi)核及指令集完全兼容的微控制器,除了具有標(biāo)準(zhǔn)8051的數(shù)字外設(shè)部件之外,片內(nèi)還集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬部件和其它數(shù)字外設(shè)及功能部件(參見(jiàn)圖
  • 關(guān)鍵字: SoC  ASIC  

推動(dòng)標(biāo)準(zhǔn)的平臺(tái)

  • 概述在復(fù)雜SoC設(shè)計(jì)中,設(shè)計(jì)的可復(fù)用性是一種公認(rèn)的能有效提升設(shè)計(jì)效率的方法。單純地強(qiáng)調(diào)開(kāi)發(fā)和集成硬件IP(intellectual property)模塊還不夠完全,人們應(yīng)該繼續(xù)提高IP的抽象層次——從簡(jiǎn)單的組件到完整的功能子系統(tǒng),為SoC設(shè)計(jì)提供一個(gè)靈活而穩(wěn)定的出發(fā)點(diǎn)。目前許多公司都進(jìn)行基于平臺(tái)的設(shè)計(jì),希望借此來(lái)滿足越來(lái)越緊迫的產(chǎn)品上市時(shí)間要求。然而,如果只是簡(jiǎn)單地把一個(gè)原來(lái)的設(shè)計(jì)轉(zhuǎn)移到另一個(gè)產(chǎn)品設(shè)計(jì)中去會(huì)帶來(lái)很多問(wèn)題。假如這個(gè)設(shè)計(jì)沒(méi)有考慮到設(shè)計(jì)的可復(fù)用性,并且缺乏足夠的文檔說(shuō)明,那么改寫該設(shè)計(jì)花費(fèi)的時(shí)
  • 關(guān)鍵字: SoC  

SoC處理器的定標(biāo)原則

  • 半導(dǎo)體器件定標(biāo)(scaling)在量上的不斷進(jìn)展蘊(yùn)育著系統(tǒng)級(jí)芯片(SoC)器件在設(shè)計(jì)和結(jié)構(gòu)上質(zhì)的深刻變化。IC器件定標(biāo)可以加強(qiáng)功率效率、增加帶寬和顯著改進(jìn)功能集成性,而要挖掘出硅的全部性能潛力,還須在設(shè)計(jì)復(fù)雜性管理和改進(jìn)設(shè)計(jì)可重用性方面做同樣的努力。代表ITRS對(duì)半導(dǎo)體定標(biāo)的一致觀點(diǎn)的一個(gè)簡(jiǎn)易技術(shù)模型示出了芯片設(shè)計(jì)上一系列重大變化。較高層次的可編程性可以緩解經(jīng)濟(jì)上的壓力。專用處理器性能的不斷提高和器件的自動(dòng)生成將使處理器芯核在SoC結(jié)構(gòu)體系中發(fā)揮重大作用,諸如從高性能控制到以前只能由硬連接邏輯才可以實(shí)現(xiàn)的
  • 關(guān)鍵字: SoC  SoC  ASIC  

Cypress微系統(tǒng)公司推出用于PSoCTM混合信號(hào)陣列的集成開(kāi)發(fā)環(huán)境

  • 賽普拉斯半導(dǎo)體(Cypress Semiconductor)公司的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布推出用于其可編程系統(tǒng)級(jí)芯片(PSOCTM)混合信號(hào)陣列的PSoC Designer 4.0集成開(kāi)發(fā)環(huán)境(IDE)。PSoC Designer 4.0是一個(gè)完整的圖形成套工具,它通過(guò)提供“點(diǎn)擊”系統(tǒng)設(shè)計(jì)能力而為用戶利用PSoC的功能和靈活性給予了幫助。PSoC Designer 4.0提供了設(shè)備和應(yīng)用程序編輯器以及一個(gè)簡(jiǎn)單圖形用戶接口(GUI)下的編譯器、調(diào)試器
  • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  

日月光定購(gòu)多臺(tái)科利登的SoC測(cè)試系統(tǒng)Octet

  • 來(lái)自美國(guó)加州弗雷蒙特市的消息--日月光測(cè)試有限公司(納斯達(dá)克股票代碼:ASTSF)業(yè)界最大的獨(dú)立半導(dǎo)體測(cè)試服務(wù)供應(yīng)商定購(gòu)了22臺(tái)科利登的SoC 測(cè)試系統(tǒng),包括多臺(tái)高性能的Octet,用于計(jì)算機(jī)芯片組和圖形器件的高量產(chǎn)生產(chǎn)測(cè)試。日月光之所以選用該系統(tǒng)是基于其成熟的成本效益高的系統(tǒng)性能和測(cè)試能力,可以滿足下一代器件技術(shù),如高速總線系統(tǒng),不斷增長(zhǎng)的對(duì)測(cè)試系統(tǒng)測(cè)試容量和范圍的要求。日月光美國(guó)、歐洲兼日本區(qū)總裁Tien Wu說(shuō):“科利登的SoC測(cè)試系統(tǒng)提供給我們客戶可持續(xù)的產(chǎn)品面市和成本優(yōu)勢(shì)。Octet與科利登Qu
  • 關(guān)鍵字: 科利登  SoC  ASIC  

安捷倫科技與北京大學(xué)共同成立SOC測(cè)試教育中心和SOC測(cè)試工程中心

  • 全球領(lǐng)先的跨國(guó)高科技公司安捷倫科技(NYSE: A)與北京大學(xué)微電子學(xué)研究院(IMEPKU)今天共同宣布成立北京大學(xué)—安捷倫科技SOC測(cè)試教育中心和北京大學(xué)—安捷倫科技SOC測(cè)試工程中心。北京大學(xué)—安捷倫科技SOC測(cè)試教育中心是華北地區(qū)首家SOC測(cè)試教育中心,將加速北京大學(xué)乃至中國(guó)半導(dǎo)體測(cè)試技術(shù)的研究和發(fā)展。同時(shí),北京大學(xué)—安捷倫科技SOC測(cè)試教育和工程中心也將與業(yè)界開(kāi)展廣泛的合作,致力于推動(dòng)中國(guó)半導(dǎo)體產(chǎn)業(yè)的發(fā)展。這項(xiàng)合作是知名高校與跨國(guó)高科技企業(yè)合作的成功典范,對(duì)國(guó)家“十五”發(fā)展計(jì)劃提供進(jìn)一步的有力支持
  • 關(guān)鍵字: 安捷倫  SoC  ASIC  

一種新穎的多媒體SoC芯片—Virgine G2

  • 近年來(lái),隨著多媒體信息應(yīng)用日益普及,市場(chǎng)對(duì)多媒體芯片的需求逐漸增加,韓國(guó)ADChips公司適時(shí)推出了一款內(nèi)嵌32位微處理器的多媒體芯片Virgine G2,它集視頻、音頻處理為一身,內(nèi)部包括了一個(gè)基于3維圖形算法的2維圖形加速器,還嵌入了一個(gè)32通道的8/16位音頻引擎,以及視頻DAC、DRAM控制器、DMA、定時(shí)器、雙串口等多種外設(shè),使得外部電路的設(shè)計(jì)變得非常簡(jiǎn)便。芯片的結(jié)構(gòu)芯片的結(jié)構(gòu)如圖1所示,主要由CPU、2D圖象加速器、音頻引擎及周邊外設(shè)組成。32位微處理器EISC SE3208Virgine G
  • 關(guān)鍵字: SOC  SoC  ASIC  

精誠(chéng)獲Check Point 頒發(fā)MSP認(rèn)證

  • 精誠(chéng)公司日前(17日)舉辦SOC(Security Operating Center 資訊安全監(jiān)控中心)成果發(fā)表會(huì),正式宣布已獲得國(guó)內(nèi)42家客戶采用MSS(Managed Security Service資訊安全委外服務(wù)),會(huì)中并由資訊安全大廠Check Point 頒發(fā)MSP(Managed Security Provider) 「杰出資訊安全委外服務(wù)廠商」認(rèn)證,精誠(chéng)SOC成為大中華地區(qū)第一家獲得認(rèn)證的廠商
  • 關(guān)鍵字: 精誠(chéng)  Check  SOC  
共1744條 116/117 |‹ « 108 109 110 111 112 113 114 115 116 117 »

r-car soc介紹

您好,目前還沒(méi)有人創(chuàng)建詞條r-car soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)r-car soc的理解,并與今后在此搜索r-car soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473