首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rf-fpga

選擇RF和微波濾波器的八大竅門

  •   在不了解會(huì)受到何種損害的情況下,具備高深的數(shù)字電子知識(shí)的設(shè)計(jì)師發(fā)現(xiàn),當(dāng)需要給無(wú)線器件確定濾波器參數(shù)時(shí),急需復(fù)習(xí)射頻基礎(chǔ)知識(shí)。如果沒(méi)有考慮濾波器類型和最低技術(shù)規(guī)格要求方面的基本要素,可能導(dǎo)致產(chǎn)品不能通過(guò)“測(cè)試”,結(jié)果產(chǎn)品又得重新開(kāi)始設(shè)計(jì),導(dǎo)致代價(jià)昂貴的生產(chǎn)推遲。另一方面,懂得如何準(zhǔn)確確定濾波器參數(shù),將有助于使生產(chǎn)出的產(chǎn)品滿足客戶的生產(chǎn)標(biāo)準(zhǔn)和功能。事實(shí)上,這種知識(shí)有助于在提高產(chǎn)品在市場(chǎng)上的成功機(jī)會(huì)的同時(shí),控制生產(chǎn)費(fèi)用?! 幕A(chǔ)開(kāi)始  在當(dāng)今無(wú)線領(lǐng)域,激烈的擴(kuò)展帶寬的競(jìng)爭(zhēng)迫使人們要更加關(guān)注濾波器的性能。如
  • 關(guān)鍵字: RF,微波濾波器  

下一代FPGA有望實(shí)現(xiàn)突破性優(yōu)勢(shì)

  •   本白皮書介紹為什么電信帶寬和基礎(chǔ)設(shè)施促進(jìn)了FPGA功能的增強(qiáng),以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡(jiǎn)要介紹了下一代FPGA和SoC系列品?! ∫浴 ∽钚掳l(fā)布的FPGA是硬件規(guī)劃人員、軟件開(kāi)發(fā)人員和系統(tǒng)設(shè)計(jì)人員實(shí)現(xiàn)其下一代產(chǎn)品目標(biāo)的關(guān)鍵支撐因素。大量的電信基礎(chǔ)設(shè)施成指數(shù)增長(zhǎng)的帶寬需求以及各行業(yè)使用這些帶寬的需求使得現(xiàn)有硬件和軟件解決方案很難滿足性能要求,也難以達(dá)到成本和功耗目標(biāo)。ASIC、ASSP和獨(dú)立處理器遇到了發(fā)展瓶頸,P
  • 關(guān)鍵字: FPGA  SoC  

采用三柵極技術(shù)FPGA的突破性優(yōu)勢(shì)

  •   引言  2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨(dú)家采用Intel的14nm 3D Tri-Gate(三柵極)晶體管技術(shù)。這使得Altera成為當(dāng)前采用最先進(jìn)、最高性能半導(dǎo)體技術(shù)的獨(dú)家專業(yè)FPGA供應(yīng)商。本文介紹了三柵極及相關(guān)技術(shù)的歷史與現(xiàn)狀,以便了解三柵極技術(shù)對(duì)高性能FPGA性能的影響,以及其在數(shù)字電路速度、功率以及生產(chǎn)方面有何種程度的優(yōu)勢(shì)?! 【w管設(shè)計(jì)的背景  1947年,貝爾實(shí)驗(yàn)室展示了第一支晶體管,采用的是鍺
  • 關(guān)鍵字: Altera  FPGA  

Altera功能安全包與靈活的FPGA相結(jié)合,實(shí)現(xiàn)“鎖步”處理器解決方案,降低了風(fēng)險(xiǎn),促進(jìn)產(chǎn)品及時(shí)面市

  •   Altera公司今天宣布,開(kāi)始提供面向Nios? II嵌入式處理器的Altera?功能安全鎖步解決方案,這一解決方案降低了設(shè)計(jì)周期風(fēng)險(xiǎn),幫助系統(tǒng)設(shè)計(jì)人員簡(jiǎn)化工業(yè)和汽車安全應(yīng)用的認(rèn)證。Altera與意大利比薩的功能安全領(lǐng)先供應(yīng)商YOGITECH聯(lián)合開(kāi)發(fā)的鎖步解決方案采用了Altera FPGA、SoC,認(rèn)證工具流程,以及YOGITECH的知識(shí)產(chǎn)權(quán)(IP)內(nèi)核。這一解決方案幫助客戶在Altera FPGA中輕松實(shí)現(xiàn)SIL3安全設(shè)計(jì),包括低成本Cyclone? V&n
  • 關(guān)鍵字: Altera  FPGA  

紫光半導(dǎo)體收購(gòu)集中美國(guó) 專挑寡占市場(chǎng)

  •   面對(duì)清華紫光集團(tuán)董事長(zhǎng)趙偉國(guó)再次放話,將先把收購(gòu)目光集中在美國(guó)半導(dǎo)體產(chǎn)業(yè)的說(shuō)法,日前臺(tái)系IC設(shè)計(jì)公司均表達(dá)不意外,畢竟臺(tái)灣政府目前尚未通過(guò)相關(guān)法令限制,加上相關(guān)配套措施還需產(chǎn)官學(xué)界互相討論,與其現(xiàn)在買市值不大的臺(tái)灣IC設(shè)計(jì)公司,對(duì)清華紫光集團(tuán)并無(wú)法產(chǎn)生立即性的幫助。   產(chǎn)業(yè)界人士指出,以清華紫光的大陸內(nèi)需市場(chǎng)色彩,加上先前出手目標(biāo)多鎖定具備一定程度寡占特性的產(chǎn)業(yè)來(lái)看,全球三強(qiáng)鼎立的EDA市場(chǎng)、繪圖芯片與FPGA產(chǎn)業(yè),或許是清華紫光集團(tuán)在談判桌上的下一個(gè)目標(biāo)。   確實(shí)從清華紫光收購(gòu)動(dòng)作一路多鎖定
  • 關(guān)鍵字: 紫光  FPGA  

Altera公開(kāi)業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件

  •   Altera公司(Nasdaq)公開(kāi)業(yè)界第一款異構(gòu)系統(tǒng)級(jí)封裝(SiP,System-in-Package)器件,集成了來(lái)自SK Hynix的堆疊寬帶存儲(chǔ)器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計(jì)滿足了高性能系統(tǒng)對(duì)存儲(chǔ)器帶寬最嚴(yán)格的要求。   數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計(jì)算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對(duì)于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的
  • 關(guān)鍵字: Altera  FPGA  

Altera公開(kāi)業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件

  •   Altera公司今天公開(kāi)業(yè)界第一款異構(gòu)系統(tǒng)級(jí)封裝(SiP,System-in-Package)器件,集成了來(lái)自SK Hynix的堆疊寬帶存儲(chǔ)器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計(jì)滿足了高性能系統(tǒng)對(duì)存儲(chǔ)器帶寬最嚴(yán)格的要求。   數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計(jì)算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對(duì)于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的存儲(chǔ)器帶寬提
  • 關(guān)鍵字: Altera  FPGA  

小梅哥和你一起深入學(xué)習(xí)FPGA之串口調(diào)試(一)(下)

  •   以上為小梅哥為了對(duì)特權(quán)同學(xué)的串口收發(fā)模塊進(jìn)行測(cè)試所展開(kāi)的部分工作,到這里,仿真測(cè)試所需要的準(zhǔn)備工作我們就做好了,接下來(lái)將實(shí)際進(jìn)行仿真,通過(guò)仿真來(lái)分析該模塊的性能?! ∵@里極力推薦大家使用modelsim進(jìn)行仿真,因?yàn)閝uartusII自帶的仿真工具靈活性和功能都趕modelsim相差甚遠(yuǎn)。Modelsim作為一款強(qiáng)大的仿真軟件,在業(yè)界被廣泛使用。同時(shí),modelsim針對(duì)不同的EDA廠家,也推出了OEM版本,modelsim-altera就是為Altera公司開(kāi)發(fā)的OEM版本,此版本針對(duì)Altera公
  • 關(guān)鍵字: FPGA  串口調(diào)試  

小梅哥和你一起深入學(xué)習(xí)FPGA之串口調(diào)試(一)(上)

  •   大家好,這幾天在各個(gè)論壇上,經(jīng)常就有人在向我咨詢基于FPGA的串口通信代碼,大部分都是在網(wǎng)上下載一個(gè)現(xiàn)成的代碼,但是在使用中就遇到了各種問(wèn)題,于是就發(fā)到了論壇上來(lái)求助。在閱讀了他們的代碼之后,我發(fā)現(xiàn)幾乎出自同一個(gè)版本(目前確定為特權(quán)同學(xué)的基于EPM240入門實(shí)驗(yàn)的代碼)。他們?cè)谡{(diào)試這個(gè)代碼的時(shí)候,經(jīng)常存在這樣幾個(gè)問(wèn)題:1、部分人對(duì)該串口通訊模塊完全不理解,對(duì)每句話,甚至每個(gè)模塊的功能都不理解;2、部分人采用最原始的畫波形的方式來(lái)對(duì)該模塊進(jìn)行仿真,結(jié)果無(wú)法得到仿真結(jié)果;3、部分人不會(huì)使用modelsim
  • 關(guān)鍵字: FPGA  串口調(diào)試  

ASDF:精細(xì)粒度異構(gòu)助力創(chuàng)新, Altera將進(jìn)入大FPGA時(shí)代

  •   “數(shù)十個(gè)合作伙伴,數(shù)百家客戶,數(shù)千計(jì)的工程師,這三股強(qiáng)大的力量構(gòu)成了Altera SoC大的生態(tài)系統(tǒng),也是Altera在SoC領(lǐng)域投入5年所獲得的成就。”Altera公司嵌入式處理營(yíng)銷資深總監(jiān)Chris Balough在一年一度的Altera SoC開(kāi)發(fā)者大會(huì)上自豪地表示。   
  • 關(guān)鍵字: Altera  FPGA  

Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎(jiǎng)

  •   Altera公司榮獲分析公司Frost & Sullivan的全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎(jiǎng),表彰Altera在技術(shù)特性和未來(lái)業(yè)務(wù)價(jià)值方面更勝一籌。該獎(jiǎng)項(xiàng)彰顯Altera在其Arria® 10 FPGA中實(shí)現(xiàn)IEEE 754單精度硬核浮點(diǎn)DSP (數(shù)字信號(hào)處理)模塊——處理速率高達(dá)1.5 TFLOPS (每秒萬(wàn)億次浮點(diǎn)運(yùn)算),進(jìn)一步提高了數(shù)字系統(tǒng)設(shè)計(jì)的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶針對(duì)大數(shù)據(jù)和搜索應(yīng)用、數(shù)據(jù)中心加速、軍事通信和高性能計(jì)算等需要高精度
  • 關(guān)鍵字: Altera  FPGA  

使用面向FPGA的OpenCL設(shè)計(jì)兩百萬(wàn)點(diǎn)頻域?yàn)V波器

  • 快速傅里葉變換(FFT)是信號(hào)處理應(yīng)用的基礎(chǔ)。FPGA供應(yīng)商一直以來(lái)提供了運(yùn)行良好的FFT庫(kù),處理適配到FPGA片內(nèi)存儲(chǔ)器中的大量數(shù)據(jù)。但是,如果數(shù)據(jù)規(guī)模太大,應(yīng)該如何應(yīng)對(duì)? 為解決這一問(wèn)題,F(xiàn)PGA設(shè)計(jì)人員現(xiàn)在必須要做出設(shè)計(jì)決定,這些決定互相糾纏在一起,例如,片內(nèi)FFT內(nèi)核的配置選擇,其數(shù)量,它們?cè)鯓舆B接并訪問(wèn)外部存儲(chǔ)器,多個(gè)內(nèi)核之間的同步等。分析所有這類設(shè)計(jì)決定就是要能夠很好的結(jié)合現(xiàn)有產(chǎn)品,在HDL中編程,這會(huì)非常耗時(shí),而且?guī)?lái)了性能問(wèn)題。采用OpenCL等高級(jí)編程語(yǔ)言,能夠很快的完成系統(tǒng)設(shè)計(jì)分析。本
  • 關(guān)鍵字: FPGA  頻域?yàn)V波器  OpenCL  201511  

OpenPOWER+CAPI實(shí)現(xiàn)第二代分布計(jì)算

  • 本文介紹了CAPI技術(shù),并給出基于CAPI應(yīng)用的三個(gè)案例。
  • 關(guān)鍵字: CAPI  CPU  FPGA  201511  

在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B

  •   簡(jiǎn)介   JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見(jiàn)。此外,F(xiàn)PGA和ASIC中靈活的串行器/解串器(SERDES)設(shè)計(jì)正逐步取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來(lái)實(shí)現(xiàn) JESD204B物理層。本文介紹如何快速在Xilinx?
  • 關(guān)鍵字: Xilinx  FPGA  

Altera:通信領(lǐng)域,我們做得更好

  •   EEPW:我想了解一下Patrick Dorsey先生對(duì)英特爾收購(gòu)了Altera的一些看法,其次就是Altera也是OpenPower的一個(gè)成員,因?yàn)榧尤肓薎ntel之后,Altera這邊會(huì)不會(huì)繼續(xù)跟OpenPower合作。   Patrick Dorsey:就像您所說(shuō)的,我們也是OpenPower機(jī)構(gòu)的一個(gè)成員。關(guān)于我們的看法,我們FPGA會(huì)繼續(xù)支持不同的架構(gòu),包括ARM架構(gòu),Power架構(gòu)還有Intel自己的架構(gòu)。   6月份我看我們的新聞發(fā)布宣布我們的OpenCL這個(gè)工具可以支持普通的架構(gòu),
  • 關(guān)鍵字: Altera  FPGA  
共7021條 126/469 |‹ « 124 125 126 127 128 129 130 131 132 133 » ›|

rf-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473