首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rf-fpga

基于DSP+FPGA的多相變頻控制器設計

  • 在電機驅動系統(tǒng)應用中,多相電機驅動系統(tǒng)可以應用在供電電壓受限制的場合,其作用是:(1)解決低壓大功率的問題;(2)減小振動和噪音。由于電機相數(shù)增加,輸出轉矩脈動減小、脈動頻率增加,使驅動系統(tǒng)低速特性得到很大的
  • 關鍵字: FPGA  DSP  多相  變頻控制器    

基于FPGA的UART 16倍頻采樣的VHDL設計

  • 概述隨著電子設計自動化(EDA)技術的發(fā)展,可編程邏輯器件FPGA/CPLD已經在許多方面得到了廣泛應用,而UART(通用異步收發(fā)器) 是在數(shù)字通信和控制系統(tǒng)中廣泛使用的串行數(shù)據(jù)傳輸協(xié)議。因此越來越多用戶根據(jù)自己的需要,以
  • 關鍵字: FPGA  UART  VHDL  倍頻    

一種散列表的FPGA設計與實現(xiàn)

  • 文章在簡要介紹散列表工作原理的基礎上,提出了一種分離鏈接散列表的FPGA實現(xiàn)方案,并對方案涉及的各功能模塊實現(xiàn)進行了詳細闡述。
  • 關鍵字: FPGA    

一種基于FPGA的實時紅外圖像預處理方法

  • 由于紅外圖像預處理算法自身的復雜性,使得紅外圖像在DSP中的預處理時間較長。針對這一問題,提出一種基于FPGA的實時紅外圖像預處理方法。該方法采用了流水線技術來并行完成非均勻校正、空間濾波、直方圖統(tǒng)計等多個紅外圖像預處理算法,對系統(tǒng)結構進行了改進和優(yōu)化。經過實驗測試驗證,該方法合理可行,能夠實時高效地完成紅外圖像預處理任務。與DSP圖像預處理系統(tǒng)相比可以節(jié)約將近50%的處理時間。
  • 關鍵字: FPGA  紅外圖像  方法  預處理    

基于Xilinx FPGA的部分動態(tài)可重構技術的信號解調系

  • 隨著現(xiàn)代通信技術的迅速發(fā)展,信號的調制方式向多樣化發(fā)展,解淵技術也隨之不斷向前發(fā)展。為了對高速大帶寬的信號進行實時解調,現(xiàn)在很多的解調關鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實觀,利用FPGA強大的
  • 關鍵字: Xilinx  FPGA  部分動態(tài)可重構  信號解調系統(tǒng)    

一種34位串行編碼方法的設計及其FPGA實現(xiàn)

  • 新型艦艇或航空系統(tǒng)中所裝電子設備數(shù)量較多,布局緊湊,易造成系統(tǒng)內部電磁干擾,普通數(shù)字信號不能夠滿足可靠傳輸?shù)囊螅瑢ζ胀ù写a進行調制后傳輸信息,可使信號的抗干擾性能大大增加。RS232、RS422、RS485以及A
  • 關鍵字: FPGA  串行  編碼  方法    

Altera展示業(yè)界第一款QPI 1.1 FPGA本地代理

  •   Altera公司在業(yè)界首次展示Intel QuickPath互聯(lián)(QPI)協(xié)議1.1支持的FPGA本地代理(Home Agent)。與Intel的Sandy Bridge XEON處理器相連接,這一演示在Pactron Vigor開發(fā)平臺上采用了Altera® Stratix® V FPGA,它被配置為本地代理,并同時支持高速緩存代理(Caching Agent)和本地代理。這一解決方案非常適合低延時信號處理、數(shù)據(jù)包處理和嵌入式應用設計,例如,高頻度交易和大數(shù)據(jù),與傳統(tǒng)CPU配置相比,
  • 關鍵字: Altera  FPGA  Pactron Vigor  

Altera展示業(yè)界首款20nm制程的32-Gbps收發(fā)器

  • Altera展出了業(yè)界首款具有32-Gbps收發(fā)器功能的可編程器件,在收發(fā)器技術上樹立了另一關鍵里程碑。此次展示使用了基于TSMC 20SoC工藝技術的20 nm器件,該成果證實了20nm硅片的性能,同時也向500多位Altera早期使用計劃的客戶提供了積極的進度標志——這些客戶正期待著在其高性能需求、以帶寬為中心的應用開發(fā)中使用下一代Altera器件。
  • 關鍵字: Altera  FPGA  收發(fā)器  

基于ISE設計提供低功耗FPGA解決方案

  • 從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應商及其客戶關注的問題。降低FPGA功耗是降低
  • 關鍵字: FPGA  ISE  低功耗  方案    

基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設計與實

  • 隨著信息技術的發(fā)展以及數(shù)字集成電路速度的提高,實時處理大量數(shù)據(jù)已經成為現(xiàn)實,但在一些特殊條件下,無法實時傳輸數(shù)據(jù),必須使用存儲測試方法。該方法是在不影響被測對象或在允許的范圍下,將微型存儲測試系統(tǒng)置入
  • 關鍵字: FPGA  備份  多路數(shù)據(jù)采集  存儲系統(tǒng)    

名詞解釋:ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系

  • arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設。類似于通用cpu,但是不包括桌面計算機。DSP主要用來計算,計算功能很強悍,一般嵌入式芯片用來控制,而DSP用來計算,譬如一般手機有一個arm芯片,主要用
  • 關鍵字: SOC  區(qū)別  聯(lián)系  SOPC  CPLD  ARM  DSP  FPGA  名詞解釋  

FPGA與CPLD的區(qū)別有哪些?

  • 盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結構上的差異,具有各自的特點:①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結構,而CPLD更適
  • 關鍵字: FPGA  CPLD    

JESD204標準解析,為什么我們要重視它?

  • 一種新的轉換器接口的使用率正在穩(wěn)步上升,并且有望成為未來轉換器的協(xié)議標準。這種新接口——JESD204——誕 ...
  • 關鍵字: JESD  數(shù)據(jù)轉換  FPGA  

ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系

  • ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系?arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設 ...
  • 關鍵字: ARM  DSP  FPGA  CPLD  SOPC  SOC    

基于FPGA的高頻率ADC的實現(xiàn)

  • 數(shù)字系統(tǒng)的設計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現(xiàn)數(shù)字設計。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
  • 關鍵字: FPGA  ADC  高頻    
共7021條 202/469 |‹ « 200 201 202 203 204 205 206 207 208 209 » ›|

rf-fpga介紹

您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473