首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rf-fpga

2004年,賽靈思成立20周年慶典

  •   2004年,賽靈思成立20周年慶典。通過表彰員工、用戶、股東、合作伙伴和當(dāng)?shù)厣鐓^(qū),公司慶祝了它的20歲生日。
  • 關(guān)鍵字: 賽靈思  FPGA  

橢圓曲線加密的硬件實(shí)現(xiàn)

  • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強(qiáng)度的一種公鑰體制。在FPGA實(shí)現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線加密的FPGA實(shí)現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項(xiàng)式有限域中的乘法、求逆運(yùn)算的實(shí)現(xiàn),并與軟件實(shí)現(xiàn)的性能進(jìn)行了比較。關(guān)鍵詞: FPGA;多項(xiàng)式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎(chǔ)上,即對于特定的問題,沒有辦法找到一個
  • 關(guān)鍵字: FPGA  多項(xiàng)式有限域  橢圓曲線加密系統(tǒng)  

WCDMA速率適配算法的FPGA實(shí)現(xiàn)

  • 摘 要: 為了支持多媒體業(yè)務(wù)的傳輸,第三代移動通信WCDMA系統(tǒng)采用了獨(dú)特的編碼復(fù)接方案,同時也加大了系統(tǒng)復(fù)雜度,并引入了較長的處理時延。速率適配算法是業(yè)務(wù)復(fù)用方案的核心算法。本文具體提出了在FPGA中進(jìn)行模塊合并、產(chǎn)生鑿孔圖樣進(jìn)行比特積攢搬移的實(shí)現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。關(guān)鍵詞:編碼復(fù)接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網(wǎng)爆炸性的增長以及各種無線業(yè)務(wù)需求的增加,傳統(tǒng)的無線通信網(wǎng)已經(jīng)越來越無法適應(yīng)人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的
  • 關(guān)鍵字: FPGA  保留比特搬移  編碼復(fù)接  速率適配  鑿孔圖樣  

virterx技術(shù)白皮書

  • 平臺FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應(yīng)用中的廣泛應(yīng)用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應(yīng)商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設(shè)計方法。通過實(shí)現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
  • 關(guān)鍵字: FPGA  Xilinx  

FPGA實(shí)現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應(yīng)用

  • 摘 要: 本文介紹了用FPGA實(shí)現(xiàn)的FIR算法,并對這種算法應(yīng)用于汽車動態(tài)稱重儀表中的結(jié)果做了分析。實(shí)踐證明此算法用于動態(tài)稱重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實(shí)現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導(dǎo)致不能實(shí)現(xiàn)實(shí)時處理,從而造成濾波后的信號仍然含有相當(dāng)一部分的噪聲。所以必須采用數(shù)字濾波消
  • 關(guān)鍵字: FIR  FPGA  動態(tài)稱重  

英特爾成功開發(fā)480Mbps之UWB收發(fā)器

  • 日前(4月7日~8日)在甫結(jié)束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無線傳輸,打破該公司在去年實(shí)現(xiàn)的252Mbps紀(jì)錄。據(jù)日經(jīng)BP社消息,英特爾是采用FPGA設(shè)計LSI收發(fā)器,這代表著可以使用CMOS技術(shù),以低成本生無線USB收發(fā)器,無線傳輸技術(shù)是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個528MHz的頻帶
  • 關(guān)鍵字: 英特爾  FPGA  Wisair  

全數(shù)字鎖相環(huán)的設(shè)計

  • 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎(chǔ)上,提出了一種利用FPGA設(shè)計一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設(shè)計的一些仿真波形詳細(xì)描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關(guān)的問題進(jìn)行了討論。關(guān)鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應(yīng)用。如信號處理,調(diào)制解調(diào),時鐘同步,倍頻,頻率綜合等都應(yīng)用到了鎖相環(huán)技術(shù)。傳統(tǒng)的鎖相環(huán)由模擬電路實(shí)現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實(shí)現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
  • 關(guān)鍵字: DPLL  FPGA  FSK  全數(shù)字鎖相環(huán)  

RF MICRO DEVICES推出具有集成功率控制功能的第二代、四頻段功率放大器模塊

  • RF Micro Devices, Inc. (納斯達(dá)克代號:RFMD),一家居于領(lǐng)先地位的無線通訊產(chǎn)品專用射頻集成電路 (RFICs) 供應(yīng)商,今天宣布推出RF3140,一種具有集成功率控制電路的高效四頻段功率放大器 (PA) 模塊。 RF3140代表了RFMD PowerStar
  • 關(guān)鍵字: RF  Micro  Devices  模塊  

2003年,Wim Roelandts 成為賽靈思董事會主席

  •   2003年,Wim Roelandts 成為董事會主席。Bernie Vonderschmitt 離職:公司的最后一個創(chuàng)始人為我們留下了寶貴的財富。
  • 關(guān)鍵字: 賽靈思  FPGA  

2003年,賽靈思推出 Spartan-3 系列產(chǎn)品

  •   2003年,推出 Spartan-3 系列產(chǎn)品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術(shù)讓我們領(lǐng)先競爭者一大步,并使我們處于領(lǐng)先高級半導(dǎo)體制造商的地位。
  • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

2003年,賽靈思宣布將歐洲總部設(shè)在都柏林

  •   2003年,賽靈思完成了主要擴(kuò)展,并且宣布將歐洲總部設(shè)在都柏林。
  • 關(guān)鍵字: 賽靈思  FPGA  

用CPLD和外部SRAM構(gòu)成大容量FIFO的設(shè)計

  • 摘要:對照一般通用FIFO的外部控制線,以及視頻服務(wù)器應(yīng)用的具體要求,設(shè)計完成用CPLD和外部SRAM構(gòu)成的大容量、廉價、高速FIFO,除了可以滿足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
  • 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO  存儲器  

新型眼科B型超聲診斷儀

  • 摘要:本設(shè)計以Winbond公司的W78E58單片機(jī)為系統(tǒng)的控制核心,采用最新的FPGA設(shè)計技術(shù),并應(yīng)用Averlogic公司的大容量圖像存儲FIFO使采樣控制模塊和顯示控制模塊相對獨(dú)立,從而使本儀器具有很高的集成化程度、很強(qiáng)的設(shè)計靈活性。同時,由于FPGA的大容量允許采用較復(fù)雜的數(shù)據(jù)處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開放以來,全國人民生活水平日益提高,健康越來越受到人們的高度重視。眼睛是心靈的窗戶,眼睛的健康對人們來說更是重要。眼病的
  • 關(guān)鍵字: B超  FIFO  FPGA  反射法  設(shè)備診斷類  

基于FPGA的直接數(shù)字頻率合成器的設(shè)計和實(shí)現(xiàn)

  • 概述直接數(shù)字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡稱DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設(shè)計者提供了多種選擇。然而在某些場合,專用DDS芯片在控制方式、置頻速率等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件來設(shè)計符合自己需要的DDS電路,就是一個很好的解決方法。ACEX 1K器件是Altera公司著眼于通信、音
  • 關(guān)鍵字: FPGA  

精簡的FPGA編程方法

  • 引言便攜式、小型的儀表和設(shè)備是一個非常重要的應(yīng)用領(lǐng)域,在未來一段時間內(nèi)會有比較大的市場。而FPGA等現(xiàn)場可編程器件也是正在興起與普及的一種器件,把FPGA更好地運(yùn)用到上述儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應(yīng)用場合,如大型設(shè)備中的板卡,比較適合采用標(biāo)準(zhǔn)的FPGA編程電路。但是對于便攜式設(shè)備的應(yīng)用場合,采用標(biāo)準(zhǔn)電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個通用I/O引腳,所以如果能只使用1~2個引腳就完成FPGA編程功能,意
  • 關(guān)鍵字: FPGA  
共7021條 467/469 |‹ « 460 461 462 463 464 465 466 467 468 469 »

rf-fpga介紹

您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473