首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> sdram

全球半導體廠勁飆資本支出

  •   2014年半導體產(chǎn)業(yè)好年冬,各廠紛紛調(diào)升資本支出,半導體三巨頭臺積電、三星電子(SamsungElectronics)、英特爾(Intel)資本支出維持高檔,GlobalFoundries、SK海力士(SKHynix)、中芯國際、東芝(Toshiba)、華亞科、華邦等也都調(diào)升資本支出,晶圓代工廠產(chǎn)能滿載,DRAM和NANDFlash產(chǎn)業(yè)未來一年內(nèi)也是供需健康,芯片價格走揚。   晶圓代工廠2013年資本支出即明顯攀升,2014年眼見先進制程的戰(zhàn)局越來越激烈,28納米產(chǎn)能吃緊,20納米制程加入戰(zhàn)場,1
  • 關鍵字: 半導體  SDRAM  

半導體廠商資本支出戰(zhàn)爭愈演愈烈

  •   2014年半導體產(chǎn)業(yè)好年冬,各廠紛紛調(diào)升資本支出,半導體三巨頭臺積電、三星電子(SamsungElectronics)、英特爾(Intel)資本支出維持高檔,GlobalFoundries、SK海力士(SKHynix)、中芯國際、東芝(Toshiba)、華亞科、華邦等也都調(diào)升資本支出,晶圓代工廠產(chǎn)能滿載,DRAM和NANDFlash產(chǎn)業(yè)未來一年內(nèi)也是供需健康,芯片價格走揚。   晶圓代工廠2013年資本支出即明顯攀升,2014年眼見先進制程的戰(zhàn)局越來越激烈,28納米產(chǎn)能吃緊,20納米制程加入戰(zhàn)場
  • 關鍵字: 半導體  SDRAM  

基于FPGA+DSP的視頻處理系統(tǒng)設計

  •   摘要:實時圖像處理技術在工業(yè)、醫(yī)學、軍事和商業(yè)等領域有廣泛的應用?;贔PGA+DSP架構的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長處,不儀設計周期短,開發(fā)費用低,而且設計靈活,更改方便,功耗較低,便于實現(xiàn)系統(tǒng)的小型化。因此對基與FPGA+DSP架構的視頻處理系統(tǒng)進行研究和設計具有重要的意義。   0 引言   本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進行視頻處理的方案,實現(xiàn)視頻采集、處理到傳輸?shù)恼麄€過程。   實時視頻圖像處理中,低層的預處理算法處理的數(shù)據(jù)量大,對處理速度要求高,但算法相對比較簡單,適
  • 關鍵字: FPGA  DSP  SDRAM  

一種基于SDR SDRAM的視頻數(shù)據(jù)邏輯分析存儲器設計

  •   摘要:針對傳統(tǒng)硬件測試軟件的弊端,文章提出一種便攜式視頻數(shù)據(jù)邏輯分析存儲器的設計方法,這種分析存儲器能夠針對網(wǎng)絡多媒體數(shù)據(jù)進行采集、分析和存儲等操作。在不影響網(wǎng)絡正常傳輸?shù)那疤嵯?,針對TS流進行采集、存儲和分析。由于多媒體數(shù)據(jù)網(wǎng)絡傳輸具有數(shù)據(jù)量大、網(wǎng)絡帶寬占用量大等特點,因此設計中根據(jù)系統(tǒng)結(jié)構需要,設計SDR SDRAM存儲器控制器,采用分層狀態(tài)機的設計模式,可以對結(jié)構較大的網(wǎng)絡數(shù)據(jù)包或是大量高速傳輸中的數(shù)據(jù)進行突發(fā)存儲操作。測試結(jié)果表明系統(tǒng)工作穩(wěn)定,數(shù)據(jù)處理速度快,精度可達納秒級,滿足系統(tǒng)設計要求。
  • 關鍵字: SDR  SDRAM  邏輯分析  

嵌入式視頻系統(tǒng)中SDRAM的時序控制研究方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
  • 關鍵字: SDRAM  AVIA9700  MCLK時鐘  

基于FPGA的高分辨率視頻圖像處理的SDRAM控制器設計

  •   本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設計方法。通過設置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時序信號控制下,用多行連續(xù)的SDRAM存儲空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時鐘控制下,實現(xiàn)視頻數(shù)據(jù)實時的存儲和讀取。通過改變相關參數(shù),能對所有VESA分辨率視頻流進行操作。具有通用性強、系統(tǒng)復雜度低、可靠性高、可擴展等特點。在某型號的機載大屏顯示器系統(tǒng)中,用該SDRAM控制器實現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗證了該控制器的實用性。
  • 關鍵字: FPGA  SDRAM  高分辨率  

解析高速嵌入式視頻系統(tǒng)中SDRAM的時序控制

  •   在高速數(shù)字視頻系統(tǒng)應用中,使用大容量存儲器實現(xiàn)數(shù)據(jù)緩存是一個必不可少的環(huán)節(jié)。SDRAM就是經(jīng)常用到的一種存儲器。   但是,在主芯片與SDRAM之間產(chǎn)生的時序抖動問題阻礙了產(chǎn)品的大規(guī)模生產(chǎn)。在數(shù)字電視接收機的生產(chǎn)實際應用中,不同廠家的PCB板布線、PCB材料和時鐘頻率的不同,及SDRAM型號和器件一致性不同等原因,都會帶來解碼主芯片與SDRAM間訪問時序的抖動問題。   本文利用C-NOVA公司數(shù)字電視MPEG-2解碼芯片AVIA9700內(nèi)置的SDRAM控制器所提供的時序補償機制,設計了一個方便使
  • 關鍵字: 嵌入式  SDRAM  MPEG-2  

基于SDRAM芯片立體封裝大容量的應用

  •   SDRAM即同步動態(tài)隨機存儲器(Synchronous Dynamic Random Access Memory)。由于其大容量、價格優(yōu)廉、無需等待時間等優(yōu)點在早期的PC機種得到了廣泛的應用。不同于其他的FLASH、SRAM和MRAM等存儲器,SDRAM需要同步時鐘,并且每隔一段時間需要刷新,否則數(shù)據(jù)將丟失。由于其功能強大、時序復雜,往往給應用者帶來極大地困難。本應用案例基于珠海歐比特控制工程股份有限公司的立體封裝大容量VDSD3G48芯片,介紹了對應的SDRAM控制器在FPGA上的實現(xiàn),探討其使用方
  • 關鍵字: SDRAM  封裝  

一種基于FPGA的SDRAM控制器設計

  • 本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設計方法。通過設置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時序信號控制下,用多行連續(xù)的SDRAM存儲空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時鐘控制下,實現(xiàn)視頻數(shù)據(jù)實時的存儲和讀取。通過改變相關參數(shù),能對所有VESA分辨率視頻流進行操作。具有通用性強、系統(tǒng)復雜度低、可靠性高、可擴展等特點。在某型號的機載大屏顯示器系統(tǒng)中,用該SDRAM控制器實現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗證了該控制器的實用性。 0引
  • 關鍵字: FPGA  SDRAM  

Microchip推出新4 Kb串行存在檢測EEPROM器件

  •   全球領先的整合單片機、混合信號、模擬器件和閃存專利解決方案的供應商——Microchip?Technology?Inc.(美國微芯科技公司)宣布推出新一代4?Kb?I2C??串行存在檢測(Serial?Presence?Detect,簡稱SPD)EEPROM器件34AA04。新器件專門設計用于支持高速PC和筆記本電腦中的新一代雙倍數(shù)據(jù)數(shù)率4(Double?Data?Rate?4,簡稱DDR4)SDRAM
  • 關鍵字: EEPROM  Microchip  SDRAM  

Microchip推出用于DDR4 SDRAM模塊的4Kb串行存在檢測EEPROM器件

  •   全球領先的整合單片機、混合信號、模擬器件和閃存專利解決方案的供應商——Microchip?Technology?Inc.(美國微芯科技公司)宣布推出新一代4?Kb?I2C??串行存在檢測(Serial?Presence?Detect,簡稱SPD)EEPROM器件34AA04。新器件專門設計用于支持高速PC和筆記本電腦中的新一代雙倍數(shù)據(jù)數(shù)率4(Double?Data?Rate?4,簡稱DDR4)SDRAM
  • 關鍵字: Microchip  EEPROM  SDRAM  

基于FPGA多路機載冗余圖像處理系統(tǒng)的設計方案

  • 摘要:本文以FPGA作為核心處理器,提出了一種基于FPGA多路機載冗余圖像處理系統(tǒng)的設計方案,實現(xiàn)了對多路DVI視頻冗余信號的解碼、編碼、實時處理以及輸出顯示,并且信號通道增加冗余設計,因而加強了系統(tǒng)的穩(wěn)定性和可靠性。
  • 關鍵字: FPGA  DVI  視頻  均衡器  SDRAM  

高速PCB設計中的常見問題及解決方法

  •   隨著器件工作頻率越來越高,高速PCB設計所面臨的信號完整性等問題成為傳統(tǒng)設計的一個瓶頸,工程師在設計出完整的解決方案上面臨越來越大的挑戰(zhàn)。盡管有關的高速仿真工具和互連工具可以幫助設計設計師解決部分難題,但高速PCB設計中也更需要經(jīng)驗的不斷積累及業(yè)界間的深入交流。   下面列舉的是其中一些廣受關注的問題。   布線拓樸對信號完整性的影響   當信號在高速PCB板上沿傳輸線傳輸時可能會產(chǎn)生信號完整性問題。意法半導體的網(wǎng)友tongyang問:對于一組總線(地址,數(shù)據(jù),命令)驅(qū)動多達4、5個設備(FLA
  • 關鍵字: PCB設計  SDRAM  

FPGA最小系統(tǒng)電路分析:高速SDRAM存儲器接口電路設

  • 高速SDRAM存儲器接口電路設計SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲設備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
  • 關鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    

SDRAM接口設計

  • 1任務背景SDRAM具有大容量和高速的優(yōu)點,目前其存取速度可以達到100~133MHz,單片容量可以達到64Mbit或更高,因...
  • 關鍵字: SDRAM  接口設計  
共149條 4/10 |‹ « 1 2 3 4 5 6 7 8 9 10 »

sdram介紹

  SDRAM:Synchronous Dynamic Random Access Memory,同步動態(tài)隨機存取存儲器,同步是指Memory工作需要同步時鐘,內(nèi)部的命令的發(fā)送與數(shù)據(jù)的傳輸都以它為基準;動態(tài)是指存儲陣列需要不斷的刷新來保證數(shù)據(jù)不丟失;隨機是指數(shù)據(jù)不是線性依次存儲,而是由指定地址進行數(shù)據(jù)讀寫。   SDRAM從發(fā)展到現(xiàn)在已經(jīng)經(jīng)歷了四代,分別是:第一代SDR SDRAM,第二代DDR [ 查看詳細 ]

相關主題

熱門主題

DDR2-SDRAM    DDR-SDRAM    SDRAM-Based    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473