EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
Altera演示Stratix 10 FPGA和SoC雙模56-Gbps PAM-4和30-Gbps NRZ收發(fā)器技術(shù)
- Altera,現(xiàn)在是Intel公司旗下的可編程解決方案事業(yè)部(PSG),今天發(fā)布能夠讓Stratix? 10 FPGA和SoC支持高達(dá)56 Gbps數(shù)據(jù)速率的收發(fā)器技術(shù)。Altera今天演示了FPGA業(yè)界首次實(shí)現(xiàn)的支持雙模56-Gbps四電平脈沖振幅調(diào)制(PAM-4)以及30-Gbps非歸零(NRZ)收發(fā)器技術(shù)。該收發(fā)器技術(shù)大幅度提高了一個(gè)收發(fā)器通道的帶寬,使得設(shè)備制造商能夠靈活的開(kāi)發(fā)未來(lái)系統(tǒng)。Stratix 10 FPGA和SoC經(jīng)過(guò)優(yōu)化,支持?jǐn)?shù)據(jù)中
- 關(guān)鍵字: Altera FPGA
Xilinx推出業(yè)界最靈活最全面的以太網(wǎng)產(chǎn)品系列 支持?jǐn)?shù)據(jù)中心互聯(lián)、服務(wù)提供商和企業(yè)應(yīng)用
- 全可編程技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc.) 今天宣布針對(duì)數(shù)據(jù)中心互聯(lián)、服務(wù)提供商和企業(yè)應(yīng)用推出業(yè)界最靈活最全面的以太網(wǎng)產(chǎn)品系列。賽靈思的完整 IP產(chǎn)品系列包括25GBASE-CR/KR、50GBASE-CR2/KR2、100GBASE-CR4/KR4 IP,以及新推出的集成式100G以太網(wǎng)MAC與RS-FEC IP。作為該產(chǎn)品系列的最新成員,賽靈思集成式100G 以太網(wǎng) MAC與RS-FEC&
- 關(guān)鍵字: Xilinx 以太網(wǎng)
【詳解】FPGA:深度學(xué)習(xí)的未來(lái)?
- 摘要 最近幾年數(shù)據(jù)量和可訪問(wèn)性的迅速增長(zhǎng),使得人工智能的算法設(shè)計(jì)理念發(fā)生了轉(zhuǎn)變。人工建立算法的做法被計(jì)算機(jī)從大量數(shù)據(jù)中自動(dòng)習(xí)得可組合系統(tǒng)的能力所取代,使得計(jì)算機(jī)視覺(jué)、語(yǔ)音識(shí)別、自然語(yǔ)言處理等關(guān)鍵領(lǐng)域都出現(xiàn)了重大突破。深度學(xué)習(xí)是這些領(lǐng)域中所最常使用的技術(shù),也被業(yè)界大為關(guān)注。然而,深度學(xué)習(xí)模型需要極為大量的數(shù)據(jù)和計(jì)算能力,只有更好的硬件加速條件,才能滿足現(xiàn)有數(shù)據(jù)和模型規(guī)模繼續(xù)擴(kuò)大的需求?,F(xiàn)有的解決方案使用圖形處理單元(GPU)集群作為通用計(jì)算圖形處理單元(GPGPU),但現(xiàn)場(chǎng)可編程門陣列(FPGA)提供
- 關(guān)鍵字: FPGA GPU
Xilinx演示 56G PAM4 收發(fā)器技術(shù)迎接下一代以太網(wǎng)部署
- 全可技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. ) 今天宣布運(yùn)用四級(jí)脈沖幅度調(diào)制 (PAM4) 傳輸機(jī)制并采用 56G 收發(fā)器技術(shù)開(kāi)發(fā)了一款16nm FinFET+ 可編程器件。針對(duì)下一代線路速率,PAM4 解決方案是業(yè)界公認(rèn)的最具可擴(kuò)展性的信令協(xié)議,其能夠?qū)F(xiàn)有基礎(chǔ)架構(gòu)的帶寬提升一倍,從而助力推動(dòng)新一輪光互聯(lián)和銅線互聯(lián)以太網(wǎng)的部署。賽靈思正在推廣與展示超越一般PM4可用性的 56G 技術(shù)創(chuàng)新,協(xié)助培訓(xùn)供應(yīng)商和生態(tài)系統(tǒng)成員,使其為相關(guān)技術(shù)轉(zhuǎn)型做好準(zhǔn)備。 賽靈思公司 SerDe
- 關(guān)鍵字: Xilinx 收發(fā)器
工程師經(jīng)驗(yàn):電路設(shè)計(jì)的14個(gè)誤區(qū)
- 自動(dòng)布線必然要占用更大的PCB面積,同時(shí)產(chǎn)生比手動(dòng)布線多好多倍的過(guò)孔,在批量很大的產(chǎn)品中,PCB廠家降價(jià)所考慮的因素除了商務(wù)因素外,就是線寬和過(guò)孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約了供應(yīng)商的成本... 現(xiàn)象一:這板子的PCB設(shè)計(jì)要求不高,就用細(xì)一點(diǎn)的線,自動(dòng)布吧 點(diǎn)評(píng):自動(dòng)布線必然要占用更大的PCB面積,同時(shí)產(chǎn)生比手動(dòng)布線多好多倍的過(guò)孔,在批量很大的產(chǎn)品中,PCB廠家降價(jià)所考慮的因素除了商務(wù)因素外,就是線寬和過(guò)孔數(shù)量,它們分別影響到PCB的成品率和鉆頭的消耗數(shù)量,節(jié)約
- 關(guān)鍵字: 電路 PCB FPGA
Xilinx 拓展生態(tài)系統(tǒng)和平臺(tái)強(qiáng)化嵌入式視覺(jué)和工業(yè)物聯(lián)網(wǎng)產(chǎn)品組合
- All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)今天宣布通過(guò)拓展生態(tài)系統(tǒng)和硬件平臺(tái)進(jìn)一步擴(kuò)大了其面向嵌入式視覺(jué)和工業(yè)物聯(lián)網(wǎng)市場(chǎng)的產(chǎn)品組合。此次發(fā)布強(qiáng)化了賽靈思于2015年公開(kāi)推出的賽靈思最新16nm Zynq® UltraScale+™ MPSoC和軟件定義SDSoC™開(kāi)發(fā)環(huán)境。這些新產(chǎn)品、開(kāi)發(fā)環(huán)境加上更為龐大生態(tài)系統(tǒng)的完美組合,讓賽靈思客戶能夠在快速發(fā)展的嵌入式視覺(jué)和工業(yè)物聯(lián)網(wǎng)市場(chǎng)中,開(kāi)發(fā)出高度差異化和高度靈活的應(yīng)用。
- 關(guān)鍵字: Xilinx 工業(yè)物聯(lián)網(wǎng)
基于FPGA的VGA顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 針對(duì)VGA(視頻圖形陣列)接口顯示器的檢測(cè)需求,設(shè)計(jì)了一種基于Altera FPGA的VGA顯示系統(tǒng)。詳細(xì)介紹了VGA顯示的原理,采用硬件描述語(yǔ)言Verilog完成了VGA顯示所需的驅(qū)動(dòng)時(shí)序和圖像存儲(chǔ)相關(guān)模塊的設(shè)計(jì),并對(duì)整個(gè)系統(tǒng)進(jìn)行了綜合仿真,驗(yàn)證了設(shè)計(jì)的正確性。仿真與測(cè)試結(jié)果表明,該設(shè)計(jì)可以在簡(jiǎn)單的情況下實(shí)現(xiàn)圖像或字符顯示,節(jié)約了硬件成本,還可以滿足不同顯示標(biāo)準(zhǔn)的需要。
- 關(guān)鍵字: VGA 圖像顯示 FPGA 設(shè)計(jì)實(shí)現(xiàn) 201603
國(guó)產(chǎn)FPGA“祥云”達(dá)千萬(wàn)門,京微雅格要爭(zhēng)業(yè)界第三
- 本文從介紹京微雅格的CME-C1(祥云)芯片入手,分析了國(guó)產(chǎn)FPGA突破面臨的機(jī)會(huì)和技術(shù)市場(chǎng)挑戰(zhàn)。
- 關(guān)鍵字: FPGA 國(guó)產(chǎn) 京微雅格 40nm 201603
AGM耗時(shí)3年成功逆襲 成FPGA市場(chǎng)上最大黑馬
- 2015年國(guó)內(nèi)的半導(dǎo)體行業(yè)可謂風(fēng)生水起,國(guó)家意志主導(dǎo)的大基金大開(kāi)大合,紫光為首的國(guó)內(nèi)大佬在國(guó)外并購(gòu)頻頻,以海思為首的國(guó)內(nèi)IC設(shè)計(jì)公司開(kāi)始在國(guó)際市場(chǎng)上擁有話語(yǔ)權(quán),而在一向由美國(guó)四大公司控盤的FPGA領(lǐng)域,中國(guó)公司也躍躍欲試,京微雅格、高云、同創(chuàng)國(guó)芯等國(guó)內(nèi)企業(yè)瞄準(zhǔn)了軍工、宇航、機(jī)器人等領(lǐng)域,意圖進(jìn)軍高端FPGA領(lǐng)域,Intel收購(gòu)行業(yè)內(nèi)最大公司Altera,意圖整合數(shù)據(jù)中心FPGA芯片市場(chǎng),而在這個(gè)大佬云集的行業(yè),一家名不見(jiàn)經(jīng)傳的國(guó)內(nèi)企業(yè),卻在悄悄地蠶食Altera和Lattice的中低端FPGA市場(chǎng)份額
- 關(guān)鍵字: AGM FPGA
萊迪思半導(dǎo)體不斷加強(qiáng)適用于低功耗、小尺寸FPGA的設(shè)計(jì)工具套件
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布Lattice Diamond?設(shè)計(jì)工具套件的最新升級(jí)版——3.7版本,現(xiàn)已上市。該版本支持更多的萊迪思器件并包含性能增強(qiáng),可幫助客戶以盡可能最小的尺寸、功耗和成本基于萊迪思FPGA設(shè)計(jì)解決方案?! attice Diamond設(shè)計(jì)軟件是一套完整的FPGA設(shè)計(jì)工具,具備易于使用的界面、高效的設(shè)計(jì)流程、卓越的設(shè)計(jì)探索等特性。3.7版本主要的全新特性包括對(duì)于ECP5?和MachXO2?/MachXO3? FP
- 關(guān)鍵字: 萊迪思 FPGA
高云半導(dǎo)體GW1N家族新增三款FPGA器件并開(kāi)始提供GW1N-1工程樣片
- 廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)今日宣布:在已經(jīng)發(fā)布的 GW1N-1與 GW1N-9兩款產(chǎn)品基礎(chǔ)上,新增了 GW1N-2、GW1N-4與 GW1N-6三款新的產(chǎn)品。隨著新器件的加入,GW1N 家族芯片可以提供最高近 9KLUTs;高達(dá)近 200Kbits的嵌入式塊存儲(chǔ)器及高達(dá)近 20Kbits的分布式存儲(chǔ)器;高達(dá)近 2Mbits的用戶閃存存儲(chǔ)器;高達(dá)20個(gè)18 位乘18位的乘法器
- 關(guān)鍵字: 高云 FPGA
集成電路:并購(gòu)不能帶來(lái)自強(qiáng)
- 2015年,海外并購(gòu)貫穿了中國(guó)集成電路產(chǎn)業(yè)的始終——長(zhǎng)電科技以7.8億美元的價(jià)格收購(gòu)新加坡星科金朋;紫光集團(tuán)230億美元收購(gòu)存儲(chǔ)器巨頭美光科技;通富微電出資約3.7億美元收購(gòu)AMD旗下的蘇州廠和馬來(lái)西亞檳城廠…… 自集成電路上升至國(guó)家戰(zhàn)略產(chǎn)業(yè)后,中國(guó)財(cái)團(tuán)一夜間成為全球半導(dǎo)體領(lǐng)域的“財(cái)神爺”。 記者日前從“2015北京·亦莊國(guó)際金融創(chuàng)新峰會(huì)”得到一組統(tǒng)計(jì)數(shù)字:僅去年一年,半導(dǎo)體產(chǎn)
- 關(guān)鍵字: 集成電路 FPGA
萊迪思半導(dǎo)體為ECP5 FPGA產(chǎn)品系列添加新成員
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布低功耗、小尺寸,用于互連和加速應(yīng)用的ECP5™ FPGA產(chǎn)品系列迎來(lái)了新成員。本次新增的產(chǎn)品與ECP5 FPGA的引腳完全兼容,使得OEM廠商能夠?qū)崿F(xiàn)無(wú)縫升級(jí),滿足工業(yè)、通信和消費(fèi)電子等市場(chǎng)上不斷變化的接口需求。 ECP5-5G 萊迪思的ECP5-5G產(chǎn)品系列獨(dú)家支持5G SERDES和高達(dá)85K LUT,并采用小尺寸10x10 mm封裝。ECP5-5G器件支持多種5G協(xié)議,包括PCI Express Gen 2
- 關(guān)鍵字: 萊迪思 FPGA
Xilinx 發(fā)布數(shù)據(jù)中心生態(tài)系統(tǒng)投資計(jì)劃致力于進(jìn)一步壯大云計(jì)算及NFV加速解決方案
- 賽靈思公司(Xilinx, Inc.)今天宣布一項(xiàng)新的數(shù)據(jù)中心生態(tài)系統(tǒng)投資計(jì)劃,并由賽靈思旗下的投資機(jī)構(gòu)“Xilinx 技術(shù)投資 (Xilinx Technology Ventures)”全權(quán)執(zhí)行。該計(jì)劃主要用于技術(shù)投資,以豐富賽靈思的數(shù)據(jù)中心產(chǎn)品與服務(wù),并促進(jìn)行業(yè)創(chuàng)新,加速產(chǎn)品上市進(jìn)程及降低總擁有成本。新計(jì)劃專門針對(duì)新興工作負(fù)載應(yīng)用解決方案,如機(jī)器學(xué)習(xí)、圖像及視頻處理、數(shù)據(jù)分析、存儲(chǔ)數(shù)據(jù)庫(kù)加速以及網(wǎng)絡(luò)加速等。 作為該計(jì)劃的一部分,賽靈思近期完成了數(shù)據(jù)中心生態(tài)系統(tǒng)的首次投
- 關(guān)鍵字: Xilinx FPGA
Xilinx宣布實(shí)現(xiàn)收發(fā)器技術(shù)新突破 為數(shù)據(jù)中心互聯(lián)帶來(lái)更高成本效益
- 賽靈思公司今天宣布其收發(fā)器技術(shù)有了新的突破,將為數(shù)據(jù)中心互聯(lián)帶來(lái)更高的成本效益。賽靈思的Virtex® UltraScale™器件符合25GE、50GE和100GE銅線及背板IEEE以及相關(guān)規(guī)范要求,并支持?jǐn)?shù)據(jù)中心長(zhǎng)達(dá)5米長(zhǎng)的銅纜連接以及1米長(zhǎng)的背板互聯(lián)。有關(guān)規(guī)范包括IEEE 802.3bj 100GBASE-CR4/KR4、IEEE 802.3by 25GBASE-CR/CR-S/KR/KR-S、25 Gigabit Ethernet Consortium 50GBASE-CR2
- 關(guān)鍵字: Xilinx 以太網(wǎng)
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473