首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

基于FPGA及NiosII軟核處理器的TFT-LCD接口設(shè)計(jì)

  •   1 引言   隨著電子技術(shù)的飛速發(fā)展,TFT-LCD作為在亮度、對(duì)比度、功耗、壽命、體積和重量等綜合性能上全面趕上和超過(guò) CRT的顯示器件,被廣泛用于各種儀器儀表、電子設(shè)備及控制領(lǐng)域中。與之相關(guān)的顯示控制技術(shù)也呈現(xiàn)出越來(lái)越多的方式。本文以 640*480的數(shù)字輸入的 TFT_LCD顯示屏為例,介紹了一種基于 NiosII軟核處理器實(shí)現(xiàn)對(duì) TFT-LCD接口的方法。解決了通常情況下必須使用LCD 控制專用芯片才能解決 LCD顯示的問(wèn)題。   2 系統(tǒng)組成   系統(tǒng)框如圖 1所示。系統(tǒng)是由 FPGA
  • 關(guān)鍵字: FPGA  NiosII  TFT-LCD  

基于FPGA的彩色TFT-LCD控制電路設(shè)計(jì)及其ASIC實(shí)現(xiàn)

  •   1引言   通過(guò)彩色液晶顯示器(LCD)取景是數(shù)碼相機(jī)優(yōu)于傳統(tǒng)相機(jī)的重要特性之一,它解決了使用取景框取景帶來(lái)的各種不便,而且可以在拍攝現(xiàn)場(chǎng)用液晶顯示器回放剛拍的相片來(lái)查看拍攝效果[1],從而決定是否留下這張照片,這樣能使攝影者更好地控制照片的質(zhì)量。所以用液晶顯示器進(jìn)行取景和回放是數(shù)碼相機(jī)兩大必不可少的功能。同時(shí)液晶顯示器還用來(lái)顯示菜單,提供良好的人機(jī)交互界面。目前市場(chǎng)上出售的數(shù)碼相機(jī)使用的液晶顯示器都是彩色TFT液晶顯示器,這種液晶顯示器解決了一般液晶顯示器中相鄰像素串?dāng)_的現(xiàn)象[2],所以可用來(lái)顯示
  • 關(guān)鍵字: FPGA  TFT-LCD  ASIC  

基于FPGA的LCD顯示遠(yuǎn)程更新的設(shè)計(jì)方案及原理圖

  •   一 設(shè)計(jì)概述   1.1目標(biāo)領(lǐng)域和主要應(yīng)用   如今,交通在現(xiàn)代人的生活中所占比重越來(lái)越重要。如何安全,高效的利用道路資源是每個(gè)人都要面對(duì)的問(wèn)題?,F(xiàn)有車載GPS導(dǎo)航只能查看到道路走向信息,卻不能查看到道路上的各種突發(fā)情況,比如交通事故、堵車現(xiàn)象、交通臨時(shí)管制、禁止部分車輛通行、臨時(shí)禁止左右轉(zhuǎn)、道路維修、道路更改的情況。這時(shí)如果有能夠?qū)崟r(shí)更新并對(duì)外發(fā)布和顯示交通信息、道路狀況信息和設(shè)施狀況等,能起到減少堵塞程度,提高道路通行能力的作用。也間接提高了交通運(yùn)輸,人們出行的效率。   該項(xiàng)目是基于FPG
  • 關(guān)鍵字: FPGA  LCD  

基于FPGA的LCD大屏幕拼接系統(tǒng)的設(shè)計(jì)

  •   項(xiàng)目概述   隨著各種圖形、圖像內(nèi)容質(zhì)量的不斷提升以及系統(tǒng)運(yùn)行實(shí)時(shí)顯示的需要,金融、通信、交通、能源、安全、軍事等越來(lái)越多的行業(yè)需要建立能夠?qū)崟r(shí)整合多路信號(hào)輸入的超大屏幕顯示系統(tǒng)。而數(shù)字技術(shù)的飛速發(fā)展,也使人們對(duì)大尺寸、多畫(huà)面、真色彩、高畫(huà)質(zhì)、高分辨率的計(jì)算機(jī)圖形、圖文、數(shù)據(jù)與各類視頻圖像顯示效果的需求得以滿足。其中,以視頻信息的要求最為強(qiáng)烈,人們不僅希望視頻顯示尺寸的越來(lái)越大,而且視頻顯示質(zhì)量也要求能達(dá)到多畫(huà)面、真色彩、高畫(huà)質(zhì)、高分辨率。   在大屏幕拼接系統(tǒng)中,拼接控制器的優(yōu)劣直接決定著整個(gè)大
  • 關(guān)鍵字: FPGA  LCD  

LabVIEW通信系統(tǒng)設(shè)計(jì)套件徹底顛覆了軟件無(wú)線電原型開(kāi)發(fā)方法

  •   美國(guó)國(guó)家儀器有限公司(National Instruments,簡(jiǎn)稱NI)作為致力于為工程師和科學(xué)家提供解決方案來(lái)應(yīng)對(duì)全球最嚴(yán)峻的工程挑戰(zhàn)的供應(yīng)商,今日宣布推出LabVIEW通信系統(tǒng)設(shè)計(jì)套件,該套件結(jié)合了軟件無(wú)線電(SDR)硬件和完整的軟件設(shè)計(jì)流程,旨在助力工程師開(kāi)發(fā)5G系統(tǒng)原型。   過(guò)去,無(wú)線通信原型是由獨(dú)立的設(shè)計(jì)團(tuán)隊(duì)使用各自的設(shè)計(jì)工具來(lái)進(jìn)行開(kāi)發(fā)。LabVIEW通信系統(tǒng)設(shè)計(jì)套件開(kāi)發(fā)環(huán)境可幫助整個(gè)設(shè)計(jì)團(tuán)隊(duì)通過(guò)統(tǒng)一的抽象表示來(lái)獲得從算法到FPGA的整體認(rèn)識(shí)。該方法使得設(shè)計(jì)工程師能夠?qū)W⒂趧?chuàng)新而無(wú)需將
  • 關(guān)鍵字: LabVIEW  無(wú)線電  FPGA  

賽靈思:為中國(guó)半導(dǎo)體行業(yè)提速加油

  •   賽靈思公司亞太區(qū)銷售與市場(chǎng)副總裁楊飛先生在CSIA-ICCAD 2014 (中國(guó)集成電路設(shè)計(jì)業(yè)2014年會(huì)暨中國(guó)內(nèi)地與香港集成電路產(chǎn)業(yè)協(xié)作發(fā)展高峰論壇) 上發(fā)表題為“保持領(lǐng)先一代優(yōu)勢(shì),為中國(guó)半導(dǎo)體行業(yè)提速加油”的主題演講,通過(guò)介紹賽靈思業(yè)界最大容量FPGA 及其在仿真模擬和原型設(shè)計(jì)領(lǐng)域的領(lǐng)導(dǎo)地位,展示了賽靈思為中國(guó)半導(dǎo)體行業(yè)發(fā)展提速的能力,并表達(dá)了其致力于服務(wù)和支持中國(guó)創(chuàng)新的承諾。   根據(jù)“集成電路產(chǎn)業(yè)“十二五”發(fā)展規(guī)劃”,集
  • 關(guān)鍵字: 賽靈思  FPGA   

Xilinx亞太區(qū)副總裁楊飛稱業(yè)界最大半導(dǎo)體器件下月發(fā)貨

  •   賽靈思公司亞太區(qū)銷售與市場(chǎng)副總裁楊飛先生在CSIA-ICCAD 2014 (中國(guó)集成電路設(shè)計(jì)業(yè)2014年會(huì)暨中國(guó)內(nèi)地與香港集成電路產(chǎn)業(yè)協(xié)作發(fā)展高峰論壇)展示手中的賽靈思ASIC級(jí)UltraScale 系列產(chǎn)品, 其中包括業(yè)界最大容量的半導(dǎo)體器件 ——20nm Virtex UltraScale VU440 3D IC。 楊飛同時(shí)也發(fā)布了一個(gè)激動(dòng)人心的消息:VU440樣片已經(jīng)出貨并計(jì)劃于2015年 1月(也就是下個(gè)月)交付客戶,敬請(qǐng)期待。   楊飛表示, 3D 芯片在世界范圍內(nèi)
  • 關(guān)鍵字: Xilinx  FPGA  ASIC  

如何在FPGA中實(shí)現(xiàn)狀態(tài)機(jī)

  •   FPGA常常用于執(zhí)行基于序列和控制的行動(dòng),比如實(shí)現(xiàn)一個(gè)簡(jiǎn)單的通信協(xié)議。對(duì)于設(shè)計(jì)人員來(lái)說(shuō),滿足這些行動(dòng)和序列要求的最佳方法則是使用狀態(tài)機(jī)。狀 態(tài)機(jī)是在數(shù)量有限的狀態(tài)之間進(jìn)行轉(zhuǎn)換的邏輯結(jié)構(gòu)。一個(gè)狀態(tài)機(jī)在某個(gè)特定的時(shí)間點(diǎn)只處于一種狀態(tài)。但在一系列觸發(fā)器的觸發(fā)下,將在不同狀態(tài)間進(jìn)行轉(zhuǎn)換。   理論上講,狀態(tài)機(jī)可以分為Moore狀態(tài)機(jī)和Mealy狀態(tài)機(jī)兩大類。它們之間的差異僅在于如何生成狀態(tài)機(jī)的輸出。Moore狀態(tài)機(jī)的輸出僅為當(dāng)前 狀態(tài)的函數(shù)。典型的例子就是計(jì)數(shù)器。而Mealy狀態(tài)機(jī)的輸出是當(dāng)前狀態(tài)和輸入的函
  • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  

基于FPGA的電力諧波檢測(cè)設(shè)計(jì)

  •   基于FFT算法的電力系統(tǒng)諧波檢測(cè)裝置,大多采用DSP芯片設(shè)計(jì)。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計(jì)的一種CPU,運(yùn)算能力很強(qiáng),速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運(yùn)算的速度。而現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(Field Programmable Gate Array, FPGA)在近年來(lái)獲得了突飛猛進(jìn)的發(fā)展,目前已成為實(shí)現(xiàn)數(shù)字系統(tǒng)的主流平臺(tái)之一。與DSP相比,F(xiàn)PGA最大的優(yōu)勢(shì)就是可以進(jìn)行并行計(jì)算。在進(jìn)行FFT 這類并行運(yùn)算為主的算法時(shí),采用FPGA的優(yōu)勢(shì)不言而喻。用FPGA實(shí)現(xiàn)FFT算法進(jìn)行諧波檢測(cè)成為
  • 關(guān)鍵字: Xilinx  FPGA  DSP  

基于CPLD的LED點(diǎn)陣顯示控制器

  •   現(xiàn)場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無(wú)須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計(jì)方法,使用原理圖或硬件描述語(yǔ)言(VHDL)等方法來(lái)描述電路邏輯關(guān)系,可直接對(duì)安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統(tǒng)設(shè)計(jì),減小了系統(tǒng)規(guī)模,縮短設(shè)計(jì)周期,降低了生產(chǎn)設(shè)計(jì)成本,從而給電子產(chǎn)品的設(shè)計(jì)和生產(chǎn)帶來(lái)了革命性的變化。   1、系統(tǒng)結(jié)構(gòu)及工作原理   LED點(diǎn)陣顯示控制的傳統(tǒng)方式是采用單片機(jī)或系統(tǒng)機(jī)作為CPU來(lái)實(shí)現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時(shí),由于單片機(jī)的輸入/輸出端口(I/O)
  • 關(guān)鍵字: CPLD  LED  FPGA  

基于FPGA的LED點(diǎn)陣顯示字符設(shè)計(jì)

  •   隨著社會(huì)的發(fā)展和信息時(shí)代對(duì)各類信息快速發(fā)布的需要, 許多政府部門(mén)和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過(guò)一定的控制方式,用于顯示文字、圖形、圖像、動(dòng)畫(huà)、股市行情等各種信息以及電視、錄像、DVD 等信號(hào), 是交通指揮引導(dǎo)、部隊(duì)作戰(zhàn)、電力部門(mén)、公共場(chǎng)所進(jìn)行企業(yè)形象宣傳、信息發(fā)布和精神文明建設(shè)的有效工具和良好窗口。   采用現(xiàn)場(chǎng)可編程邏輯器件( FPGA) 作為控制器, 選擇合適的器件, 利用器件豐富的I/O 口、內(nèi)部邏輯和連線資源,
  • 關(guān)鍵字: FPGA  LED  ALTERA  

基于FPGA的LCD顯示遠(yuǎn)程更新的設(shè)計(jì)方案及原理圖

  •   一 設(shè)計(jì)概述   1.1目標(biāo)領(lǐng)域和主要應(yīng)用   如今,交通在現(xiàn)代人的生活中所占比重越來(lái)越重要。如何安全,高效的利用道路資源是每個(gè)人都要面對(duì)的問(wèn)題?,F(xiàn)有車載GPS導(dǎo)航只能查看到道路走向信息,卻不能查看到道路上的各種突發(fā)情況,比如交通事故、堵車現(xiàn)象、交通臨時(shí)管制、禁止部分車輛通行、臨時(shí)禁止左右轉(zhuǎn)、道路維修、道路更改的情況。這時(shí)如果有能夠?qū)崟r(shí)更新并對(duì)外發(fā)布和顯示交通信息、道路狀況信息和設(shè)施狀況等,能起到減少堵塞程度,提高道路通行能力的作用。也間接提高了交通運(yùn)輸,人們出行的效率。   該項(xiàng)目是基于FPG
  • 關(guān)鍵字: FPGA  LCD  GPS  

基于fpga二維小波變換核的實(shí)時(shí)可重構(gòu)電路

  •   項(xiàng)目背景及可行性分析   2.1 項(xiàng)目名稱及摘要:   基于fpga二維小波變換核的實(shí)時(shí)可重構(gòu)電路   現(xiàn)場(chǎng)可編程門(mén)陣列為可進(jìn)化設(shè)計(jì)提供了一個(gè)理想的模板。FPGAs 提供了一個(gè)硬件環(huán)境 ,這個(gè)環(huán)境 可將邏輯物理實(shí)現(xiàn)和 布線資源 按照為了特定功能所配置的比特流而重新組織構(gòu)建起來(lái)。 RTR設(shè)計(jì)工具 繞過(guò)傳統(tǒng)的fpga綜合以及比特流生成過(guò)程 使可進(jìn)化設(shè)計(jì)成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設(shè)備上進(jìn)行RTR設(shè)計(jì)提供了一個(gè)設(shè)計(jì)環(huán)境。   這個(gè)項(xiàng)目旨在利用J
  • 關(guān)鍵字: fpga  小波變換  IP核  

FPGA研發(fā)之道(25)-管腳

  •   管腳是FPGA重要的資源之一,F(xiàn)PGA的管腳分別包括,電源管腳,普通I/O,配置管腳,時(shí)鐘專用輸入管腳GCLK等。   (1)電源管腳:   通常來(lái)說(shuō): FPGA內(nèi)部的電壓包括內(nèi)核電壓和I/O電壓。   1.內(nèi)核電壓:即FPGA內(nèi)部邏輯的供電。通常會(huì)較I/O電壓較低,隨著FPGA的工藝的進(jìn)度,F(xiàn)PGA的內(nèi)核電壓逐漸下降,這也是降低功耗的大勢(shì)所趨。   2.I/O電壓 (Bank的參考電壓)。每個(gè)BANK都會(huì)有獨(dú)立的I/O電壓輸入。也就是每個(gè)BANK的參考電壓設(shè)定后,本BANK上所有I/O的電平
  • 關(guān)鍵字: FPGA  GCLK  

FPGA研發(fā)之道(24)-控制(下)

  •   首先依次回答上篇提出的幾個(gè)問(wèn)題:   第一個(gè)問(wèn)題:如何避免狀態(tài)機(jī)產(chǎn)生lacth 示例如下,通過(guò)在always(*)語(yǔ)句塊中,添加默認(rèn)賦值,ns_state = cs_state;   always@(*)   ns_state = cs_state;   case(cs_state)   idle :   if(start)   ns_state = op1_state;   op0_state :   if(op0_over)   ns_state = op1_state;  
  • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  
共6764條 145/451 |‹ « 143 144 145 146 147 148 149 150 151 152 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473